Синхронный делитель частоты следования импульсов на 5

 

СИНХРОННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ НА 5, содержащий три В -триггера, 0-входы первого и второго из которых подключены к шине прямого входного сигнала, С-вход третьего )-триггера подключен к шине инверсного входного сигнала, а его первый D-вход - к инверсному выходу первого D-триггера, первый) вход которого соединен с инверсным выходом второго D-триггера, отличающийся тем, что, с целью повышения надежности, в него введен элемент И, первый и второй входы которого подключены к прямым выходам соответственно первого и третьего В -триггеров, а выход соединен с вторым D-входом третьего )-триггера, инверсный выход которого соединен с первым D-входом второго jD -триггера, вторые D-входы первого и второго D-триггеров соединены соответственно с первым и вторым R входами третьего J) -триггера и под (Л ключены к инверсным выходам соответственно первого и второго D)-триггеров .

СОЮЗ СОВЕТСКИХ И Н(РЕСПУБЛИК

4(51) Н 03 К 23/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИ

К АВТОРСКОМУ СВИДЕТЕЛЬСТБУ л М (21) 3669786/24-21 (22) 28. 11.83 (46) 15.03.85. Бюл. У 10 (72) В.С. Забардаев (53) 621.374.32(088.8) (56) 1. Справочник по интегральным микросхемам. Под ред. Б.В.Тарабрина, 2-е изд. М., "Энергия", 1980, с ° 707, рис. 5-196.

2. Авторское свидетельство СССР

У 797079, кл. Н 03 К 23/00, 1979 (прототип). (54) (57) СИНХРОННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ

СЛЕДОВАНИЯ ИМПУЛЬСОВ НА 5, содержащий три 3 -триггера, С-входы первого и второго иэ которыс подключены к шине прямого входного сигнала, С -вход третьего 9-триггера подключен к шине инверсного входного сигнала, а

„„SU„„1145476 А

его первый 9-вход — к инверсному вы- ходу первого D-триггера, первыйДвход которого соединен с Инверсным выходом второго В -триггера, о т— л и ч а ю шийся тем, что, с целью повышения надежности, в него введен элемент И, первый и второй входы которого подключены к прямым выходам соответственно первого и третьего Б -триггеров, а выход соединен с вторым В:-входом третьего

))-триггера, инверсный выход которого соединен с первым 1)-входом второго ))-триггера, вторые 3 -входы первого и второго 3-триггеров соединены соответственно с первым и вторым Я— входами третьего 3 -триггера и подE ключены к инверсным выходам соответственно первого и второго 13) -триггеров.

1 11454

Изобретение относится к импульсной технике, предназначено для:умень" щения частоты входного сигнала в 5 раз со скважностью выходного сигнала равной двум и может быть использовано в синтезаторах частот.

Известен синхронный делитель частоты следования импульсов на 5, со-. держащий три .3Ктриггера, С-входы которых соединены с шиной входного Io сигнала, а 3- и К-входы образуют с выходами комбинационную логическую схему (1).

Недостатки данного устройства— сложность и невысокое быстродействие, 15 которые определяются типом используемых триггеров, кроме того, в нем не обеспечивается скважность выходных импульсов два.

Наиболее близким к предлагаемому 20 ро технической сущности является синхронный делитель частоты следования импульсов, содержащий четыре

О-триггера, С-входы первого, второго и четвертого 9-триггеров подключены к шине прямого входного сигнала, С-вход третьего 3 -триггера подключен к шине инверсного входного сигнала, a его первый 3-вход — к инверсному выходу первого В-триггера, первый

Д-вход которого соединен с инверсным выходом второго П -триггера и первым входом элемента ИЛИ, второй вход которого соединен с прямым выходом третьего триггера, а Я-вход

35 четвертого В -триггера соединен с прямым выходом второго 0 -триггера, Ь-вход которого соединен с прямым выходом первого 3 -триггера, второй

Д-вход которого соединен с инверсным выходом четвертого Д -триггера f2),.

Недостатком известного устройства является сложность, так как используются четыре В -триггера и элемент ИПИ и, следовательно, ограниченная надежность. ,!

Цель изобретения — повышение. надежности.

Поставленная цель достигается тем, что в синхронный делитель часто1 ты следования импульсов на 5,содер-.,,жащий три g-триггера, С-входы пер-вого и второго из которых подключены к шине прямого входного сигнала, Свход третьего 9 -триггера подключен 55 к шине инверсного входного сигнала, а его первый Q-вход — к инвесрному выходу первого )-триггера, первый

Н-вход которого соединен с инверснйм

l выходом второго В-триггера, введен элемент И, первый и второй входы которого подключены к прямым выходам соответственно первого и третьего

g-триггеров, а выход соединен с.вторым 8-входом третьего В -триггера, инверсный выход которого соединен . с первым g-входом второго 9 -триггера . вторые Э -входы первого и второго

Д-триггеров соединены соответственно с первым и вторым К-входами, третьего (P-триггера и подключены к инверсным выходам соответственно первого и второго П -триггеров.

На фиг ° 1 приведена электрическая структурная схема устройства, на фиг. 2 — временные диаграммы, поясняющие его работу.

Устройство содержит первый 1 и второй 2 П -триггеры, шину 3 прямого входного сигнала, третий 9-триггер А, шину 5 инверсного входного сигнала, элементы И 6, шину 7 выходного сигнала, скважность которого равна двум, при этом О =триггеры 1, 2 и 4 и элемент И 6, С-входы первого и второго Д -триггеров 1 и 2 подключены к шине 3 прямого входного сигала, С-вход третьего В -триггера 4 дключен к шине 5 инверсного вход †ного сигнала, первый 9-вход триггера

4 подключен к инверсному выходу

3-триггера 1, первый О-вход которого подключен к инверсному выходу 0 -триггера 2, входы элемента И 6 подключены к пряжам выходам 0 -триггеров 1 и 4, а выход соединен с вторым 3 -входом

В-триггера 4, инверсный выход 0— триггера 4 соединен с первым О-входом

Д-триггера 2, вторые 9. †.входы П -триггеров 1 и .2 соединены соответственно с первым и вторым К-входами В триггера 4 и подключены к инверсным выходам соответственно В -триггеров

1 и 2, прямой выход 0 "трйггера 4 соединен с шиной 7 выходного сигнала.

Синхронный делитель частоты следования импульсов. на 5 работает следующим образом.

Прямой входной сигнал с шины 8 с периодом Т и скважностью два поступает на С-входы D -триггеров 1 и 2, инверсный входной сигнал с шины 5 поступает на С-вход 9 -триггера 4.

Допустим, что в исходном состоянии П -триггеры 1, 2 и 4 обнулены ! (см. фиг. 2). Тогда под действием

1145476 двух пар импульсов с шнн 3 (фиг. 2ц) и 5 (фиг. 2о ) на С-входы Д -триггеров

1, 2 и 4 Д -триггеры последовательно пройдут следующие состояния (фиг. 2афиг. Q): ° .

Q4 .

О4

О.

О

0 1

Фиг.2

ЮВЯПИ Заказ 1188/43 Тираж 872 . Подписное

Филиал ШЙ "Патент", г. Ужгород, ул.Проектная,4 (Qt обозначены состояния соответствуюп лх L D -триггеров). 1З

Г

Третий импульс с шины 5 установит

:ф-триггер 4 в единичное состояние.

Далее под действием трех импульсов с шины 3 и двух импульсов с шины 5

Д-триггеры 1, 2.и 4 последовательно пройдут следующие состояния: о е Я

1 f

1 0 1

1 1 1

1 О 0

После установки Ь -триггеров 1 и

2 в нулевое состояние высокие потенциалы их инверсных выходов установят . Ц,-триггер 4 по его К -входам в нулевое состояние.

В результате на выходе 9 -триггера

4 и на шине 7 формируется сигнал с периодом 5Т и скважностью равной двум. На выходе элемента 6 также фор,мируется сигнал с периодом 5Т (фиг.2и),,но его скважность отличается от двух., Далее работа устройства повторяется.

° .

Использование предлагаемого yci ройства позволяет сократить аппаратурJ ные затраты по сравнению с прототипом на 25% при сохранении остальных технических характеристик.

Синхронный делитель частоты следования импульсов на 5 Синхронный делитель частоты следования импульсов на 5 Синхронный делитель частоты следования импульсов на 5 

 

Похожие патенты:

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к автоматике и импульсной технике и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к устройствам распределения импульсов тока и может найти применение в системах управления, контроля, измерения, устройствах связи

Изобретение относится к цифровой микроэлектронике, в частности к микросхемам на эмиттерно-связанной логике

Изобретение относится к области вычислительной техники и может быть использовано в качестве быстродействующего двоичного счетчика

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах
Наверх