Запоминающее устройство

 

Изобретение относится к области вычислительной техники, в частности к запоминающим устройствам, и может быть ислользовано при построении запоминающих устройств малой информационной емкости. Запоминающее устройство позволяет обеспечить выборку информации с большим быстродействием и большей помехозащищенностью и может быть использовано при построении запоминающих устройств малой информационной емкости с байтовой или полубайтовой организацией. Запоминающее устройство содержит наколитель, дешифратор, два источника тока, при этом накопитель выполнен в виде двух строк ячеек патти, объединенных по строкам парами словарных щин. 1 ил. д СП

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСН ИХ

РЕСПУБЛИК (19) (11) (51) 4 С 1! С 11/40

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К A ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3713688/24-24 (22) 26.03.84. (46) 23.06.86. Бюл. Ф 23 (71) Московский институт электронной техники (72) С.М.Балашов, В.Н.Дятченко, Ю.П.Родионов и А.В.Сквира (53) 681.327.6(088.8) (56) Электронная промьппленность, 1983, с. 6-7.

Патент ФРГ )) 2740565, кл. G ll С 7/00, опублик. 1979. (54 ) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к области вычислительной техники, в частности к запоминающим устройствам, и может быть использовано при построении за— поминающих устройств малой информационной емкости. Запоминающее устройство позволяет обеспечить выборку информации с большим быстродействием и большей помехозащищенностью и может быть использовано при построении запоминающих устройств малой информационной емкости с байтовой или полубайтовой организацией. Запоминающее устройство содержит накопитель, дешифратор, два источника тока, при этом накопитель выполнен в виде двух строк ячеек памяти, объединенных по строкам парами словарных шин. 1 ил.

12

Изобретение относится к вычислительной технике, в частности к эапо. минающим устройствам, и может быть использовано при построении запомина. ющих устройств малой информационной емкости с байтовой и полубайтовой организацией.

Цель изобретения — повышение быстродействия и помехозащищенности.

На чертеже представлена функциональная схема устройства.

Запоминающее устройство содержит накопитель 1, дешифратор 2, источник

3 тока (хранения), источник 4 тока (считывания) накопитель 1 выполнен в виде двух строк ячеек 5 памяти, объединенных по строкам парами словарных шин, причем первая 6 и вторая

7 словарные шины каждой строки являются соответственно словарными входами и выходами накопителя 1, каждый словарный вход накопителя 1 через дополнительно введенные источники 8 опорного напряжения, в частности, выполненного в виде последовательно включенных первого 9 и второго 10 диодов, подключены к шине 11 положительного напряжения питания, комму татор 12, разрядные шины 13 ячеек

5 памяти, являющиеся разрядными входами/выходами накопителя 1.

Запоминающее устройство работает следукшим образом.

Любой комбинации логических сигналов на входах дешифратора 2 соответствует на одном из его выходов„отличное от всех остальных выходов, логи39750 2 ческое состояние сигнала, обеспечивающее с помощью коммутатора 12 вклю. чение источника 4 тока считывания к выбранным (в каждой строке сразу вы— бирается по две ячейки памяти) ячей- кам 5 памяти, обеспечивая тем самым считывание информации иэ выбранных ячеек 5 памяти. Источник 8 опорного напряжения обеспечивает постоянное

10 выбранное состояние ячеек 5 памяти по строкам.

В запоминающем устройстве исключение перезаряда паразитных емкостей словарных шин, уменьшение вре15 мени, необходимого для переэаряда паразитных емкостей разрядных шин, позволяет повысить его быстродействие. Отсутствие взаимодействия ячеек памяти по разрядам позволяет исклю20 чить ложную запись информации. формулаизобретения

Запоминающее устройство, содержащее дешифратор,, входы которого являются адресными входами устройства,коммутатор, одни входы которого подключены к выходу дешифратора, а другие — к соответствующему источ30 нику тока, накопитель, разрядные шины которого подключены к выходам коммутатора, о т л и ч а ю щ е е с я

S тем, что, с целью повышения быстродействия и помехозащищенности, оно содержит источник опорного напряжения, подключенный к словарным шинам накопителя.

Составитель Г.Бородин

Техред Н.Бонкало

Корректор . А.Обручар

Редактор Н.Бобкова

Заказ 340I/51 Тираж 543

ВИИИПИ Государственного комитета СССР по делам изобретений и открытий

lj3035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, r.Óæãîðîä, ул.Проектная,4

Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в запоминающих .устройствах на динамических элементах памяти

Изобретение относится к вычислительной технике, в частности к области запоминающих устройств, и может быть использовано при построении микроЭВМ, имеющих в своем составе оперативное и постоянное запоминающее устройство

Изобретение относится к вычислительной технике, в частности к микроэлектронным устройствам памяти на полупроводниковых приборах

Изобретение относится к области автоматйки и вычислительной техники и позволяет расширить область применения элемента памяти за счет обеспечения возможности синхронного переключения

Изобретение относится к области вычислительной техники и может быть использовано при создании полупроводниковых интегральных схем памяти

Изобретение относится к области вычислительной техники, а именно к устройствам для регенерации информации, и может быть использовано в динамических запоминаюихих устройствах

Изобретение относится к области автоматики и вычислительной техники и позволяет повысить помехоустойчивость резервированного RS-триггера путем восстановления информации, записанной помехой в RS-триггер одного из трех каналов, сигналом, соответствунлцим правильной работе RS-триггеров других каналов

Изобретение относится к области электроники, в частности к вычисли .тельной технике, и предназначено для применения в интегральных цифро вых схемах

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх