Устройство для обнаружения ошибок в блоке постоянной памяти

 

Изобретение относится к области вычислительной техники и может быть использовано для поиска неисправных микросхем в блоке постоянной памяти (БПП) микро-ЭВМ. Цель изобретения - повьшение быстродействия устройства за счет уменьшения временных затрат на поиск неисправных микросхем в БПП. Устройство содержит генератор тактовых импульсов, счетчик адресов, мультиплексор, сигнатурный анализатор, формирователь адресных сигналов, коммутаторы , дешифратор и злемент И. Принцип отыскания неисправной микросхемы в БПП заключается в следующем Микросхемы представляются расположенными в БПП в виде параллелепипеда. Измеряются сигнатуры, соответствующие информации, записанной в микросхемах различных плоскостей параллелепипеда , затем они сравниваются с сигнатурами, снятыми с заведомо исправного БПП. 3 ил. & (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1 (19) (11) (gI) 4 С 11 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

Н А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3816252/24-24 (22) 23.11.84 (46). 23.07.86. Бюл. II - 27 (71) Томский институт автоматизированных систем управления и радиоэлектроники (72) А.Г.Соболев, Б.И.Суворов и А.Ю,Замуруев (53) 681.327 (088.8! (56) Техника средств связи. Серия

Радиоизмерительная техника. Выпуск 1

1980, с.9-84.

Патент Великобритании Ф 2062309, кл. G4A) опублик.1980. (54)УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ OIIIHБОК В БЛОКЕ ПОСТОЯННОЙ ПАМЯТИ (57) Изобретение относится к области вычислительной техники и может быть использовано для поиска неисправных микросхем в блоке постоянной памяти (БПЛ) микро-ЗВМ. Цель изобретения— повышение быстродействия устройства за счет уменьшения временных затрат на поиск неисправных микросхем в

БПП. Устройство содержи-: генератор тактовых импульсов, счетчик адресов, мультиплексор, сигнатурный анализатор, формирователь адресных сигналов, ком-. мутаторы, дешифратор и элемент И.

Принцип отыскания неисправной микросхемы в БПП заключается в следующем

Микросхемы представляются расположенными в БПП в виде параллелепипеда.

Измеряются сигнатуры, соответствующие информации, записанной в микросхемах различных плоскостей параллелепипеда, затем они сравниваются с сигнатурами, снятыми с заведомо исправного БПП. 3 ил.

1246141

Изобретение относится к вычисли- тельной технике и может быть использовано для поиска неисправных микросхем в блоке постоянной памяти (БПП) микроЭВМ, 5

Цель изобретения — повышение быстродействия устройства за счет уменьшения временных затрат на поиск неисправных микросхем в БПП, На фиг,1 изображена структурная схема предлагаемого устройства; на фиг.2 — функциональная схема БПП; на фиг.3 — символическое изображение блока постоянной памяти в виде параллелепипеда.

Устройство содержит (фиг.1) генератор 1 тактовых импульсов, счетчик 2 адресов, мультиплексор 3, сигнатур" ный анализатор 4, Входы и выходы устройства подключаются к контролируемому блоку 5 постоянной памяти.

Устройство также содержит формирователь б адресных сигналов, первый коммутатор 7, дешифратор 8, второй коммутатор 9 и элемент И 10, 25

Блок 5 постоянной памяти содержит (фиг,2) 11 и микросхемы

12 БПП.

Мультиплексор 3 предназначен для преобразования параллельного 30 двоичного кода, поступающего на один из входов и имеющего 2 разрядов, в двоичную последовательность на выходе с помощью сигналов, поступающих на другой вход, имею- щую ги разрядов, Формирователь 6 представляет со- . бой наборное устройство состоящее иэ К тумблеров, с помощью которых оператор может установить любое 40

К-разрядное двоичное число. .С помощью второго коммутатора 9 оператор может подключить его выход -и к одному из ? выходов дешифратора 8 или подать на выход логическую единицу.

Прийциц отыскания неисправной микросхемы в БПП, реализуемый предлагаемыМ устройством, заключается в следующем. Расположим мысленно микросхемы БПП в виде параллелепипеда, как это показано на фиг.3. Паралле.лепипед состоит из вертикальных и горизонтальных плоскостей, Перебирая определенным образом адреса БПП и снимая данные с пбмощью мультиплексора 3 с определенных информационных шин БПП, мы можем получить двоичную последовательность, которая содержит всю информацию, записанную в микросхемах какой-либо плоскости и только в них. Используя сигнатурный анализатор 4, можно измерить сигнатуру люоой из плоскостей, Если какаялибо микросхема окажется неисправной, то сигнатуры трех плоскостей, на пересечении которых находится эта микросхема, будут неверны, т.е. отличаться от сигнатур, измеренных с заведомо исправного БПП. Таким образом, для нахождения неисправной микросхемы нужно измерить сигнатуры всех плоскостей и, зная плоскости, сигнатуры которых неверны, определить:неисправную микросхему, Очередность выборки микросхем БПП устанавливают блоки: формирователь 6, коммутатор 7 и дешифратор 11, к входам которого подключены К старших адресных разрядов БПП.

Параллельный 2 -разрядный двоичный код на выходе БПП превращается

Но временную последовательность еди-, ниц и нулей на первом входе сигнатурного анализатора 4 с помощью мультиплексора 3. В том случае, когда какие-то разряды иэ этого 2 -разрядИ1 кого кода не нужно вводить в сигнатурный анализатор 4, то в тот момент, когда информационные шины этих разрядов подключаются через мультиплексор 3 к первому входу сигнатурного анализатора 4,тактовые импульсы на третий вход сигнатур1 ного анализатора 4 не пропускаются с помощью дешифратора 8, коммутатора 9 и элемента И 10.

Рассмотрим„ как можно измерить сигнатуры, соответствующие информации, записанной в микросхемах различных плоскостей, изображенных на фиг.3.

1. Для измерения сигнатур пло=костей, параллельных плоскости XOV младших разрядов второго входа коммутатора 7 нужно подключить к одноименным разрядам первого выхода, а оставшиеся р разрядов нужно соединить с р разрядами первого входа.

Последовательно устанавливая на выходе формирователя б двоичные числа от 0 дп 2 — l,, оператор измеряет

2 сигнатур. При этом на первый вход элемента И 10 с выхода коммутатора 9 подается логическая "1", что обеспечивает прохождение всех тактовых импульсов на третий вход сигнатур ного анализатора 4.

3 1246141 4 для измерения сигнатур плоскосг ратор при помощи та лицы определятей, параллельных плоскости 207 р ет номера неисправных микросхем. младших разрядов второго входа коммутатора 7 необходимо подключить к старшим разрядам первого выхода, а оставшиеся < разрядов нужно соединить с 1 разрядами первого входа.

Последовательно устанавливая на выходе формирователя 6 двоичные числа от 0 до 2 -1, оператор измеряет

2 сигнатур. При этом на первый вход элемента И 10 подается логическая "1".

Формула изобретения

Измеряя сигнатуры, оператор срав нивает их с сигнатурами, .снятыми .с заведомо. исправного БПП. После из,мерения всех сигнатур, зная плоскости, сигнатуры которых неверны, опе3. Чтобы измерить сигнатуры плоскостей, параллельных плоскости ЯОХ, все разряды первого выхода коммутатора 7 необходимо подключить к одноименным разрядам второго входа.

А первый вход элемента И 10 с помощью коммутатора 9 поочередно подключая к выходам дешифратора 8, Ф оператор измеряет ? сигнатур. При этом на выходе мультиплексора 3 будут данные от всех микросхем

БПП, но тактовые импульсы будут поступать на третий вход сигнатурного анализатора 4 только в те отрезки времени, когда на выход мультиплексора 3 поступает информация от микросхем, лежащих в плоскости ЕОХ, 5

Устройство для обнаружения ошибок в блоке постоянной памяти, содержащее генератор тактовых импульсов, выход которого подключен к входу счетчика адресов, первый выход которого соединен с первым входом мультиплексора, выход которого под" ,ключен к первому входу сигнатурного . анализатора, причем второй вход мультиплексора является входом устройства, первым выходом которого являет» ся второй выход счетчика адресов, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия

2О в него введены коммутаторы, дешифратор, элемент И и формирователь адрес.ных сигналов, выход которого подключен к первому входу первого коммутатора, второй вход которого соединен с третьим выходом счетчика ад.25 ресов, первый выход первого коммутатора является вторым выходом устройства, а второй выход подключен к второму входу сигнатурного анализатора, первый выход счетчика адресов подключен к входу дешифратора, выход которого соединен с входом второго коммутатора, выход которого соединен с первым входом элемента И, выход которого подключен к третьему входу

35 сигнатурного анализатора, а второй вход — к выходу генератора тактовых импульсов.

1 246141

Составитель В,Рудаков

Редактор В.Иванова Техред В. Кадар

Корректор М,Максимииинед

Заказ 4006/44 Тираж 543

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д,4/5

Подписное

Проиэводственно-полиграфическое предприятие, г.ужгород, ул ° Проектная,

Устройство для обнаружения ошибок в блоке постоянной памяти Устройство для обнаружения ошибок в блоке постоянной памяти Устройство для обнаружения ошибок в блоке постоянной памяти Устройство для обнаружения ошибок в блоке постоянной памяти 

 

Похожие патенты:

Изобретение относится к запоминающим устройствам, в частности к запоминающим устройствам, реализованным на БИС и управляемым вычислительными устройствами

Изобретение относится к вычислительной технике и может быть, использовано для функционального контроля микросхем оперативных запоминающих устройств

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам на полупроводниковых динамических элементах

Изобретение относится к вычислительной технике, в частности к технике запоминающих устройств, и может быть использовано для контроля блоков аналоговой памяти

Изобретение относится к вычислительной технике и может быть использовано в электронной промьшшенностй при изготовлении больших интегральных схем запоминакяцих устройств

Изобретение относится к вычислительной технике и может быть использовано для контроля запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в специализированных и универсальных ЭВМ повышенной надежности

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх