Устройство для контроля двухступенчатого дешифратора

 

Изобретение относится к области автоматики и вычислительной техники и может быть использовайо для контроля цифровой аппаратуры. Целью изобретения является сокращение аппаратурных затрат. Цель достигается тем, что в двухступенчатом дешифраторе для контроля рабочего дешифратора одной ступени используется не введенный для этой цели дополнительный дешифратор, а рабочий дешифратор другой ступени, к которому в данный момент нет обращения. С этой целью цикл работы устройства разбивается на две части. В первой части цикла осуществляется контроль работы дешифраторов, двух ступеней путем сравнения сигналов на их выходах с помощью схемы сравнения, во второй части цикла происходит опрос выбранного дешифратора и контроль цепей формирующих сигналы разрешения выборки ступеней контролируемого дешифратора . В первой части цикла с помощью сигнала, поступающего на стробирующий вход устройства, разрешается выборка из обеих ступеней контролируемого дешифратора. Этот же сигнал запускает формирователь импульса, который при сигнале несравнения на выходе схемы сравнения формирует сигнал неисправности.После окончания действия сигнала на стробирукнцем входе устройства разрешается выборка той ступени контролируемого дешифратора, котора1я определяется сигналом на входе номера выбираемой ступени устройства. Сиг- . нал с выхода формирователя импульса, задержанный элементом задержки, формирует сигнал сопровождения выхода дешифратора (сигнал исправности) или сигнал неисправности устройства в зависимости от того, исправна или нет цепь разрешения выборки ступеней дешифратора. 2 ил. с Ш О) го 4аь М СХ СП

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (51)4 G 06 F 11/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPCHOMV СВИДЕТЕЛЬСТВУ

ВЫДАМ 1ТЕ . -!

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3841875/24-24 (22) 09.01. 85 (46) 30.07. 86. Бюл. В 28 (72) Х.М.Якубов, В.И. Семенов и Б.П.Максимов (53) 681.3 (088.8) (56) Авторское свидетельство СССР

У 226275, кл. G 06 F 5/02, 1967.

Селлерс Ф. Методы обнаружения ошибок в работе ЭЦВМ. М.: Мир, 1972, с. 229, фиг. 12.6. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДВУХСТУПЕНЧАТОГО ДЕШИФРАТОРА (57) Изобретение относится к области автоматики и вычислительной техники и может быть использовайо для контроля цифровой аппаратуры. Целью изобретения является сокращение аппаратурных затрат. Цель достигается тем, что в двухступенчатом дешифраторе для контроля рабочего дешифратора одной ступени используется не введенный для этой цели дополнительный дешифратор, а рабочий дешифратор другой ступени, к которому в данный момент нет обращения. С этой целью цикл работы устройства разбивается на две части. В первой части цикла осуществляется контроль работы

„„SU„„1247875 А1 дешифраторов двух ступеней путем сравнения сигналов на их выходах с помощью схемы сравнения, во второй части цикла происходит опрос выбранного дешифратора и контроль цепей, формирующих сигналы разрешекия выборки ступеней контролируемого дешифратора. В первой части цикла с помощью сигнала, поступакщего на стробирующий вход устройства, разрешается выборка иэ обеих ступеней контролируемого дешифратора. Этот же сигнал запускает формирователь импульса, который при сигнале несравнения на выходе схемы сравнения формирует сигнал неисправности.После окончания действия сигнала на стробирукяцем входе устройства paspeшается выборка той ступени контролируемого дешифратора, которйя определяется сигналом на входе номера выбираемой ступени устройства. Сигнал с выхода формирователя импульса, задержанный элементом задержки, формирует сигнал сопровождения выхода дешифратора (сигнал исправности) или сигнал неисправности устройства в зависимости от того, исправна или . нет цепь разрешения выборки ступеней дешифратора. 2 ил.

12478

Изобретение относится к автоматике и вычислительной технике и может быть использовано. для контроля цифроной аппаратуры

Цель изобретения — сокращение аппаратурных затрат.

На фиг ° 1 представлена функциональная схема устройства вместе с контролируемым дешифратором, на фиг. 2— временная диаграмма работы устрой10 ства.

Схема устройства для контроля двухступенчатого дешифратора и контролируемый дешифратор включает контролируемый дешифратор 1, содержащий

15 первую 2 и вторую 3 ступени дешифраций, первый элемент НЕ 4, первый и второй элементы ИЛИ 5 и 6, схему 7 сравнения, формирователь 8 импульсов, элемент 9 задержки, второй элемент

НЕ 10, элементы И 11-13, третий элемент ИЛИ 14, выход 15 неисправности устройства, выход 16 исправности устройства, вход 17 номера выбираемой

25 ступени устройства, стробирующий вход 18 устройства.

Устройство для контроля двухступенчатого дешифратора работает следующим образом.

На информационные входы ступеней

2 и 3 контролируемого дешифратора 1 поступает N-1 младших разрядов адресного слова. Старший N-й разряд адресного слова поступает на вход 1 7 номера выбираемой ступени устройства 35 и через первый элемент НЕ 4 и первый элемент ИЛИ 5 поступает на вход разрешения выборки первой ступени 2 контролируемого дешифратора 1, а через второй элемент ИЛИ б поступает 40 на вход разрешения выборки второй ступени 3 контролируемого дешифратора 1. Строб сопровождения кода поступает через вход 18 устройства на входы элементов ИЛИ 5 и 6, устанав- 45 ливая обе ступени 2 и 3 в рабочее состояние. При исправной работе на одноименных выходах обеих ступеней

2 и 3, соответствующих входному (N-1)-разрядному коду на входе, долж- 50 ны появиться одинаковые сигналы, которые сравниваются в схеме 7 срав(М+4 1 кения, рассчитанной на 2 -разрядные коды. Если коды, поступившие на первую и вторую группы входов схемы сравнения 7 одинаковы„ то на выходе схемы 7 сравнения формируется сигнал равенства (логическая 1), который

75 а через элемент HE 10 поступает на один из входов элемента И 11 логическим О. При этом импульс с выхода формирователя 8 импульсов не проходит через элемент И 11. Формирователь 8 импульсов формирует из строба сопровождения импульс, передний фронт которого задержан относительно переднему фронту строба на время, л превышающее — время задержки рась пространения кода в дешифраторах 2 и 3, схеме ? сравнения и элементе

НЕ 10, а задний фронт которого совпадает с задним фронтом строба, В случае, когда одна из ступеней 2 и 3 дешифратора i неисправна, то очевидно, что коды на их выходах будут неодинаковы, и на выходе схемы срайнеиия отсутствует логическая

1. При этом сигнал с выхода элемента НЕ 10 не запрещает прохождение импульса от формирователя 8 импульсов, который проходит также через элемент ИЛИ !4 как сигнал неисправности..

По окончании строба сопровождения на входах выборки ступеней 2 и 3 установятся сигналы„соответствующие значению старшего (N-ro) разряда дешифрируемого кода ° При этом все выходы одного из дешифраторов .установятся в .нулевое (Hp.aêòèâêoå) состояние, а комбинация сигналов на выходах другого дешифратора будет соответствовать младшим (N — 1) -разрядам входного кода. На выходе схемы 7 сравнения при этом отсутствует сигнал равенства и, значит, элемент И

13 закрыт, а элемент И I2 открыт для прохождения импульса с выхода элемента 9 задержки. Время задержки определяется так же, как и время переднего фронта в формирователе 8 импульсов. Импульс с выхода элемента

9 задержки поступает через элемент

И 12, как и строб сопровождения для дешифрованного кода.

В случае, если в оДной иэ ступеней 2 и 3 дешифратора 1 имеется неисправность по линиям, связанным с входом выборки, то в отсутствии строба сопровождения выходы обеих ступеней окажутся в одинаковом состоянии (либо в неактивном, либо с возбужденными одноименными выходами)„ При этом на выходе схемы 7 сравнения появится сигнал равенства,который откроет элемент И 13 и закроет

1247875 элемент И 12. Импульс с выхода элемента 9 задержки поступит на выход

15 устройства через элементы И 13 и ИЛИ 14 как сигнал неисправности устройства.

Таким образом, при наличии неисправности в ступенях 2 и 3 при дешифрации (N-1)-входных разрядов ошибка обнаруживается во время действия импульса с выхода формирователя 8. Если же неисправность имеет место по линии сигнала выборки, то она обнаруживается во время действия импульса с выхода элемента 9 задержки.

Формула изобретения

Устройство для контроля двухступенчатого дешифратора, содержащее схему сравнения и первый элемент И, причем выход равенства схемы сравнения соединен с первым входом первого элемента И, первая группа входов схемы сравнения соединена с группой выходов первой ступени контролируемого дешифратора, о т л и ч а ющ е е с я тем, что, с целью сокращения аппаратурных затрат, оно содержит формирователь импульсов, элемент задержки, два элемента НЕ, три элемента ИЛИ, второй и третий элементы И, причем выходы первого и второго элементов ИЛИ соединены соответственно с входами разрешения выборки первой и второй ступеней контролируемого дешифратора, вход номера выбираемой ступени устройства соединен с первым входом второго элемента ИЛИ и входом первого элемента НЕ, выход которого соединен с первым входом первого элемента ИЛИ, 0 стробирующий вход устройства соединен с вторыми входами первого и второго элементов ИЛИ и входом формирователя импульсов, выход которого соединен с входом элемента задержки

15 и первым входом второго элемента И, выход которого соединен с первым входом третьего элемента ИЛИ, выход. которого является выходом неисправности устройства, выход элемента задерж10 ки -соединен с вторым входом первого элемента И и первым входом третьего элемента И, выход которого является выходом исправности устройства, выход равенства схемы сравнения через

25 второй элемент НЕ соединен с вторыми входами второго и третьего элементов

И, выход первого элемента И соединен с вторым входом третьего элемента

ИЛИ, вторая группа входов схемы сравнения соединена с группой выходов второй ступени контролируемого дешифратора.

Ваи.Э даик

8@в.lJ

Яви.1Ô

Составитель В.Гречнев

Редактор Л.Авраменко Техред Э.Чи,кмар Корректор,И.Муака

Заказ 4127/49 Тирам 67 1 Подписное

ВНИИПИ Государственного комитета СССР по делам .изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полигра4ическое предприятие, г. Ухгород, ул. Проектная, 4

Устройство для контроля двухступенчатого дешифратора Устройство для контроля двухступенчатого дешифратора Устройство для контроля двухступенчатого дешифратора Устройство для контроля двухступенчатого дешифратора 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для выявления неисправностей типа постоянного О или постоянной 1 в любом цифровом блоке

Изобретение относится к вычислительной технике и может быть использовано для контроля правильности работы системы обработки данных или отдельных ее частей
Изобретение относится к телекоммуникационным сетям, в частности, предоставляющим абонентам различные услуги

Изобретение относится к вычислительной технике, а именно к информационным вычислительным системам и сетям, и может быть использовано в части контроля целостности для защиты информационных ресурсов в рабочих станциях, информационных и функциональных серверах

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах сбора и обработки информации, а также в системах управления для приема сигналов от аналоговых датчиков и выдачи аналоговых сигналов в виде абсолютных значений напряжения, относительных значений напряжения, а также в виде синусно-косинусных сигналов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных структурах для контроля достоверности выполнения арифметических операций

Изобретение относится к области вычислительной техники и может быть использовано для проверки кодов

Изобретение относится к системам контроля и, в частности, к системам контроля работы лазеров

Изобретение относится к устройствам, входящим в состав автоматических систем управления технологическими процессами (АСУ ТП), и предназначено для использования в нефтехимической, газовой, металлургической промышленности, электроэнергетике и других отраслях

Изобретение относится к контрольно-измерительной технике и может быть использовано при проектировании, производстве, испытаниях и эксплуатации радиоэлектронных изделий (РЭИ)
Наверх