Запоминающее устройство с коррекцией информации

 

Изобретение относится к вычислительной технике, в частности к запоминанщим устройствам, работанщим в составе микропроцессорной системы. Цель изобретения - расширение области применения за счет увеличения числа хранимых в устройстве сервисных программ. Для этой цели в запоминающее устройство, содержащее блок постоянной памяти 1, первый блок 4 полупостоянной памяти, первый шифратор 2, первый 3 и второй 8 регистры адреса , триггер 15 и элемент задержки 6, введены коммутаторы 5 и 7, блоки 9 и 12 сравнения, второй шифратор 13, третий 11 регистр адреса, второй блок 14 полупостоянной памяти с соответствующими функциональными связями. 1 ип.1 ел ю СП 09 00 D

СООЗ СОВЕТСКИХ

РЕСПУБЛИН (5р 4 G 11 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ, ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

flO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

К АВТОРСКОМУ(СВИДЕТЕЛЬСТВУ (21) 3821048/24-24 (22) 03. 12 ъ 84 (46) 23.09.86. Бюл. Р 35 (72) E.ß.Âàâðóê, Ю.М;Захарко, А.А.Мельник и И.Г. Цмоць (53) 681.327 (088.8) (56) Авторское свидетельство СССР

t 970480, кл. G 11 С 29/00, 1981.

Авторское свидетельство СССР

У 809400, кл. С 11 С 29/00, 1979. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С КОРРЕКЦИЕЙ ИНФОРМАЦИИ (57) Изобретение относится к вычислительной технике, в частности к запоминанщим устройствам, работающим

„„SU„, 1259339 А1 в составе микропроцессорной системы.

Цель изобретения — расширение области применения за счет увеличения числа хранимых в устройстве сервисных программ. Для этой цели в запоминающее устройство, содержащее блок постоянной памяти 1, первый блок 4 полупостоянной памяти, первый шифратор

2, первый 3 и второй 8 регистры адреса, триггер 15 и элемент задержки

6, введены коммутаторы 5 и 7, блоки

9 и 12 сравнения, второй шифратор 13, третий 11 регистр адреса, второй блок

14 полупостоянной памяти с соответствующими функциональными связями. 1 ил.i I

1259339

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, работающим н составе микропроцессорной системы.

Цель изобретения — расширение области применения устройства эа счет увеличения числа хранимых в устройстве сервисных программ.

На чертеже приведена структурная схема предлагаемого устройстна.

Запоминающее устройство с коррекцией информации содержит блок 1 постоянной памяти, первый шифратор 2, первый регистр 3 адреса, первый блок

4 полупостоянной памяти, первый коммутатор 5, первый элемент 6 задержки, второй коммутатор 7, второй регистр

8 адреса, первый блок 9 сравнения, второй элемент 10 задержки, третий регистр 11 адреса, второй блок 12 сравнения, второй шифратор 13, второй блок 14 полупостоянной памяти и триггер 15. На чертеже обозначены также информационный 16 и управляющий 17 входы и выход 18 устройства.

Разрядность блока 4 на единицу больше разрядности блока

Устройство работает следующим образом.

Предварительно в шифратор 2 записывается таблица преобразования адресов блока 1, в которых имеются неисправности, и адресов начала программ, которые необходимо заменить на сервисные, в адреса блока 4. Объем блока 4 значительно меньше, чем объем блока 1 постоянной памяти.

В блок 4 записывается исправленная информация и сервисные программы.

Во второй шифратор 13 записывается таблица преобразования начальных адресов сервисных программ в адреса блока 14. В блок 14 записываются конечные адреса сервисных программ.

Триггер 15 и регистр 11 устанавливаются в нулевое состояние (цепи предварительной записи и установки не показаны).

° По входу 16 устройства поступает код адреса, который после шифрации на шифраторе 2 через коммутатор 5 поступает на входы регистра 3 и непосредственно на адресные входы блока 1. Одновременно по входу !7 поступают сигнал считывания блока 1 и блока 4 и сигнал записи адреса на регистр 3. При наличии ошибки по некоторому адресу в блоке 1 выбирается

5 !

О

f5

55 соответствующий адрес блока. 4, по которому записана правильная .информация. О наличии скорректированной информации свидетельствует единичный сигнал на выходе старшего информационного разряда блока 4, который открывает коммутатор 7, т.е. на выход блока 18 поступает информация с блока 4.

Если па адресам блока 1 записана правильная информация, на выходе шифратора 2 формируется код фиксированного адреса, по которому записана нулевая информация н старшем разряде, т.е, на выход 18 поступает информация с блока 1.

При необходимости работы с сервисными программами или замены одной программы другой, начальный адрес программы записывается в регистр 8 (и коде адреса блока 4). При поступлении адреса начала программы на вход блока 4 поисходит аналогично описанному случаю считывание информации из этого блока. Одновременно данный адрес поступает на входы блока 9 сравнение,в котором происходит сравнение текущего адреса с адресом, установленным на регистре 8.Сигнал сравнения устананлинаеr н единичное состояние триггер 15, который разрешает работу коммутатора 5.

На шифраторе 13 происходит преобразование адреса начала программы в адрес блока 14. Сигнал сравнения с выхода блока 9 сравнения разрешает выборку конечного адреса программы, записанного в блоке 14, и запись его в регистр 11 (по сигналу сравнения из блока 9 сравнения, задержанному на элементе 10 задержки).

При последовательной обработке программы, записанной в блоке 4., по входу 17 поступае" сигнал +1 на регистр 3.

При ветвлении этой программы признаки ветвления (например, признаки переполнения, переноса, перехода по знаку) поступают по входу 16 на одни из входов коммутатора 5„ на другие входы которых поступает код текущего адреса.

Последняя команда программы сервисной обработки — команда перехода на основную программу. Адрес этой команды с задержкой на элементе 6 задержки поступает на блок 12 сравнения, где сравнивается с адресом, 1254 139 записанным в регистре 11. Сигнал сравнения устанавливает в нулевое положение триггер 15, нулевой выход котооого разрешает работу коммутатора 5.

С помощью регистра 3 и коммутатора 5 возможно реализовать ветвление программы в блоке 4.

Составитель В.Рудаков

Редактор А.Ворович Техред M.Õîäàíè÷ Корректор N,Ìàêñèìèøèíåö

Заказ 5128/50 Тираж 543 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная,4

Формула изобретения

Запоминающее устройство с коррекцией информации, содержащее блок постоянной памяти, первый блок полупостоянной памяти, первый шифратор, 5 первый и второй регистры адреса, триггер и элементы задержки, о т л ич а ю щ е е с я тем, что, с целью расширения области применения за счет увеличения числа хранимых в 20 устройстве сервисных программ, в него введены коммутаторы, блоки сравнения, второй шифратор, третий регистр адреса и второй блок полупостоянной памяти, причем выход пер- 2S вого коммутатора подключен к информационпому входу первого регистра адреса, выход которого соединен непосредственно с адресным входом первого блока полупостоянной памяти и зо первым входом первого блока сравнения и через первый элемент задержкис первым входом второго блока сравнения, второй вход которого подключен к выходу третьего регистра адреса, а выход — к одному из входов триггера, выход которого соединен с управляющим входом первого коммутатора, выход второго регистра адреса соединен с входом второго шифратора и вторым входом первого блока сравнения, выход которого подключен непосредственно к управляющему входу второго блока полупостоянной памяти и другому входу триггера и через второй элемент задержки — к управляющему входу третьего регистра адреса, информационный вход которого соединен с выходом второго блока полупостоянной памяти, вход которого подключен к выходу второго шифратора, 1 один из информационных входов первого коммутатора, вход первого шифратора и адресный вход первого блока памяти являются информационным входом устройства, другие информационные входы первого коммутатора подключены соответственно к выходам первого шифратора и первого регистра адреса, выходы первого блока полупостоянной:памяти и блока постоянной памяти соединены с входами второго коммутатора, выход которого является выходом устройства, управляющим входом которого являются управляющие входы блока постоянной памяти, первого регистра адреса и первого блока полупостоянной памяти.

Запоминающее устройство с коррекцией информации Запоминающее устройство с коррекцией информации Запоминающее устройство с коррекцией информации 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано для контроля блоков памяти

Изобретение относится к вычислительной технике и может быть использовано в запоминающих системах повышенной надежности, выполненных на функциональных узлах с большой и средней степенью интеграции

Изобретение относится к вычислительной технике и может быть использовано при наладке и функциональном контроле блоков памяти

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть применено в составе специализированных ЦВМ с пре;;варительной выборкой информации из запоминающего устройства

Изобретение относится к вычислительной технике и может быть использовано при изготовлении больших интегральных схем запоминающих устройств (БИС ЗУ) с произвольной выборкой

Изобретение относится к области вычислительной техники, в частности к устройствам для контроля полупроводниковой памяти, и является усовершенствованием изобретения по авт.св

Изобретение относится к области вычислительной техники и может быть использовано при построении высоконадежных запоминающих устройств

Изобретение относится к вычислительной технике и позволяет осуществлять оперативный контроль блоков памяти, в частности, выполненных в виде микросхем с большим объемом памяти

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками

 

Наверх