Устройство для тестового контроля цифровых блоков

 

Изобретение относится к области автоматики и вычислительной техники и может быть использовано для контроля блоков и узлов ЭВМ (является усовершенствованием а.с, 1251084). Цель изобретения - повьшение достоверности контроля. Устройство для тестового контроля цифровых блоков содержит входную и выходную шины свяфигЛ

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (1) 4 С 06 F 1! /26

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

Н ABTOPCHGMY СВИДЕТЕЛЬСТВУ (б i) 1251084 (21) 4073374/24-24 (22) 29.04.86 (46) 15.10.87, Бюл. N - 38 (71) Научно-производственное объединение "Импульс" им, XXV съезда КПСС (72) В.А.Чернышев, В.Г,Рябцев и А.А.Борисенко (53) 68 1.3(088 .8) (56)Авторское свидетельство СССР

1Ф 1251084, кл. G 06 F 11/26, 1984.

SU„, 1345199 А 2 (54 ) УСТРОЙСТВО ДЛЯ ТЕСТОВОГО КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВ (57) Изобретение относится к области автоматики и вычислительной техники и может быть использовано для контроля блоков и узлов 3ВМ (является усовершенствованием а.с. 1251084).

Цель изобретения — повышение достоверности контроля. Устройство для тестового контроля цифровых блоков содержит входную и выходную шины свя1345 199 зи с ЭВМ, буферный регистр 1, буферный блок памяти 2, блок 3 микро— программного управления, блок обмена

4 с контролируемым цифровым блоком, счетчик 5 логических номеров; блок памяти 6, счетчик 7 длины вектора тестового набора, регистр 8 текущих состояний, выходной коммутатор 9, блок 10 определения интервалов диа.гностирования, блок памяти 11 эталонных диагностических данных, мультиплексор 12, регистр набора 13, блок сравнения 14. Процесс диагностирования разделяется на два этапа— подготовка диагностических данных и процесс контроля. Процесс диагностирования выполняется в два этапа этап подготовки массива диагностических данных и этап диагностики.

На первом этапе при многократной выдаче теста из канальных ОЗУ на входы эталонного цифрового блока осуществляется поиск функций, выполняемых

Изобретение относится к автоматике и вычислительной технике, может быть использовано для контроля и диагностики цифровых блоков и является дополнительным к авт.св. 5

М - 1251084.

Цель изобретения — повьш)ение достоверности контроля.

Известно, что при выдаче тестовых наборов из канальных ОЗУ на контролируемый цифровой блок на входы приборов, входящих в состав блока, поступают коды функций, выполняемых этими приборами, Входы задания кода функции бывают синхронными и асинхронными (т.е. функция выполняется по коду функции и синхронизирующему сигналу или просто по коду .функции).

Каждая функция характеризуется двумя параметрами: адресом канальных ОЗУ, на котором код функции поступает на входы прибора, и количеством следующих за этим адресом ячеек памяти канальных ОЗУ„ содержи25 мое которых должно быть подано на входы контролируемого цифрового блока приборами, и определение их параметров. Затем эти данные передаются в

ЭВМ, которая производит анализ полноты набора функций, выполняемых прибором. При обнаружении неполного набора выполняемых функций каким-либо прибором ЭВИ выдает сообщение о необходимости корректировки програм- мы теста. Кроме того, ЭВМ формирует массив данных маскирования некоторых контактов приборов, состояния которых являются неопределенными или несущественными для выполнения заданной функции. На этапе диагностики происходит локализация неисправности в контролируемом цифровом блоке, для чего используется заготовленный массив диагностических данных. Сравнивая состояние контактов приборов эталонного и контролируемого блоков, определяется функция, при выполнении которой произошло несравнение. 1 з.п. ф-лы, 6 ил.

2 для выполнения прибором данной функции. Прибор считается проверен.ным полностью, если он в процессе выдачи теста на входы контролируемого цифрового блока выполняет полный набор функций, определяемый техни- ческой документацией на этот прибор.

Обычно же в процессе тестирования прибор выполняет некоторые свои функции многократно (например, приборы, обеспечивающие многотактный доступ к встроенной памяти цифрового блока, триггеры многоразрядных делителей частоты и т.п.). Если такая информация используется в качестве диагностической, она избыточная.

Необходимо получить диагностическую информацию минимальной длины о всех приборах, входящих в состав контролируемого цифрового блока, а затем использовать ее при локализации неисправности.

На фиг,1 представлена функциональная схема устройства; на фиг,2 — то же, блока микропрограммного управления; на фиг ° 3 — то же, блока обмена с контролируемым цифровым блоком; на

1345 фит ° 4 — то же, блока определения ин— тервалов диагностирования;на фиг.5 то же, блока памяти эталонных диаг— ностических данных на фиг.6 — то же, мультиплексора.

Устройство (фиг.1) содержит входную и выходную шины связи с ЭВМ, буферный регистр 1, буферный блок 2 памяти, блок 3 микропрограммного управления, блок 4 обмена с контролируемым цифровым блоком, счетчик 5 логических номеров, блок 6 памяти, счетчик 7 длины вектора тестового набора, регистр 8 текущих состояний, выходной коммутатор 9, блок 10 определения интервалов диагностирования, блок 11 памяти эталонных диагностических данных, мультиплексор 12, регистр 13 набора, блок 14 сравнения, Блок 3 микропрограммного управления (фиг ° 2) содержит модификатор адреса, состоящий из коммутатора 15, программного регистра 16, блока 17 памяти микрокоманд, мультиплексора

i8, шифратора 19, дешифратора 20, адресного мультиплексора 21, блока 22 синхронизации, триггеров 23, 24, элемента ИЛИ 25. Блок 3 содержит также блок 26 памяти масок каналов, блок

27 памяти тестовых наборов, блок 28 памяти кодов управления коммутатором входов-выходов.

Блок 4 обмена с контролируемым цифровым блоком (фиг.3) содержит блок памяти, образованный регистром

29 масок каналов, регистром 30 тестовых наборов, регистром 31 кодов управления коммутатором входов-выходов, коммутатор 32 входов-выходов, элемент

33 задержки, разрядный блок 34 сравнения, элемент ИЛИ 35, коммутатор 36 результата.

Блок 10 определения интервалов диагностирования (фиг.4) состоит из адресного регистра 37, блока 38 памяти параметров функций, элемента

ИЛИ 39, регистра 40 длины функций, регистра 4 1 начального адреса функции, первой схемы 42 сравнения,триггера 43, элемента И 44, счетчика 45 длины функции, второй схемы 46 сравнения. Блок 11 памяти эталонных диагностических данных (фиг,5) содержит адресный регистр 47, коммутатор 48, блок 49 памяти эталонных состояний, блок 50 памяти масок, элементы И 51, 199

52, регистр 53 эталонных состояний, регистр 54 масок.

Мультиплекс ор 12 (фиг.6) содержит

5 элементы И 55-58 элементы HE 59-61, У элемент И-HF. 62, элемент ИЛИ 63, эпемент И-ВЕ 64.

Устройство работает следующим образом.

Цифровой контролируемый блок подключается к входам-выходам коммутатора входов-выходов блока обмена с контролируемым цифровым блоком (объект контроля, цепи питания и общего

15 броса не показаны).

В тесте содержится таблица соот— зетствия логических номеров контролируемого цифрового блока физическим контактам выходных разъемов и набора зажимов, обеспечивающих подключение к выводам приборов, входящих в состав контролируемого цифрового. блока. В блок 6 памяти по шине связи с ЭВМ записываются физические

25 номера контактов контролируемого цифрового блока и набора зажимов, соответствующие логическим номерам.

Запись информации в блок 6 памяти осуществялется следующим образом.

30 Код логического номера контакта контролируемого цифрового блока или логического номера зажима по шине связи с ЭВМ заносится в счетчик

5 логических номеров. По адресу на выходе последнего в блок 6 памяти с шины связи с ЭВМ заносится код физического адреса контакта контролируемого блока или физический номер зажима, 40 По шине связи с ЭВМ в блок 3 микропрограммного управления заносятся микропрограммы работы. Адрес микрокоманд заносится в программный регистр 16, коды микрокоманд зано45 сятся в блок 17 памяти микрокоманд, начальный и конечный адреса теста заносятся в соответствующие регистры адресного мультиплексора 21, начальный адрес для занесения диаг50 ностических данных записывается в адресный регистр 47, коды частоты функционального контроля и времен— ного положения строба контроля, обеспечивающего прием информации с контролируемого цифрового блока, заносятся в блок 22 синхронизации.

В тестовом или диагностическом наборах, необходимых для каждого теста контроля или диагностики, со1345199 держатся входные воздействия и эталонные реакции, коды маскирова-! ния каналов цифрового блока, коды управления коммутатором входов-вь)хо-!. дов, эталонные состояния контактов приборов, входящих в состав контролируемого цифрового блока, и коды маскирования тех контактов приборов, состояние которых неопределенно или несущественно, Вначале тестовый или диагностический набор заносится в буферный блок

2 памяти следующим образом.

В буферный регистр 1 заносится 15 код выбранного запоминающего устройства. В счетчик 5 логических номеров заносится начальный логический номер контакта контролируемого цифрового блока или начальный логический но†2p мер зажима. В счетчик 7 длины векторов заносится код длины группы шин, которым соответствует данная тесто. вая или диагностическая последовательность. Тестовый или диагности- 25 ческий набор заносится в регистр 13 набора. Код информации блока 6 памяти выбирает информационный разряд буферного блока 2 памяти, в который записывается код информации старшего д0 разряда регистра 13 набора ° Запись осуществляется по микрокоманде, формируемой дешифратором 20.

Затем по микрокоманде блока 3 микропрограммного управления увеличивается на единицу значение счетчика 5 логических номеров, уменьшается на единицу состояние счетчика 7 длины векторов тестового набора и осуществляется сдвиг влево информа- 4р ции в регистре 13 набора. Процесс записи информации выполняется по новому информационному разряду буферного блока 2 памяти, 45

Приведенные операции повторяются до тех пор, пока содержимое счетчика

7 длины векторов не станет равным нулю.

При этом по микрокоманде блока 3 микропрограммного управления включается триггер 23 и через элемент ИЛИ

25 осуществляется блокировка такто— вых сигналов, поступающих с выхода блока 22 синхронизации. После изменения содержимого буферного регистра

1 в регистр 13 набора по шине связи с ЭВМ заносится новая информация, v, .процесс записи повторяется °

Таким Обра.)1)м, 13 буферный блок

2 памяти занос)1тся данные, необх1)ди— мl|Ip для ОднОГО такта контроля или диагностики.

Запись информации буферного блока памяти в блоки памяти 26 — 28, 49 и 50 осуществляется следующим образом.

Код выборки устройств, а также коды задания режимов адресного регистра 47 и коммутатора 48 заносятся в буферный регистр 1, информация с выходов буферного блока 2 памяти подается на информационные входы блоков памяти 26-28, 49, 50. В регистр

45 начального адреса тестового набо-. ра заносится код начального адреса теста, в адресный регистр 47 зано"ится начальный адрес диагностических анных. В программный регистр 16 заносится адрес подпрограммы записи информации в блоки памяти 26-28, 49 и 50. По микрокоманде, поступающей с выхода дешифратора 20, осуществляется запись информации из буферного блока 2 памяти в выбранный блок памяти, при этом в буферный регистр

1 предварительно заносятся коды выборки соответствующих блоков устройства. После перезаписи информации из буферного блока 2 памяти в блоки памяти 26-28, 49 и 50 в буферный блок 2 памяти заносятся только изменения в тестовой или диагностической последовательности последующего такта.

После заполнения информацией бло.— ков 26, 27 и 28 в программный регистр

16 заносится начальный адрес программы выдачи тестов. Затем включается блок 22 синхронизации, который обеспечивает выдачу тактовых импульсов, поступающих на входы регистров блока

3 микропрограммного управления. Кроме того, блок 22 синхронизации вьщает стробирующий сигнал, обеспечиваюший прием информации с выходов контролируемого цифрового блока.

По шине связи с ЭВМ осуществляется запуск микропрограммы выдачи тестовых воздействий на контролируемый цифровой блок. Выбираемая информация из блоков 26-28 заносится в соответствующие регистры 29-31 блока памяти, а затем выдается на входы контролируемого цифрового блока.

1345199

Устройство в режиме лиагностиропавия на этапе подготовки массива, диагностических данных работает следующим образом.

К входам-выходам коммутатора входов-выходов блока обмена с контролируемым цифровым блоком подключается эталонный блок, К выводам выбранного прибора в определенном по- 10 рядке подключается набор зажимов, В блок 49 памяти эталонных состояний блока 11 памяти эталонных диагностических данных в последовательные ячейки заносится код функции и код 15

:результата ее выполнения, В память 50 масок в первую ячейку заносятся данные, разрешающие сравнение состояний только на тех выводах прибора, по которым на его 20 входы поступает код функции, во вторую — данные, разрешающие сравнение на выводах кода результата. Информация первых ячеек блока 49 памяти эталонных состояний и памяти 50 масок переписывается соответственно в регистры 53, 54 эталонных состояний и масок.

Мультиплексор 12 при помощи буферного регистра 1 настраивается на 30 формирование сигнала разрешения сравнения в зависимости от вида синхросигнала диагностируемого прибора.

Осуществляется запуск микропрограммы выдачи тестовых воздействий на входы эталонного блока. В каждом такте выдачи происходит фиксация состояний всех контрольных точек прибора, в состав которого входит контролируемый блок (или состояния вы- 40 ходных конечных данных прибора, в зависимости от поставленной задачи), на регистре 8 состояний.

При сравнении данных на регистрах эталонных 53 и текущих 8 состояний, 45 а также наличии сигнала на выходе мультиплексора 12 блок 14 сравнения формирует поразрядный результат сравнения, который поступает на схему

ИЛИ 35 блока обмена с контролируемым б0 цифровым блоком 4, на выходе которой вырабатывается сигнал, который поступает на вход блока 3 микропрограммного управления и по которому происходит останов микропрограммы выдачи тестовых воздействий на входы эталонного блока.

По шине связи в ЭВМ передается адрес канальных ОЗУ, по которому код функции поступает нл входы прибора. Затем из блока 49 памяти эталонных состояний и блока 50 памяти масок соответственно в регистры 53 и 54 заносятся код результата и код маски, разрешающей сравнение только на выводах прибора, определяющих код результата выполняемой функции.

Снова осуществляется запуск микропрограммы выдачи тестовых воздействий на входы блока, При сравнении содержимого регистров эталонных 53 и текущих 8 состояний, а также при наличии сигнала на выходе мультиплексора 12 происходит останов микропрограммы выдачи тестовых воэдействий блока 3 микропрограммного управления.

Зафиксированный адрес канальных

ОЗУ .отсыпается в ЭВМ, где определяется второй параметр функции — ее длина, В регистр 40 длины функции и регистр 41 начального адреса функции посредством памяти 38 параметров функции по шине связи с ЭВМ заносятся параметры найденной функции прибора. Блок 49 памяти эталонных состояний устанавливается в режим записи, адресный регистр 47 — в режим счета, коммутатор устанавливается в режим коммутации данных от регистра

8 текущих состояний. Осуществляется запуск микропрограммы выдачи тестовых воздействий на входы блока.При сравнении содержимого регистра 4 1 начального адреса функции с текущим адресом канальных ОЗУ схема 42 сравнения вырабатывает сигнал, по которому триггер 43 устанавливается в состояние, разрешающее прохождение счетных импульсов через элемент 44 на вход счетчика 45 длины функции

45 и адресный регистр 47 блока 11 памяти эталонных диагностических данных.

Информация о состоянии всех выводов прибора в каждом такте контроля заносится в блок 49. Запись в блок 49 будет продолжаться до тех пор, пока содержимое счетчика 45 и регистра

40 длины функции сравняются. Сигнал сравнения на выходе схемы 46 сравнения устанавливает счетчик 45 длины функции и триггер 43 в исходное состояние. Блок 49 устанавливается в режим считывания, и его содержимое передается в ЭВМ.

1 34 5>199

Аналогичным oF>paзс>м про??сходит поиск ттоследующих функций этого и других приборов.

ЭВМ по специальной программе производит анализ этой информации и ее обработку, в результате чего диагностические данные на прибор мититмизируются (при многократном тть>?то>т?тени?? какой-либо функции прибором в диагностический массив заносятся данные о первом ее выполнении, остальные отбрасываются) и упорядочиваются по степени возрастания адреса канальных ОЗУ.

Этап диагностики выполняется следующим образом, Контролируемый цифровой блок подключается к устройству контроля.

В блок 49 памяти эталонных состояний блок 5О памЯти масок с ЭВ11 заносятся соответственно эталонные диагностические данные, характеризующие полный набор функций, выполняемый прибором, и данные маскирования выводов приборов, состояние которых неопределенно.В память 38 парамет1ров функций с ЭВИ заносятся парамет- ры всего набора функций, выполняемого прибором. Затем блок 49, память

50 масок, память 38 параметров функций устанавливаются н режим считывания. Адресные регистры 37 и 47 устанавливаются в режим счета. Набор .зажимов подключается к диагностиру емому прибору. Осуществляется запуск микропрограммы вьдачи тестовых воздействий на входы контролируемого блока.

При сравнении текущего адреса канальных ОЗУ и содержимого регистра

4 1 начального адреса функции схема

42 сравнения формирует сигнал, по которому триггер 43 устанавливается н состояние, разрешающее прохождение через элемент И 44 тактовых импульсов, на счетный вход счетчика 45 длины функции и счетный вход адресного регистра 47. В процессе потактного выполнения функции происходит сравнение содержимого регистра 53 эталонных состояний и регистра 8 текущих состояний.

При сравнении содержимого счетчика 45 длины функции и регистра 40 длины функции схема 46 сравнения вырабать?нает сигнал, устанавливающий триггер 43 и счетчик 45 д тинь? функции в исходное состояние и изменяю5

2>

55 щий адрес рс ?"ч<.тр;? 3 I н» единицу, в результате че? о н регистр 40 длины функции и pE . Ã??ñ 1 р 4 1 етл ? тл ь ного лд ре.са заносятся параметры следующей функции из набора. Этот процесс происходит до тех пор, пока не будет осуществлено сран??еттие эталонных состояний выводов прибора и текущих состояний диагностируемого прибора при ныполнении всего набора функций.

Результаты сравнения с, выходов блока 14 сравнения через элемент ИЛИ

35 поступают на управляющий вход мультиплексора 18, что обеспечивает фиксирование результата Конец проверки" или "Брак" в триггерах 23, 24 и вьдачу сообщения в ЭВМ.

На индикацию передаются данные, поступающ?те с выходов коммутатора 36 результата и выходного коммутатора

9„ Для выдачи данных контроля или диагностики на индикацию в ЭВК

9,Для выдачи данных контроля или диагностики на индикацию в ЭВМ необходимо в счетчик 5 логических номеров занести начальный логический номер контакта объекта контроля (контакт может подключаться к внешним разъемам или находиться внутри блока), а в счетчик 7 длины векторов занести код длины вектора.

В программный ре:.-истр 16 заносится код выбираемого регистра, который переключает необходимое направление коммутатора 36 результата.Код с выхода блока 6 памяти выбирает необхо; димый информационный разряд при по— моши выходного коммутатора 9. По микрокоманде "Сдвиг" блока 3 микро— программного управления в регистр 13 набора заносится информация с выходного коммутатора 9. Затем содержимое счетчика 5 логических номеров увеличивается на единицу, а содержимое счетчика 7 уменьшается на единицу, что обеспечивает коммутацию информации нового логического номера.

Процесс заполнения регистра 13 набора продолжается до тех пор, пока содержимое счетчика 7 длины векторов не станет равным нулю, Информация с выходов регистра 13 передается в 3ВМ для дальнейшей обработки, формула изобретения

1. Устройство для тестового контроля цифровых блоков по авт. сн.

1З45!99!

Ф l?51084, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, устройство содержит регистр текущих состояний, блок опре,целения интервалов диагностирования, блок сравнения, блок памяти эта— лонных диагностических данных и мультиплексор, причем входы задания начальных условий устройства соедине— ны с информационными входами блока определения интервалов диагностирования, входы задания режимов работы которого соединены с группой выходов признаков длительности интервалов буферного регистра, адресный вход блока определения интервалов диагностирования и блока памяти эталонных диагностических данных подключены к выходам поля адреса блока микропрограммного управления, синхровходы блока определения интервалов диагностирования, регистра теку.щих состояний, входы записи-чтения, разрешения регистра текущих состояний соединены с соответствующими выходами признаков микрокоманд блока микропрограммного управления, пер10

20

25 вая группа информационных входов бло30 ка памяти эталонных диагностических данных подключена к группе выходов буферного блока памяти, вторая группа информационных входов блока памяти эталонных диагностических данных соединена с группой выходов регистра текущих состояний, с четвертой группой информационных входов блока обмена с контролируемым цифровым блоком и первой группой инфбрмационных входов блока сравнения, синхровход блока памяти эталонных диагностических данных подключен к выходу блока определения интервалов диагностирования, первая группа выходов блока

40 ных подключена к второй группе информационных входов блока сравнения и пятой информационной группе входов блока обмена с контролируемым цифровым блоком, вторая группа инфор- 50 мационных выходов блока памяти эталонных диагностических данных подключена к третьей группе информационных входов блока сравнения и шестой информационной группе входов блока -.

55 обмена с контролируемым цифровым бло ком, вход разрешения сравнения блока сравнения подключен к выходу мультиплексора, информационные входы и синпамяти эталонных диагностических дан- 45 хровход которого соединены с выходами буферного регистра и входом признака самосинхронизации контролируемого блока, к контрольным точкам прибора, в состав которого он входит, подключены информационные входы регистра текущих состояний, выход

"Равно" блока сравнения соединен с седьмой группой информационных входов блока обмена с контролируемым цифровым блоком.

2. Устройство по п,1, о т л и ч а ю щ е е с я тем, что блок определения интервалов диагностирования содержит адресный регистр, блок памяти параметров функции, регистр длины функции, регистр начального адреса функции, первую и вторую схемы сравнения, триггер, счетчик длины функции, элемент И и элемент ИЛИ, причем информационные входы блока соединены с информационными входами адресного регистра и блока памяти параметров функции, входы задания режимов работы блока соединены .с входами разрешения адресного регистра, разрешения записи-считывания блока памяти параметров функции и первым входом элемента ИЛИ, выход которого соединен с входами синхронизации регистра длины функции и регистра начального адреса функции, выход которого соединен с первым входом первой схемы сравнения, второй вход которой и первый вход элемента И со-. единены с адресным входом блока, выход которого соединен с выходом элемента И и счетным входом счетчика длины функции, группа разрядных выходов которого соединена с первой группой входов второй схемы сравнения, выход Неравно" которой соединен с входом сброса триггера и счетчика длины функции, с вторым входом элемента ИЛИ и с синхровходом адресного регистра, выходы которого со единены с адресными входами блока памяти параметров функции, первая и вторая группы выходов которого соединены с группами информационных входов регистра начального адреса функции и регистра длины функции, группа выходов которого соединена с второй группой входов второй схемы сравнения, выход "Неравноп первой схемы сравнения соединен с установочным входом триггера, выход которого соединен с вторым входом элемента И.

134i. ) 199

am Ю

2, Р,7, 13

um74 = атФ ЙФ

8, 10, 1l

Рл7 Г ол1

1345199

0m

К ионтролируему ццфро8ииу Врону

Cree.З

134 199

От/

gm

1 А9С (glgg+ б

Редактор М.Келемеш

Заказ 4922/48 Тираж 670 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д,4/5

Производственно-полиграфическое предприятие, -.,Óæãîðîä, ул .Проектная,4

Г !

Составитель А.Сиротская

Техред Л.Сердокова Корректор Л. Пилипенко

Устройство для тестового контроля цифровых блоков Устройство для тестового контроля цифровых блоков Устройство для тестового контроля цифровых блоков Устройство для тестового контроля цифровых блоков Устройство для тестового контроля цифровых блоков Устройство для тестового контроля цифровых блоков Устройство для тестового контроля цифровых блоков Устройство для тестового контроля цифровых блоков Устройство для тестового контроля цифровых блоков Устройство для тестового контроля цифровых блоков 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля многовыходных логических элементов, БИС и печатных плат с элементами

Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и локализации неисправных узлов в них

Изобретение относится к вычислительной технике и автоматике и может быть использовано для проверки логических схем цифровых узлов ЭВМ

Изобретение относится к вычислительной технике и может быть использовано при разработке устройств автономного и встроенного контроля цифровых узлов

Изобретение относится к вычислительной технике и может быть использовано для локализации неисправное™ тей в цифровых схемах

Изобретение относится к вычислительной технике и может быть испольfZ зовано для проверки отказоустойчивости комплексов программ

Изобретение относится к вычислительной технике и может найти применение для контроля обмена информацией между источником информации и устройством ее обработки в системах, использующих полудуплексный режим передачи данных

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в нроцесса.х организации контроля цифровых узлов

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля различных де1иифраторов

Изобретение относится к области автоматики и вычислительной техники, может быть использовано при контроле логических блоков и является усовершенствованием изобретения по а

Изобретение относится к цифровой вычислительной технике, в частности к средствам автоматизации контроля и поиска неисправностей в устройствах с дискретным характером функционирования, и может быть использовано в автоматизированных комплексах отладки и ремонта цифровых устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации

Изобретение относится к системам управления телевидением и радиовещанием

Изобретение относится к цифровой вычислительной технике и может быть использовано в автоматизированных системах для контроля ЭВМ

Изобретение относится к области электрорадиотехники и может быть использовано для проверки функционирования DVD плеера

Изобретение относится к способу и системе отладки многоядерной системы с возможностями синхронной остановки и синхронного возобновления

Изобретение относится к области автоматики и цифровой вычислительной техники

Изобретение относится к испытательной технике и может быть использовано для диагностики функционирования микросхем оперативной памяти во всех отраслях микроэлектроники и радиотехники

Изобретение относится к средствам построения модели состояния технического объекта
Наверх