Пороговый логический элемент

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5D 4 G 06 F 7 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4137828/24-24 (22) 13.06.86 (46) 23.03.88. Бюл. № 11 (72) А. Н. Назаров, А. С. Поляков и В. Ф. Макаров (53) 681.3 (088.8) (56) Авторское свидетельство СССР № 739524, кл. G 06 F 7/00, 1977.

Авторское свидетельство СССР № 327466, кл. G 06 F 1/00, 1969.

„;SU„„1383331 А 1 (54) ПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕ НТ (56) Изобретение относится к вычислительной технике и может быть использовано при проектировании и разработке логических структур дискретных систем. Целью изобретения является повышение быстродействия элемента. Пороговый логический элемент содержит генератор импульсов 1, распределитель импульсов 2, п элементов И 3, m-разрядный регистр 4, шифратор, выполненный в виде вентильной матрицы 5, сумматор-вычитатель 6. Цель достигается за счет программируемого задания порога и весовых коэффициентов порогового логического элемента. 1 ил.

1383331 и

1, если Х х;ж; — Т)0;

0, если 2 х;оз; — Т(0, f(x) =

Формула изобретения

Составитель О. Березикова

Редактор Н. Бобкова Техред И. Верес Корректор Л. Патай

Заказ 9! 3/46 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий ! 13035, Москва, 7K — 35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Изобретение относится к вычислитель ной технике и может быть использовано при проектировании и разработке логических структур дискретных систем.

Цель изобретения — повышение быстродействия элемента.

На чертеже показана функциональная схема порогового логического элемента.

Предлагаемый элемент содержит генератор 1 тактовых импульсов, распределитель 2 импульсов, и элементов И 3, m-разрядный регистр 4, шифратор (выполнен в виде вентильной матрицы) 5, сумматор 6.

Пороговый логический элемент работает следующим образом.

В исходном положении сумматор 6 обнулен, в регистр 4 записан двоичный код порога Т, на (и-1-2)-м выходе распределителя 2 импульсов единичное значение, на столбцовых шинах шифратора, выполненного в виде вентильной матрицы 5, набраны требуемые значения двоичных кодов весовых коэффициентов ось со„.,..., оз,.

Набор значений весовых коэффициентов осуществляется известными методами, например, путем прожига соответствующих вентилей на позициях, где требуется нулевое значение разряда двоичного кода и оставление вентилей, где. необходимы единичные значения. После подачи входного набора

Х= х l, х,...,х„на информационные входы элемента с генератора 1 тактовых импульсов на вход распределителя 2 импульсов начинак>т поступать импульсы с частотой f-.

Распределитель 2 импульсов поочередно подает единичные значения на первые входы элементов И 3, на вторые входы которых подан двоичный код входного набора Х. Если х;= 1 (i=1,...,ï), то на выходе i-го элемента

И 3 с приходом единицы с распределителя импульсов 2 появляется импульс, который передает двоичный код весового коэффициента оз; в сумматор 6. После прохождения и импульсов генератора 1 в сумматоревычитателе 6 сформирована сумма Х х;соь

При поступлении (и+1 ) -го импульса, единица с (и+ ) -го выхода распределителя 2 импульсов поступает на первый вход управления сумматора-вычитателя 6, устанавливает его операцию вычитания и на вход разрешения считывания регистра 4, обеспечивая считывание из него двоичного кода порога T.

В сумматоре-вычитателе 6 значение порога

Т вычитается из ранее образованной суммы Х х оз — 1.

На выходе сумматора-вычитателя 6 реализована функция являющаяся пороговой логической функцией.

При поступлении (и+2) -го импульса сумматор-вычитатель 6 обнуляется и элемент готов к прйему следующего набора входных аргументов Х.

Частота поступления f, âõîäíûõ наборов пороговой функции определяется из выражения

20 (ти

fxC

Пороговый логический элемент, содержащий сумматор, и элементов И (п — количество переменных) и распределитель импульсов, причем i-й информационный вход элемента соединен с первым входом i-го элемента И, второй вход которого соединен с

i-м выходом распределителя импульсов

3р (1= 1, п), вход которого соединен с тактовым входом элемента, выход которого соединен с выходом сумматора, отличающийся тем, что, с целью повышения быстродействия, он содержит m-разрядный регистр и шифратор (m — количество разрядов зна35 чения порога), причем входы задания значения порога элемента соединены с информационными. входами m-разрядного регистра, вход разрешения считывания которого соединен с (и+1)-м выходом распределителя импульсов и входом управления сложением и вычитанием сумматора, вход сброса которого соединен с (п+2)-м выходом распределителя импульсов, информационные входы сумматора соединены с выходами m-разрядного регистра и выходами шифратора, 45 входы которого соединены с выходами п элементов И.

Пороговый логический элемент Пороговый логический элемент 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении -устройств обработки частотных сигналов для управления аналого-цифровыми преобразователями

Изобретение относится к вычислительной технике и может быть использовано при решении задач статистического моделирования

Изобретение относится к вычислительной технике, может быть использовано при решении широкого круга задач вероятностного моделирования

Изобретение относится к области вычислительной техники и может быть использовано при построении различных моделирующих устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при воспроизведении логарифмической функции от величины, заданной в виде частоты, интервала времени или число-импульсного кода

Изобретение относится к цифровой вычислительной технике и может быть использовано в универсальных и специализированных вычислительных системах для аппаратной реализации операции извлечения квадратного корня из чисел, представленных в двоичной системе счисления в форме с фиксированной и плавающей запятой

Изобретение относится к вычислительной технике и обеспечивает измерение периода следования входных импульсов с последующим считыванием измеряемого числа входной частотой

Изобретение относится к области вычислительной техники и обеспечивает измерение периода следования выходных импульсов с последующим считыванием измеряемого числа входной частотой

Изобретение относится к цифровой вычислительной технике и может быть применено в цифровых вычислительных машинах и при построении специализированных вычислительных устройств

Изобретение относится к области цифровой вычислительной техники и может быть использовано в ЦВМ с фиксированной запятой

Изобретение относится к вычислительной технике и предназначено для регистрации и контроля входных параметров, а именно, параметров полета летательного аппарата

Изобретение относится к вычислительной технике, в частности к специализированным устройствам для обработки массивов информации в реальном масштабе времени, и может быть использовано в автоматизированных системах обработки изображений

Изобретение относится к радиотехнике, а именно к измерительной технике, и в частности может быть использовано в технике радиосвязи, например в синтезаторах частоты приемопередающих установок с программной перестройкой рабочей частоты (ППРЧ) в качестве умножителей частоты следования импульсов

Изобретение относится к вычислительной технике и, в частности, к архитектурам перестраиваемых матричных процессорных СБИС, использующих структурную перестройку (реконфигурацию), т.е

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к специализированным средствам вычислительной техники и предназначено для использования в стохастических вычислительных устройствах

Изобретение относится к вычислительной технике и может быть использовано в вычислительных и моделирующих устройствах, использующих вероятностные принципы представления и обработки информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова
Наверх