Программируемое постоянное запоминающее устройство

 

Изобретение относится к вычислительной технике и может быть использовано при проектировании программируемых постоянных запоминающих устройств. Целью изобретения является повышение достоверности контроля устройства до его программирования . Для достижения этой цели в состав каждого из адресных формирователей I устройства вводятся пороговый элемент 11 и элемент ИЛ И-НЕ 10. При подаче на один из адресных входов 7 напряжения выше порогового на первом и втором выходах адресного формирователя 1 устанавливаются низкие уровни. При этом ни один из выходов дешифраторов строк 2 или столбцов 3 не будет выбранным, если устройство не имеет дефектов. На выходе устройства в этом случае будет единичный уровень. В случае дефектов, например обрыва на входе дешифратора, соответствующий выход дешифратора будет выбранным, и на выходе устройства установится нулевой уровень. 2 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН дп 4 G 11 С I l 40

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCKOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4077372/24-24 (22) 17.05.86 (46) 23.03.88. Бюл. № 11 (72) С. В. Путинцев, В. М. Перепелкин и Г. С. Скосырский (53) 681.327.66 (088.8) (56) Микросхема бКО. 348.422 ТУ, 1977.

Микросхема бКО. 348.322 ТУ, 1978. (54) ПРОГРАММИРУЕМОЕ ПОСТОЯ ННОЕ ЗАПОМИ НАЮШЕЕ УСТРОЙСТВО (57) Изобретение относится к вычислитель- ной технике и может быть использовано при проектировании программируемых постоянных запоминающих устройств. Целью изобретения является повышение достоверности контроля устройства до его програм- SU, 1383442 А1 мирования. Для достижения этой цели в состав каждого из адресных формирователей устройства вводятся пороговый элемент 11 и элемент ИЛИ-НЕ 10. При подаче на один из адресных входов 7 напряжения выше порогового на первом и втором выходах адресного формирователя 1 устанавливаются низкие уровни. При этом ни один из выходов дешифраторов строк 2 или столбцов 3 не будет выбранным, если устройство не имеет дефектов. На выходе устройства в этом случае будет единичный уровень. В случае дефектов, например обрыва на входе дешифратора, соответствующий выход дешифратора будет выбранным, и на выходе устройства установится нулевой уровень.

2 ил.

1383442

50

Изобретение относится к вычислительной технике и может быть использовано при ! проектировании программируемых постоянных запоминающих устройств (ППЗУ) .

Цель изобретения — — повышение достоверности контроля устройства до его программирования.

На фиг. 1 приведена схема устройства; на фиг. 2 — схема порогового элемента.

Устройство содержит адресные. формирователи 1, дешифраторы строк 2 и столбцов

3, матрицу 4 элементов памяти с плавкими перемычками, ключевые элементы 5 и, усилитель 6 считывания. Кроме того, устройство имеет адресные входы 7 и информационный выход 8.

Адресный формирователь состоит из элемента НЕ 9, элемента ИЛИ-НЕ 10 и порогового элемента 11.

Пороговый элемент 11 (фиг. 2) состоит из делителя напряжения на резисторах 12 и 13 и стабилитрона 14. Порог срабатывания порогового элемента (ы.Р) определяется напряжением пробоя (U.p) стабилитрона 14 и коэффициентом деления делителя на резисторах 12 и 1.3:

ЦпоР= U»x (Вь2+Я13) /R!3+ ЦпР, где U- . — напряжение логической единицы на выходе порогового элемента;

Riz, Ri3 — значения сопротивлений резисторов 12 и 13.

Устройство работает следующим образом.

При подаче на адресные входы 7 ППЗУ сигналов, уровни которых соответствуют стандартным уровням сигналов (ниже Un<)p), ППЗУ работает как обычное постоянное запоминающее устройство.

При подаче на адресные входы 7 какого-либо адресного формирователя напряжений выше Unop на первом и втором выходах этого формирователя устанавливаются уровни логического нуля. Наличие уровней логического нуля на одной паре входов дешифраторов 2 и 3 приводит к тому, что ни один из выходов дешифраторов не выбирается, если дешифраторы не имеют дефектов.

Поочередно подавая на каждый вход адресных формирователей напряжение, превышающее порог срабатывания порогового элемента 11, и осуществляя перебор входных сигналов на остальных адресных входах, в случае исправного устройства ток через элемент памяти отсутствует. При этом на выходе усилителя 6 считывания устанавливается уровень логической единицы.

В случае дефектов, например обрыв на входе дешифратора 2, через элемент памяти, который еще не запрограммирован, протекает ток, который приводит.к появлению на выходе усилителя 6 считывания уровня логического нуля, свидетельствуя о том, что устройство имеет дефекты.

Устройство дефектно и при наличии сопротивлений утечки с шины питания на строчную или столбцовую шину, поскольку в этом случае через элементы памяти протекает ток, вызывающий появление нулевого уровня на выходе усилителя 6 считывания.

При использовании предлагаемого устройства по сравнению с известным повышается достоверность контроля незапрограммированных ППЗУ. Кроме того, отпадает необходимость в использовании дополнительных строки и столбца в матрице элементов памяти.

Формула изобретения

Программируемое постоянное запоминающее устройство, содержащее матрицу элементов памяти, дешифраторы строк и столбцов, первую и вторую группы адресных формирователей, ключевые элементы и усилитель считывания, причем входы элементов памяти каждой строки матрицы соединены с выходами дешифратора строк, входы которого соединены с первым и вторым выходами каждого адресного формирователя первой группы, выходы элементов памяти каждого столбца матрицы соединены с входом соответствующего ключевого элемента, выходы которых соединены с входом усилителя считывания, выход которого является информационным выходом устройства, управляющие входы ключевых элементов соединены с выходами дешифратора столбцов, входы которого соединены с первыми и вторыми выходами каждого адресного формирователя второй группы, входы адресных формирователей первой и второй групп являются адресными входами устройства, каждый адресный формирователь содержит элемент НЕ, вход которого является входом, а выход — первым выходом адресного формирователя, отличающееся тем, что, с целью повышения достоверности контроля устройства до программирования, каждый адресный формирователь содержит пороговый элемент, вход которого соединен с входом элемента НЕ, и элемент ИЛИ-НЕ, первый и второй входы которого соединены соответственно с выходами элемента НЕ и порогового элемента, а выход является вторым выходом адресного формирователя.

1383442

12

Фиг. 2

Составитель А. Дерюгин

Редактор И. Дербак Техред И. Верес Корректор О. Кравцова

Заказ 919/52 Тираж 590 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

I 13035, Москва, )К вЂ” 35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Программируемое постоянное запоминающее устройство Программируемое постоянное запоминающее устройство Программируемое постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в постоянных запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано в электрически программируемом ПЗУ на основе транзисторов с плавающим затвором

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано при проектировании интегральных схем электрически репрограммируемых постоянных запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано в устройствах памяти с коррекцией ошибок

Изобретение относится к запоминающим устройствам, в частности к оперативным запоминающим устройствам динамического типа, к которым для сохранения записанной в них информации требуется периодически обращаться (восстанавливать или регенерировать информацию)

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах статического типа на МДП-транзисторах

Изобретение относится к области вычислительной техники и может быть испол ьзовано при проектировании программируемых постоянных запоминающих устройств

Изобретение относится к цифровой вычислительной технике, в частности к полупроводниковым ЗУ

Изобретение относится к вычислительной технике и может быть использовано для построения оперативных запоминающих устройств

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх