Устройство для контроля распределителя импульсов

 

Изобретение относится к цифровой вычислительной технике и позволяет повысить достоверность контроля и надежность функционирования. Устройство содержит триггер 1, коммутатор 2, элементы И 4 и 5 и элемент ИЛИ 6. Введение формирователя 3 сигналов и образование новых функциональных связей обеспечивают контроль пропадания любых импульсов как четной , так и нечетной последовательностей . 3 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1394216

А1 (51) 4 С 06 Г 11/10

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3770745/24-21 (22) 09.07.84 (46) 07.05.88. Бюл. У 17 (72) А. В. Сычев, В. П. Супрун, В. С. Харченко, Г. Н. Тимонькин и С. Н. Ткаченко (53) 621.782(088.8) (56) Авторское свидетельство СССР

1» 529488, кл. G 06 F 11/00, 1975.

Авторское свидетельство СССР

Ф 1045373» кл. G 06 F ll/00»

Н 03 К 5/19, 04.06.82. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАСПРЕДЕЛИТЕЛЯ ИМПУЛЬСОВ (57) Изобретение относится к цифровой вычислительной технике и позволяет повысить достоверность контроля и надежность функционирования. Устройство содержит триггер 1, коммутатор 2, элементы И 4 и 5 и элемент

ИЛИ 6. Введение формирователя 3 сиг" налов и образование новых функциональных связей обеспечивают контроль пропадания любых импульсов как четной, так и нечетной последовательностей. 3 ил.

1 1394 216 2

Изобретение относится к цифровой вычислительной технике и может быть о использовано в электронных вычислительных машинах и цифровых системах с повышенной достоверностью функционирования.

Цель изобретения — повышение достоверности контроля и надежности функционирования за счет обеспечения кон-1р троля пропадания любых импульсов как четной, так и нечетной последовательностей, а также за счет упрощения устройства, На фиг. 1 представлена функциональная схема устройства; на фиг. 2 и 3 — временные диаграммы работы устройства для случаев непересекающихся и частично пересекающихся последовательностей импульсов.

Устройство для контроля распределения импульсов содержит триггер 1, коммутатор 2, формирователь 3 сигналов, первый 4 и второй 5 элементы И, элемент ИЛИ 6, первый 7 и второй 8 25 входы устройства и выход 9 устройства.

Первый вход 7 устройства соединен с прямым входом первого элемента И 4 и инверсным входом второго элемента

И 5, выход которого соединен с первым входом элемента ИЛИ 6. Второй вход 8 устройства соединен с прямым входом второго элемента И 5 и инверсным входом первого элемента И 4, выход которого соединен с вторым входом элемента ИЛИ 6. Выход коммутатора

2 соединен с выходом 9 устройства.

Выход формирователя сигналов 3 соединен с третьим входом элемента ИЛИ 6.

Выход элемента ИЛИ 6 соединен с объединенными I С и К-входами триггера 1, прямой и инверсный выходы которого соединены соответственно с первым и вторым управляющими входа45 ми коммутатора 2. Выходы первого 4 и второго 5 элементов И соединены соответственно с первым и вторым информационными входами коммутатора 2, выход которого соединен с входом формирователя сигналов 3.

Устройство для контроля распределителя импульсов работает следующим образом., Входные непересекающиеся последовательности 10 и 11 импульсов поступают соответственно на первый 7 и второй 8 входы устройства, Затем они суммируютrí в последовательность 12 на выходе элемента ИЛИ 6. Поэтому на прямом выходе триггера 1 образуется сигнал 13 а на выходе 9 устройства появляются импульсы 14. От этих импульсов 14 запускается форми" рователь 3 сигналов, на выходе которого присутствуют импульсы 15.

В случае пересекающихся импульсных последовательностей 16 и 17 соответственно на первом 7 и втором 8 входах устройства возникают импульсы 18 и 19 соответственно на выходах первого 4 и второго 5 элементов И.

Начальное состояние триггера 1 выби" рается в зависимости от того, на какой из входов устройства первым пос" тупает импульс. Цепи установки триггера 1 в исходное состояние не показаны.

Если первый импульс 10 поступает на первый вход" 7 устройства, то исходное состояние триггера 1 — нулевое. Импульс, поступивший на вход 7, проходит через первый элемент И 4 и элемент ИЛИ 6 на вход триггера 1 и по его заднему фронту триггер 1 переключается в единичное состояние.

Через коммутатор 2 этот импульс не проходит, так как íà его первом уп" равляющем входе будет нулевой сигнал с единичного выхода триггера l.

Следующим поступает импульс на второй вход 8 устройства. Он проходит на счетный вход триггера 1 через второй элемент И 5 и элемент ИЛИ 6 и переключает по своему заднему фронту триггер 1 в нулевое состояние, На выход коммутатора 2 он также не проходит, так как на втором управляющем входе последнего будет нулевой потенциал с инверсного выхода триггера l.

При отсутствии искажений во входных последовательностях устройство раработает аналогично описанному.

При пропадании импульса в одной из входных последовательностей, например импульса на первом входе 7 уст" ройства (фиг. 2), на вход триггера l поступают последовательно два импульса с второго входа 8 устройства. Первый из них устанавливает триггер 1 в нулевое состояние, а второй импульс проходит через коммутатор 2 на выход

9 устройства, сигнализируя об искажении контролируемых последовательнос" тей импульсов. Своим задним фронтом этот импульс переключает триггер 1 в единичное состояние. После этого

139421 по заднему фронту импульса на выходе

9 формирователь 3 сигналов формирует импульс, который через элемент ИЛИ 6 поступает на вход триггера 1 и воз-

5 вращает его в нулевое состояние.

Далее устройство функционирует аналогично описанному.

Если происходит пропуск импульсов в последовательности 11, поступающей на второй вход 8 устройства (фиг. 2), то первый импульс, пришедший на вход

7, устанавливает триггер 1 в "1", а второй проходит через открытый коммутатор 2, сигнализируя об искажении входных последовательностей (фиг. 2).

По заднему фронту второго импульса триггер переключается в "О". Импульс, сформированный формирователем 3 сиг" налов в паузе между входными импуль- 2р сами возвращает триггер 1 в единичное состояние, подготавливая устрой-. ство к.следующему такту работы.

В предлагаемом устройстве в сравнении с известными число импульсов, 25 выдаваемых на выходе 9, точно соответствует числу пропущенных импульсов во входных последовательностях. Это позволяет не только фиксировать факт искажения контролируемых последова" д11 тельностей, но и при необходимости подсчитать число (интенсивность) таких искажений, подключив к выходу

9 устройства счетчик.

Формула изобретения

Устройство для контроля распределителя импульсов, содержащее первый и в торой элементы И, элемент ИЛИ, триггер, коммутатор, причем первый вход устройства соединен с прямым входом первого элемента И и инверсным входом второго элемента И, выход которого соединен с первым входом элемента ИЛИ, второй вход устройства соединен с прямым входом второго элемента И и инверсным входом первого элемента И, выход которого соединен с вторым входом элемента ИЛИ, выход коммутатора соединен с выходом устройства, от -л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля и надежности функционирования, введен формирователь сигналов, выход. которого соединен с третьим входом элемента ИЛИ, выход которого соединен с объединенными I

С и К-входами триггера, прямой и инверсный выходы которого соединены со о тв е тс тв енно с первым и в торым управляющим входами коммутатора, выходы первого и второго элементов И соединены соответственно с первым и вторым информационными входами коммутатора, выход которого соединен с входом формирователя сигналов.

1394216

Составитель С. Куст

Редактор А. Ворович Техред М.Дидык Корректор С.Черни

Заказ 2221/45 Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Устройство для контроля распределителя импульсов Устройство для контроля распределителя импульсов Устройство для контроля распределителя импульсов Устройство для контроля распределителя импульсов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении аппаратуры контроля прохождения информации для контроля работоспособности цифровых устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано для построения надежных устройств переработки дискретной информации

Изобретение относится к вычислительной технике и может быть использовано в составе арифметических устройств быстродействующих ЭВМ

Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля реверсивных сдвигающих регистров и трактов приема-передачи со сдвигом.Цель изобретения - расширение области применения за счет формирования вычетов по модулю три для реверсивных сдвигающих регистров

Изобретение относится к вычислительной технике-, предназначено для формирования остатка по -модулю + +1 и может быть использовано для контроля вычислительных операций сумми f I--I I -Л I рования, вычитания, з ножения

Изобретение относится к вычислительной технике и может быть использовано при создании арифметических устройств вычислительных машин

Изобретение относится к вычислительной технике и предназначено для формирования остатков чисел по модулю -1, где m - целое число, при аппаратном контроле передачи двоичных чисел, представленных в параллельном коде, и арифметических действий над ними

Изобретение относится к вычислительной технике, а именно к устройствам диагностики, и может быть использовано для контроля правильности функционирования дешифраторов

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля передачи данных по каналу связи

Изобретение относится к вычислительной технике и может быть использовано в контролируемых устройствах для сложения чисел с различными порядками

Изобретение относится к области передачи информации и предназначено для измерения значения отношения сигнал-шум на входе декодера

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике, в частности к обнаружению и исправлению ошибок при передаче информации по каналам связи или записи/чтения информации на устройствах памяти, например системах магнитной, магнитооптической, оптической памяти

Изобретение относится к вычислительной технике и может быть использовано для организации контроля работоспособности сдвигателей двоичных кодов высокопроизводительных цифровых вычислительных машин и систем

Изобретение относится к вычислительной технике и может быть использовано при создании высоконадежных вычислительных систем

Изобретение относится к автоматике и вычислительной технике и является усовершенствованием устройстпя по авторскому свидетельству Р 1277115

Изобретение относится к вычислительной технике и может быть использовано для контроля временных диаграмм блоков управления

Изобретение относится к вычислительной технике и используется для контроля на четность информации приемопередающих устройста, использующих фибоначчиевые коды
Наверх