Устройство для контроля блоков управления

 

Изобретение относится к вычислительной технике и может быть использовано для контроля временных диаграмм блоков управления. Цель изобретения - повьшение достоверности контроля путем учета полного количества сигналов, поступающих на вход устройства. Устройство содержит два шифратора 1,2, сумматор 3, два блока 4 и 5 сравнения, триггер 6, регистр 7, группу входов 8 контролируемых сигналов, группу входов 9 кода операции , вход 10 синхронизации, вход 11 конца операции, выход 12 сбоя, К моменту окончания работы блока управления (не показан) при правильной временной диаграмме сигналов на входе 8 устройства содержимое сумматора 3 должно совпадать с кодом на выходе шифратора 2, при котором сигнал на выходе блока сравнения 4 и триггера 6 должен отсутствовать, что соответствует правильной работе устройства . В противном случае производится установка триггера 6, а сигнал с его выхода вьщается на выход 12 сбоя устройства. Положительный эффект достигается за счет введения регистра, сумматора, второго шифратора и второго блока сравнения, 1 ил. (Л с

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУ БЛИН (ц 4 G 06 F 11/10 фг../

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4146209/24-24 (22). 20.06.86 (46) 30.07.88. Бюл. й- 28 (72) А.Д. Серегин, Е.П. Миронов и В.В. Осипов (53) 681.3(088.8) (56) Авторское свидетельство СССР

Ф 636602, кл. G 06 F 3/04, 1978.

Авторское свидетельство СССР

У 1003088, кл. G 06 F 11/00, 1981. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ

УПРАВЛЕНИЯ (57) Изобретение относится к вычислительной технике и может быть использовано для контроля временных диаграмм блоков управления. Цель изобретения — повышение достоверности контроля путем учета полного количества сигналов, поступающих на вход устройства. Устройство содержит два шифратора 1,2, сумматор 3, два блока

„„80„„1413631 А1

4 и 5 сравнения, триггер 6, регистр

7, группу входов 8 контролируемых сигналов, группу входов 9 кода операции, вход 10 синхронизации, вход 11 конца операции, выход 12 сбоя. К моменту окончания работы блока управления (не показан) при правильной временной диаграмме сигналов на входе 8 устройства содержимое сумматора 3 должно совпадать с кодом на выходе шифратора 2, при котором сигнал на выходе блока сравнения 4 и триггера б должен отсутствовать, что соответствует правильной работе устройства. В противном случае производится установка триггера 6, а сигнал с его выхода выдается на выход 12 3 сбоя устройства. Положительный эффект достигается за счет введения регистра, сумматора, второго шифра- С тора и второго блока сравнения. 1 ил.

1413631

Изобретение относится к вычислительной технике и может быть использовано для контроля временных диаграмм блоков управления.

Целью изобретения является повышение достоверности контроля.

Схема устройства приведена на чертеже.

Устройство содержит два шифратора 1 и 2, сумматор 3, два блока 4 и 5 сравнения, триггер 6, регистр 7, группу входов 8 контролируемых сигналов, группу входов 9 кода операции, вход 10 синхронизации, вход 11 конца ,операции, выход 12 сбоя.

Шифратор 1 сигналов осуществляет кодирование числа контролируемых сигналов, поступающих,от входа 8 уст. ройства, в двоичный код и может быть выполнен, например, на программируемой логической матрице. Сумматор 3 представ яет собой полный сумматор с циклическим переносом и хранением результата суммирования. Блок 4 срав-25 нения производит сравнение на равенство результата циклического суммирования, поступающего от сумматора 3, с константой поступающей с шифратора 2, Шифратор 2 осуществляет кодирование кода операции, поступающего от входа 9 устройства, в число. Это число для каждого кода операции находится по временной диаграмме путем циклического суммирования сигналов, выдываемых блоком управления в момент их изменения. Шифратор может быть выполнен на постоянном запоминающем блоке. Триггер 6 предназначен для хранения сигнала сбоя и выдачи

его на выход 12 устройства. Регистр 7 и блок 5 сравнения служат для определения момента изменения сигналов на входе 8 устройства, при котором содержимое регистра 7 не совпадает с двоичным кодом на выходе шифратора 1, а на выходе блока 5 устанавливается сигнал разрешения записи.

Устройство работает следующим образом.

Блок управления (не показан) производит формирование временной диаграммы управляющих сигналов в соответствии с кодом операции. Управляю— щие сигналы подаются на вход 8 уст— ройства для контроля, а код операции — на вход 9 устройсгва. В процессе контроля устройствс помощью шифратора 1 производит кодирование числа сигналов, одновременно поступающих на вход 8 устройства, в двоичный код и с помощью сумматора 3 производит циклическое суммирование этого кода с содержимым сумматора 3.

Циклическое суммирование осуществляется при каждом изменении сигналов на входе 8 устройства, при котором на выходе блока 5 сравнения формируется сигнал разрешения записи. При наличии сигнала разрешения записи сигналами синхронизации производится запись результата суммирования в сумматор 3 и запись сигналов с выходов шифратора 1 в регистр 7. После записи информации с выходов шифратора 1 в регистр 7 его содержимое становится равным коду на выходе шифратора 1 и формирование сигнала разрешения записи на выходе блока 5 сравнения прекращается. К моменту окончания работы блока управления при правильной временной диаграмме сигналов на входе 8 устройства содержимое сумматора 3 должно совпадать с кодом на выходе шифратора 2. Момент окончания работы блока управления отмечается сигналом конца операции на входе 11 устройства, который производит запись сигнала с выхода блока 4 сравнения в триггер 6, При правильной временной диаграмме на входе 8 состояние триггера 6 не изменяется. В противном случае производится установка триггера

6, а сигнал с его выхода выдается на выход 12 сбоя устройства.

Ф о р м у л а и з о б р е т е н и я устройство для контроля блоков управления, содержащее первый шифратор, триггер и первый блок сравнения, причем группа входов первого шифратора является группой входов кода операции устройства, вход конца операции которого соединен с входом синхронизации триггера, выход которого является выходом сбоя устройства, группа выходов первого шифратора соединена с первой группой входов первого блока сравнения, о т л и ч а ю щ ее с я тем, что, с целью повьппения достоверности контроля, в устройство введены второй шифратор, сумматор, второй блок сравнения и регистр, причем группа входoB второго шифратора является группой входов контролируемых сигналов устройства, группа

1413631

Составитель И.Иваныкин

Техред Л.Олийнык Корректор С.Черни

Редактор И.Рыбченко

Заказ 3787/52

Подписное

Тираж 704

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 выходов второго шифратора соединена с группами информационных входов сумматора, регистра и первой группой входов второго блока сравнения, вторая группа входов которого соединена с группой выходов разрядов регистра, вход синхронизации которого объединен с входом синхронизации сумматора и подключен к входу синхрони-! эации устройства, вход разрешения записи регистра соединен с входом разрешения записи сумматора и подключен к выходу неравенства второго блока сравнения, группа выходов сумматора соединена с второй группой входов первого блока сравнения, выход неравенства которого соединен с информационным входом триггера.

Устройство для контроля блоков управления Устройство для контроля блоков управления Устройство для контроля блоков управления 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и является усовершенствованием устройстпя по авторскому свидетельству Р 1277115

Изобретение относится к цифровой вычислительной технике и позволяет повысить достоверность контроля и надежность функционирования

Изобретение относится к вычислительной технике и может быть использовано при построении аппаратуры контроля прохождения информации для контроля работоспособности цифровых устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано для построения надежных устройств переработки дискретной информации

Изобретение относится к вычислительной технике и может быть использовано в составе арифметических устройств быстродействующих ЭВМ

Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля реверсивных сдвигающих регистров и трактов приема-передачи со сдвигом.Цель изобретения - расширение области применения за счет формирования вычетов по модулю три для реверсивных сдвигающих регистров

Изобретение относится к вычислительной технике-, предназначено для формирования остатка по -модулю + +1 и может быть использовано для контроля вычислительных операций сумми f I--I I -Л I рования, вычитания, з ножения

Изобретение относится к вычислительной технике и может быть использовано при создании арифметических устройств вычислительных машин

Изобретение относится к вычислительной технике и предназначено для формирования остатков чисел по модулю -1, где m - целое число, при аппаратном контроле передачи двоичных чисел, представленных в параллельном коде, и арифметических действий над ними

Изобретение относится к вычислительной технике, а именно к устройствам диагностики, и может быть использовано для контроля правильности функционирования дешифраторов

Изобретение относится к области передачи информации и предназначено для измерения значения отношения сигнал-шум на входе декодера

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике, в частности к обнаружению и исправлению ошибок при передаче информации по каналам связи или записи/чтения информации на устройствах памяти, например системах магнитной, магнитооптической, оптической памяти

Изобретение относится к вычислительной технике и может быть использовано для организации контроля работоспособности сдвигателей двоичных кодов высокопроизводительных цифровых вычислительных машин и систем

Изобретение относится к вычислительной технике и может быть использовано при создании высоконадежных вычислительных систем

Изобретение относится к вычислительной технике и используется для контроля на четность информации приемопередающих устройста, использующих фибоначчиевые коды

Изобретение относится к вычислительной технике и предназначено для предоставления оператору информации о состоянии регистров ЭВМ

Изобретение относится к арифметическим устройства с контролем цифровых вычислительных машин, позволяет вычислять, контролировать и исправлять приближенные значения обратной величины нормализованной двоичной дроби
Наверх