Устройство для контроля принимаемой информации

 

изобретение относится к области автоматики и вычислительной техники и может быть использовано в системе контроля передаваемой информации в цифровых управляющих комплексах.Цель изобретения - повышение достоверности устройства. Устройство содержит передающие регистры 1, приемные регистры 2, первую, вторую, третью и четвертую группы 3-6 блоков свертки по модулю два, преобразователь 7 кодов, первую и вторую группы В 9 инверторов, первый и второй румматоры 10, 11 по модулю два, управляющий вход 12 и выходы 13 устрсйства 2 з.п. ф-ль, 3 ил.

СОЮЭ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

„„SU„„1446623 А1 5ц 4 С 06 F 11/08

ГОСУДАРСТВЕННЫЙ НОУИТЕТ

ПО ИЗОБРЕТЕНИЯМ И OTHPblTHRM и

ПРИ ГКНТ СССР, /. Ф "

ОПИСАНИЕ ИЗОБРЕТЕНИ -- -.К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

-<В (21) 4261763/24-24 (22) 15.06.87 (46) 23.12.88. Бюл. 0 47 (72) Н.В.Беда, О.В.Ткаченко и В.В.Павличенко (53) 394.14 (088.8) (56) Авторское свидетельство СССР

Ф 739538, кл. G 06 F 11/08, 19?6. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПРИНИМАЕМОЙ ИНФОРМАЦИИ (57) Изобретение относится к области автоматики и вычислительной техники и может быть использовано в системе контроля передаваемой информации в цифровых управляющих комплексах. Цель изобретения — повышение достоверности устройства. Устройство содержит передающие регистры 1, приемные регистры 2, первую, вторую, третью и четвертую группы 3-6 блоков свертки по модулю два, преобразователь 7 кодов, первую и вторую группы 8, 9 инверторов, первый и второй.сумматоpbl 10р 11 по модулю два управляю» щнй вход 12 и выходы 13 устройства.

2 såé. ф-лы, 3 иле

1чч6623

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системе контроля передаваемой информации в цифровых управляющих комплексах.

Цель изобретения — улучшение контролепригодности устройства.

На фиг.,1 изображена структурная схема устройства для контроля прини- 10 маемой информации, на фиг.2 — структурная схема преобразователя," на фиг.3 — функциональная схема блока .сжатия.

Устройство (фиг.1) содержит пе- 1 редающие регистры 1, приемные регистры 2, первую, вторую, третью и четвертую группы 3-6 блоков свертки по модулю два, преобразователь 7 коцов, первую и вторую группы 8 и 9 инвер- 29 торов, первый и второй сумматоры 10 и 11 по модулю два, управляющий вход

12 и выход 13 устройства.

Преобразователь кодов (фиг.2) содержит последовательно соепиненные 25 блоки 1ч сжатия, также показаны Вхо ды 15 и 16 и выхоцы 17 преобразователя кодов.

Блок сжатия (фиг.3) содержит элементы И 18-21 и элементы ИЛИ 22 и 23. 39

Устройство работает следующим образом.

Перед выполнением предписанных задач осуществляются тестовые проверки устройства с целью определе-. ния его работоспособности. На его входы подается множество 7 наборов двоичных тестовых сигналов; которые обеспечивают тестирование устройства при нгличии одиночных константных 40 неисправностей в его структуре.

В случае отсутствия неисправности в структуре устройства при подаче t; и Т входам греобразователя 7 явля тся б р игналов двупроводного кода "К из 2К", на его выходах 13 устанавливаются значения сигналов в коде один из двух, т.е.

"01" или " 10". Укжанные значения сигналов на выходах 13 говорят о

50 положительном результате проверки.

Если неисправность имеется во внутренних узлах устройства, то при ее проявлении на соответствующем наборе сигналов входам преобразователя

7 предъявляется набор сигналов, не

ilfпринадлежащий двупроводному коду К иэ 2 К", на его выходах устанавлии и ваются значения сигналов 00 или

"11". Эти значения сигналов на входах преобразователя 7 говорят об отрицательном результате проверки устройства.

Если неисправность имеется в преобразовате.ге 7, то при ее постоянном проявлении на выходах 13 также устанавливаются значения сигналов "00" или "11", что сигнализирует об отказе устройства.

При контроле правильности передаваемой информации устройство работает следующим образом.

Блоки свертки по модулю два 3 и 4 формируют контрольные сигналы для информации передающих регистров 1, которые через инверторы 8 и 9 подаются на первые входы преобразователя 7.

Информация передающих регистров 1 после передачи по каналу связи при" нимается приемными регистрами 2.

Блоки свертки по модулю два 5 и 6 формируют контрольные сигналы для принятой регистрами 2 информации.

Значения сформированных контрольных сигналов подаются на вторые входы преобразователя 7.

В случае отсутствия ошибок в принятой в регистры 2 информации входам преобразователя 7 предъявляются сиг- налы двупроводного кода "К из 2 К" на его выходах 13 появляются комбинации сигналов "01" или "10" сигнализируя об отсутствии ошибок в принятой информации.

В случае наличия ошибок в,принятой в регистр 2 информации (допускаются ошибки кратности 1, 2) входом преобразователя 7 предъявляются сигналы, не принадлежащие коду "К из

2 К", и на его выходах 13 устанавливаются комбинации сигналов "00" или

"11", что свидетельствует об ошибке в принятой информации.

Управляющий вход 12 служит для задания режимов работы устройства, обеспечивая работу сумматоров 10 и

11 как инверторов при тестовых проверках устройства и как повторителей при работе в режиме контроля принимаемой информации.

Формула и з обретения

1, Устройство для контроля принимаемой информации, содержащее пш-разрядных (n, ш = 1, Ы) передающих регистров, выходы ш разрядов каждого

1446623 из которых соединены с входами одноименных разрядов соответствующего ш-разрядного приемного регистра, выходы одноименных разрядов и-передающих регистров соединены с входами соответствующих ш блоков свертки по модулю два первой группы, и блоков свертки по модулю два второй группы, и входов каждого из котовых, кроме первого входа первого блока свертки по модулю два, соединены с одноименными выходами соответствующих и передающих регистров, выходы ш разрядов каждого из приемных регистров, кроме первого разряда первого регистра, соединены с одноименными входами соответствующих п блоков свертки по модулю два третьей группы, входы одноименных разрядов п приемных регистров соединены с соответствующими вхоцами одноименных m блоков свертки по модулю два четвертой группы, о т л н ч а ю щ е е с я тем, что, с целью повышения достоверности устройства, в него. введены преобразователь кода, сумматоры по модулю два, групп ; инверторов, выходы блоков свертки по модулю два первой и второй групп соединены с входами соответствующих инверторов первой и второй групп соответственно, выходы которых соединены с соответствующими первыми и вторыми входами преобразователя кодов соответственно, выходы которого являются выходами устройства, выходы первых разрядов первого передающего регистра и первого приемного регистра соединены с первыми входами соответственно первого и второго сумматоров по модулю два, выходы которых соединены с первыми входами первых блоков свертки по модулю два второй и третьей групп соответственно, выходы которых соединены с соответствующими третьими и четвертыми входами

Ь преобразователя, вторые входы сумматоров по модулю два объединены и являются управляющими входами устройства.

2. Устройство по и. 1, о т л ич а ю щ е е с я тем, что преобразователь кодов содержит (К-1), К =

1,И, блоков сжатия, выходы блоков сжатия, кроме последнего, соединены

15 с первыми и ВтОрыми Входами сооТ ветственно последующего блока сжатия, выходы последнего блока сжатия являются выходами преобразователя кодов, третьи входы всех. блоков сжащ тия и первый вход первого блока сжа" тия — соответствующими первыми и вторыми входами преобразователя кодов, четвертые входы всех блоков сжатия и второй вход первого блока сжатия

25 являются соответствующими третьими и четвертыми входами преобразователя

КОДОВ °

3. Устройство по п. 2, о т л ич а ю щ е е с я тем, что блок сжа3ц тия содержит элемент ИЛИ и элементы

И, первые входы первого и второго, третьего н четвертого, вторые входы первого н третьего, второго и. четвертого элементов И соответственно соединены и являются соответственно пер35 вьпч, вторым, третьим и четвертый входами блока сжатия, выходы первого и третьего, второго и четвертого элементов И соединены с соответствующи40 ми входами первого и Второго элементов ИЛИ соответственно, выходы которых являются соответствующими выходами блока сжатия.

1446623

Составитель С.Берестович

Редактор А.Ворович Техред Л.Олийнык. Корректор О.Кравцова

Заказ 6748/53 Тираж 704 Подписное

ВНИИПИ: Государственного комитета по изобретениям и открытиям прн ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Устройство для контроля принимаемой информации Устройство для контроля принимаемой информации Устройство для контроля принимаемой информации Устройство для контроля принимаемой информации 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для контроля и исправления ошибок в устройствах для передачи и магнитной записи информации, использующих коды Фибоначчи

Изобретение относится к вычислительной технике и может быть использовано при построении надежных вычислительных устройств

Изобретение относится к средствам контроля сложньпс цифровых систем и может быть использовано для выявления и диагностики неисправностей в шрфоком классе объектов контроля

Изобретение относится к вычислительной технике и может быть использовано для построения арифметических блоков повышенной надежности

Изобретение относится к электросвязи и может быть использовано для передачи цифровых сигналов

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств обработки дискретной информации

Изобретение относится к вычислительной технике и позволяет повысить достоверность результатов выполнения операций и надежность путем придания устройству для вычитания свойств самокоррекции и устойчивости к отказам

Изобретение относится к вычислительной технике и может быть использовано в составе средств защиты от ошибок при обмене информацией, а также в аппаратуре передачи данных

Изобретение относится к вычислительной технике и может быть использовано при цифровой обработке параметров объектов, представленных как случайные величины, искаженные помехами

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных структурах для контроля достоверности выполнения арифметических операций

Изобретение относится к вычислительной технике и может быть использовано в модулярных нейрокомпьютерных системах

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в комбинационных устройствах, а также устройствах хранения и передачи информации
Наверх