Устройство для контроля последовательности сигналов

 

Изобретение относится к вычистительной технике и может,быть использовано для контроля интерфейсных последовательностей сигналов. Изобретение позволяет контролировать последовательность сигналов как во время тактовой частоты, так и во время пауз между ними, что позволяет повысить достоверность контроля. Устройство для контроля последовательности сигналов содержит шифратор 1, элементы НЕ 2 и 10, элемент ИЛИ 3, блок 4 контроля четности и нечетности , элемент И 5, счетчик 6 импульсов, триггер 7, элемент двадва И-ИЛИ 8, элемент 9 сравнения, регистр 11, формирователь 12 импульсов , содержащий элементы НЕ, элементы И, элемент задержки и элемент ИЛИ, 1 э.п. ф-лы, 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4214029/24-24 (22) 23.03.87 (46) 28.02.89. Бюл. II- 8 (72) В.И. Дудоров и В.В. Буланов (53) 681 3(088 .8) (56) Авторское свидетельство СССР

У 792257, кл, G 06 F 11/10, 1978.

Авторское свидетельство СССР

Ф 1003088, кл, G 06 F 11/10, 1 981.

1 (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСЛЕДОВА ЕЛЬНОСТИ СИГНАЛОВ (57) Изобретение относится к вычис.1ительной технике и может быть использовано для контроля интерфейсных последовательностей сигналов °

„„SU.„1462493 А1

А!1 g Н 03 И 13/02// G 06 F 1!/10

Изобретение позволяет контролировать последовательность сигналов как во время тактовой частоты, так и во время пауз между ними, что позволя" ет повысить достоверность контроля.

Устройство для контроля последовательности сигналов содержитжифратоР

I, элементы НЕ 2 и 10, элемент ИЛИ

3, блок 4 контроля четности и нечетности, элемент И $, счетчик 6 импульсов, триггер 7, элемент двадва И-ИПИ 8, элемент 9 сравнения, регистр 11, формирователь 12 импульсов, содержащий элементы НЕ, элементы И, элемент задержки и элемент

HJIH, 1 з.п. ф-лы, 3 ил.

1 1462493 г

Изобретение относится к вычислительной технике и может быть HcnoJlh— зовано для контроля интерфейсных последовательнос.тей, 5

Целью изобретения является повышение достоверности контроля сигналов.

На фиг. l представлена функциональная схема устройства; на фиг.2 — 10 функциональная схема формирователя импульсов на фиг. 3 . — временные диаграммы, поясняющие работу формирователя импульсов.

Устройство содержит шифратор 1, 15 первый элемент 2 НЕ, элемент 3 ИЛИ, блок 4 контроля четности и нечетности,элемент SH, счетчик б импульсов, триггер 7, элемент 8 два-два

И-ИЛИ, элемент 9 сравнения, второй 2р элемент 10 НЕ, регистр II, формирователь 12 импульсов .

На фиг . 1 позициями 13-17 обозначены соответственно информационный, тактовый, управляющий, обнуляющий 25 и синхровходы устройства, позицией

18 — выход устройства.

Формирователь 12 импульсов содержит первый элемент 1 9 НЕ, первый . элемент 20 И, элемент 21 задержки, ЗО второй элемент 22 И, второй элемент

23 НЕ и элемент 24 ИЛИ, На фиг. 3 соответствующими индексами обозначены: а — тактовые импульсы, б — сигнал на выходе элемента 21 задержки; в — сигнал на выходе формирователя 12, Устройство работает следующим образом.

Перед началом работы устройство устанавливается в исходное состояе ние по входу 16, Перед началом фор— мирования контролируемой последовательности сигналов на управляющий вход 15 подается код операции, ко- 45 торый записывается в регистр 11 и

° Э поступает в шифратор 1, где преобразовывается в число, равное удвоенному числу суммы по модулю два, равных единице, полученных за время выполнения контролируемой последовательности. Блок 4 контроля постоянно, в течение времени выполнения всей контролируемой последовательности сигналов, осуществляет сложение по модулю два всех сигналов, присутствующих íà erо входах и выдает сигнал а элемент 5И, на другой вход которого дважды за такт посту-, пают сигналы с формирователя 12, результате чего при наличии единич— ного сигнала на выходе блока 4 контроля счетчик б эа один такт подсчитывает два импульса. Причем первый импульс счета формируется во время импульса тактовой частоты, а второй— во время паузы между импульсами тактовой частоты. При правильной контролируемой последовательности сигналов на входах блока 4 контроля в момент окончания контролируемой последовательности сигналов значения состояния счетчика 6 совпадает со значением на выходе шифратора 1 2 и на выходе равенства элемента 9 сравнения при поступлении сигнала синхронизации сформируется единичный уровень, который проходя через элементы 3 ИЛИ и 2 НЕ поступает соответствующим образом на обнуляющие входы регистра 11 и счетчика 6 и устанавливает их в исходное состояние, при этом на выходе элемента

8 два-два И-ИЛИ будет удерживаться сигнал нулевого уровня — переключение триггера 7 не произойдет.

В случае несравнения состояния счетчика б со значением на выходе шифратора 1 при поступлении сигнала синхронизации на выходе элемента 8 два-два И-ИЛИ сформируется сигнал единичного уровня, который переключит триггер 7 и на выходе 18 устройства сформируется сигнал неисправности.

Формирователь 12 формирует импульсы разрешения опроса дважды за такт синхронизации контролируемой последовательности сигналов . Причем

его выходные сигналы синхронны и синфазны с тактовой последовательностью, поступающей на вход 14 . При изменении частоты на входе 1 4 в определенных пределах, при поступлении контролируемых сигналов, поступающих ..а вход 13 и тактовой частоты пачками с промежутками между пачками произвольной длины, формирователь I 2 автоматически вырабатывает необходимую синхропоследовательность импульсов, разрешающих опрос блока 4 контроля.

Формула изобретения

I . .Устройство для контроля последовательности сигналов, содержащее шифратор, первый элемент НЕ, эле1462493

Составитель Б. Ходов

Техред М. Ходанич

Корректор Н. Король

Редактор А. Долинич

Заказ 736/56 Тираж 879 Подписное

БНКЛИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4)5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101 мент ИЛИ, блок контроля четности и нечетности, выход которого соединен с первым входом элемента И, выход которого соединен со счетным входом счетчика импульсов, триггер, выход которого является выходом устройства, входы блока контроля четности и нечетности являются информационными входами устройства, о т л и ч а ю- 10 щ е е с я тем, что, с целью повышения достоверности контроля сигналов, в устройство введены элемент два-два И-ИЛИ, элемент сравнения, второй элемент НЕ, регистр и формирователь импульсов, выход которого соединен с вторым входом элемента И, выход регистра соединен с входом шифратора, выход которого соединен с первым входом элемента сравнения, 20 первый, второй и третий выходы которого соединены соответствейно с первым и вторым входами элемента двадва И-ИЛИ и с первым входом элемен; та ИЛИ, выход которого соединен непосредственно с входом обнуления счетчика импульсов и через первый элемент НŠ— с входом обнуления регистра, выход счетчика импульсов соеди" нен с вторым входом элемента сравнения, выход второго элемента НЕ соединен с вторьм входом элемента ИЛИ, выход элемента два-два И-ИЛИ соединен с входом установки тригг.ера, вход " формирователя импульсов является тактовым входом устройства, информационный вход регистра является управляющим входом устройства, вход второго элемента НЕ и вход обнуления триггера объединены и являются входом обнуления устройства, третий вход элемента сравнения объединен

- с третьим и с четвертым входами зле" мента два-два И-ИЛИ и является синхровходом устройства.

2. Устройство по п. 1, о т л.и— ч а ю щ е е с я тем, что формирователь импульсов содержит первый элемент НЕ, выход которого соединен непосредственно с первым входом первого элемента И и через элемент задержки — с первым входом второго элемента И и с входом второго элемента

НЕ, выход которого соединен с вторым входом первого элемента И, выход которого соединен с первым входом элемента ИЛИ, выход второго элемента

И соединен с вторым входом элемента

ИЛИ, выход которого является выходом формирователя, второй вход второго элемента И объединен с входом первого элемента НЕ и является входом формирователя,

Устройство для контроля последовательности сигналов Устройство для контроля последовательности сигналов Устройство для контроля последовательности сигналов 

 

Похожие патенты:

Изобретение относится к вьмислчтельной технике

Изобретение относится к телеметрии и может использоваться в системах передачи и обработки дискретной информации

Изобретение относится к вычислительной технике и технике связи

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля кодов гх комбинаций К из п

Изобретение относится к вычислительной технике и может быть использовано при создании устройства , исправляющих ошибки в хранимой или передаваемой по каналам связи информации

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и технике связи

Изобретение относится к вычислительной технике

Изобретение относится к вычис- - лительной технике

Изобретение относится к вычислительной технике и предназначено для проверки правильности принятой информации

Изобретение относится к вычислительной технике и может быть использовано при построении контролируемых арифметических устройств

Изобретение относится к вычислительной технике и может быть использовано в процессорах быстродействующих ЦВМ

Изобретение относится к вычислительной технике и может быть использовано при построении арифметическо-логических устройств ЭВМ

Изобретение относится к цифровой вычислительной технике и может быть использовано в аппаратуре передачи данных с повышенной достоверностью

Изобретение относится к вычис;- лительной технике

Изобретение относится к вычислительной технике и может быть использовано в устройствах контроля цифровых блоков
Наверх