Логический элемент на биполярных и моп-транзисторах

 

Изобретение относится к импульсной технике и может быть использовано в цифровых схемах. Цель изобретения - расширение области применения путем уменьшения входной емкости устройства за счет сокращения количества входных МОП-транзисторов. Введение транзистора 6 в диодном включении и отражателя тока на транзисторах 3 и 4 позволяет гарантированно удерживать транзистор 5 в закрытом состоянии при закрытом транзисторе 1 и открытом транзисторе 2. При открытом транзисторе 1 и закрытом транзисторе 2 практически весь ток стока транзистора 1 поступает в базу транзистора 5, поэтому нагрузочная способность устройства не снижается. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (ss)s Н 03 К 19/08

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

1 Г

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4469093/24-21 (22) 01.08.88 (46) 07.10.90. Бюл.М 37

{72) В,П. Акопов (53) 621.374(088.8) (56) Заявка ЕПВ ЬЬ 0209805, кл, Н 03 К 19/08, опублик, 28.01.87. (54) ЛОГИЧЕСКИЙ ЭЛЕМЕНТ НА БИПОЛЯРНЫХ И МОП-ТРАНЗИСТОРАХ (57) Изобретение относится к импульсной технике и может быть использовано в цифровых схемах. Цель изобретения — расшире„„Я2„„159815б А1 ние области применения путем уменьшения входной емкости устройства за счет сокращения количества входных МОП-транзисторов. Введение транзистора 6 в диодном включении и отражателя тока на транзисторах 3 и 4 позволяет гарантированно удерживать транзистор 5 в закрытом состоянии при закрытом транзисторе 1 и открытом транзисторе 2, При открытом транзисторе 1 и закрытом транзисторе 2 практически весь ток стока транзистора 1 поступает в базу транзистора 5, поэтому нагрузочная способность устройства не снижается. 1 ил.

1598156

Изобретение относится к импульсной технике и может быть использовано в цифровых схемах.

Цель изобретения — расширение области применения путем уменьшения входной емкости устройства эа счет сокращения количества входных MGfl-транзисторов.

На чертеже представлена электрическая схема устройства.

Логический элемент содержит первый

1-р-канальный МОП-транзистор, второй 2, третий 3, четвертый 4 и-канальные МОП-транзисторы, первый 5, второй (диодно-включенный) 6 биполярные п-р-п-транзисторы, входную шину 7, шину 8 питания, общую шину 9, выходную шину 10, Входная шина 7 соединена с затворами транзисторов 1 и 2 . Исток транзистора 1. коллекторы транзисторов 5 и 6 соединены с шиной 8 питания. Сток транзистора 1 соединен с базой транзистора 5 и выходом отражателя тока на транзисторах 3 и 4.

Эмиттер транзистора 5, общий вывод отражателя тока (истоки транзисторов 3 и 4), .сток транзистора 2 подключены к выходной шине 10. Исток транзистора 2 соединен с общей шиной 9, а объединенные база-эмиттер транзистора 6 — с входом отражателя тока.

Логический элемент работает следующим образом.

В исходном состоянии при подаче на входную шину 7 высокого потенциала логической "1" транзистор закрыт, транзистор

2 открыт, на выходной шине 10 сформируется низкий потенциал логического "О". близкий к потенциалу общей шины, При этом разность потенциалов на участке база — коллектор транзистора 5 достигает максимальной величины, которая приблизительно равна величине напряжения источника питания, Примерно этой же величине равна и разность потенциалов на участке коллектор — база транзистора 6, Если транзисторы 5 и

6 конструктивно одинаковы (что легко осуществимо при интегральном исполнении), то и токи утечки этих транзисторов приблизительно равны. Ток утечки на участке коллектор — база транзистора 6 через отражатель тока на транзисторах 3 и 4 сформирует ток стока транзистора 4. Если при этом крутизна характеристики транзистора

4 больше крутизны характеристики транзистора 3, то ток" стока транзистора 4 будет равен току утечки на участке коллектор-база транзистора 5, а величина падения напря5

35 жения на участке сток — исток транзистора

4 будет меньше величины падения напряжения на участке сток — исток транзистора 3.

Если пороговое напряжение отпирания

КМОП-транзисторов в данном случае находится примерно на том же уровне, что и величина падения напряжения на прямосмещенном переходе база — эмиттер транзистора 5, то величина падения напряжения на участке сток — исток транзистора 4 будет меньше величины напряжения отпирания перехода база — эмиттер транзистора 5, т,е. транзистор 5 будет закрыт. Таким образом, наличие транзистора 6 с отражателем тока на транзисторах 3 и 4 позволяет гарантированно удерживать транзистор 5 в закрытом состоянии при закрытом 1 и открытом 2 транзисторах.

При подаче на входную шину 7 низкого потенциала логического "О" транзистор 2 запирается, транзистор 1 отпирается, открывается переход база эмиттер транзистора 5, который начинает работать в режиме усиления тока, уменьшая выходное сопротивление открытого транзистора 1 в Р раэ (P— коэффициент усиления потоку транзистора

5), Поскольку при этом разность потенциалов на участке коллектор — база транзисторов 5 и 6 минимальна, то и токи утечки этих транзисторов либо равны нулю, либо минимальны. Тогда практически весь ток стока транзистора 1 поступает в базу транзистора

5, поэтому нагрузочная способность устройства будет достаточно высокой.

Формула изобретения

Логический элемент на биполярных и

МОП-транзисторах, содержащий первый и второй МОП-транзисторы, затворы которых являются входам схемы, истоки подключены саатветствено к шине питания и к общей шине, сток первого MOll-транзистора соединен с базой первого биполярного транзистора, коллектор которого подключен к шине питания, а эмиттер к выходу схемы, отличающийся тем, что, с целью расширения области применения путем уменьшения входной емкости, в него введены второй биполярный транзистор в диодном включении и отражатель тока, выполненный на третьем и четвертом МОПгранзистооах. при этом коллектор второго биполярного транзистора подключен к шине питания, а база и эмиттер подключены к входу отражателя тока, выход которого соединен со стоком первого МОП-транзистора, а общий вывод — с выходом схемы и стоком второго МОП-транзистора, причем первый МОП-транзистор — одного типа про1598156

Составитель А.Цехановский

Редактор В. Бугренкова Техред M.Морге нтал Корректор С.Шекмар

Заказ 3070 Тираж 661 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 водимости, второй, третий, четвертый МОПтранзисторы — другого типа проводимости, первый и второй биполярные транзисторы—

Одного типа проводимости..

Логический элемент на биполярных и моп-транзисторах Логический элемент на биполярных и моп-транзисторах Логический элемент на биполярных и моп-транзисторах 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в цифровых устройствах на МДП-транзисторах для регулирования амплитуды импульсов, например в устройствах управления приборами с переносом заряда в КМДП БИС

Инвертор // 1566478
Изобретение относится к импульсной технике, а именно к логическим элементам

Изобретение относится к микроэлектронике и может быть использовано в устройствах импульсной, измерительной и вычислительной техники, а также в радиотехнических устройствах

Изобретение относится к импульсной технике и предназначено для построения цифровых устройств

Изобретение относится к импульсной технике и предназначено для формирования коротких импульсов высокого уровня по фронту нарастания и спада входного сигнала

Изобретение относится к импульсной технике и может быть использовано при построении микросхем ЭСЛ-типа

Изобретение относится к цифровой технике и предназначено для преобразования уровней КМОП, ТТЛ, И<SP POS="POST">2</SP>Л, ЭСЛ элементов в уровни ТТЛ элементов БИС

Изобретение относится к импульсной технике, а именно к микросхемотехнике быстродействующих вентилей транзисторно-транзисторной логики Шоттки (ТТЛШ)

Изобретение относится к импульсной технике и предназначено для построения цифровых устройств

Изобретение относится к автоматике, вычислительной технике и может использоваться в системах управления

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронным интегральным схемам типа, содержащего способные образовывать логические схемные структуры

Изобретение относится к микроэлектронике и может быть использовано при создании конструкций логических комбинированных Би-КМОП сверхбольших интегральных схем (СБИС) со сверхмалым потреблением мощности

Изобретение относится к микроэлектронике и может быть использовано при создании конструкций логических сверхбольших интегральных схем (СБИС) со сверхмалым потреблением мощности

Изобретение относится к импульсной технике, а именно к микросхемотехнике транзисторно-транзисторных логический элементов

Изобретение относится к импульсной технике, а именно к микросхемотехнике трехкаскадных ТТЛШ-вентилей

Изобретение относится к импульсной технике, а именно к микросхемотехнике двухкаскадных ТТЛШ-вентилей

Изобретение относится к импульсной технике и может быть использовано в цифровых схемах

Изобретение относится к импульсной технике и может быть использовано в системах дискретной автоматики
Наверх