Элемент памяти

 

Изобретение относится к вычислительной технике, а точнее к элементам памяти, и может быть применено для построения статических ОЗУ. Цель изобретения - повышение степени интеграции элемента памяти. Поставленная цель достигается тем, что элемент памяти содержит восьмую и девятую диффузионные области 7, 8 первого типа проводимости, восьмую и девятую диффузионные области 16, 17 второго типа проводимости, седьмую и восьмую диэлектрические области 26, 27. Эти области образуют седьмой и восьмой транзисторы со встроенными каналами. Перекрестные связи триггера элемента памяти образуются с помощью этих транзисторов, что уменьшает количество пересечений проводящих шин и упрощает их разводку. В результате уменьшается количество уровней металлизации элемента памяти, что позволяет уменьшить его площадь. 3 ил.

1617458

55

Изобретение относится к вычислительной технике, а именно к элементам памяти, и может быть применено для построения статических ОЗУ.

Цель изобретения — повышение степени интеграции элемента памяти.

На фиг.1 приведена топология элемента памяти; на фиг.2 — сечения слоев (сечения А-А, Б-Б, В-В на фиг.1), образующих конструкцию элемента памяти; на фиг.3 — электрическая схема элемента памяти.

Элемент памяти содержит диэлектрическую подложку 1, например, из монокристаллического сапфира, первую 2, вторую 3, третью 4, четвертую 5, пятую 6, восьмую 7 и девятую 8 диффузионные области первого типа проводимости, девять диффузионных областей

9-17 второго типа проводимости, шест ю 18 и седьмую 19 диффузионные области первого типа проводимости, восемь диэлектрических областей 20-27, два отверстия 28 и 29 в седьмой 26 и восьмой 27 диэлектрических областях под неметаллические контакты, три проводящих области 30-32, например, иэ поликремния, диэлектрический слой 33 с тремя отверстиями 34-36 и три металлические шины 37-39.

Диффузионная область 2 образует стоки первого 40, второго 41 и седьмого 42 транзисторов и контактирует к истоку пятого транзистора 43, диффузионная область 3 образует стоки третьего 44, четвертого 45 и восьмого

46 транзисторов и контактирует к истоку шестого транзистора 47, диффузионная область 4 образует истоки первого 40 и третьего 44 транзисторов, диффузионные области 5-10 являются истоками второго 41, четвертого 45, седьмого 42, восьмого 46, пятого 43 и шестого 47 транзисторов соответственно. Поликремниевые проводящие области 30-32 образуют затворы всех транзисторов 40-47 элемента памяти, причем проводящая область 30 является словарной шиной элемента памяти. Ne таллическйе шины 37-39 являются первой разрядной шиной, шиной нулевого потенциала и второй разрядной шиной элемента памяти соответственно.

Элемент памяти работает следукицим образом.

В исходном состоянии на затворах первого 40 и пятого 43 транзисторов

11 11 установлен уровень логического 0

35 в результате чего на выходе данного первого инвертора устанавливается уровень логической "1".

Это напряжение через седьмой транзистор 42 со встроенным каналом подается на. затворы третьего 44 и шестого

47 транзисторов, в результате чего на выходе данного второго инвертора устанавливается уровень логического

11 tl

О, который через восьмой транзистор

46 прикладывается к затворам первого

40 и пятого 43 транзисторов, устанавливая на выходе первого инвертора уровень логической "1".

Прямая 37 и инверсная 39 разрядные шины предзаряжены до напряжения

2,5 В.

Во время считывания информации, т.е. при поступлении на шину 30 тактового сигнала, второй 4 1 и четвертый

45 транзисторы открываются, подключая выходы первого н второго инвертора к прямой и инверсной разрядным шинам

37 и 39, при этом происходит разряд паразитной емкости шины 39 через четвертый 45 и третий 44 транзисторы и заряд шины 37 через пятый 43 и второй 41 транзисторы. Как только разность потенциал<.в на шинах 37 и 39 цостигнет уровня срабатывания усилителя считывания (-30 мВ), последний фиксирует считанную информацию.

В процессе записи информации на шину 30 поступает тактовый сигна:t.

Второй 41 и четвертый 45 транзисторы. открыты. Допустим, что на шину 37 подается уровень логического 0", а на шину 39 — уровень логической "1";

Через второй транзистор 41 шина 37 подключена к выходу первого инвертора. Уровень логической "1" понижается. Этот потенциал через седьмой транзистор 42 поступает на вход второго инвертора и на его выходе растет потенциал до уровня логической " 1", который в свою очередь через восьмой транзистор 46 поступает на вход первого инвертора. Происходит лавинный процесс переключения инверторов, в результате чего на первом инверторе устанавливается уровень логического и

"О", а на втором — логической 1

По окончанию тактового сигнала второй 41 и четвертый 45 транзисторы закрываются и записанная информация хранится в элементе памяти.

5 161 формула изобретения

Элемент памяти, содержащий диэлектрическую подложку, семь диффузионных областей первого типа проводимости, расположенных на поверхности диэлектрической подложки, семь диффузионных областей второго типа проводимости, расположенных на поверхности диэлектрической подложки, причем диффузионные области второго типа проводимости с четвертой по седьмую расположены соответственно между первой и третьей, первой и четвертой, второй и третьей, второй и пятой диффузионными областями первого типа проводимости с примыканием к их краями, а шестая и седьмая диффузионные области первого типа проводимости расположены соответственно между первой и третьей, второй и третьей диффузионными областями второго типа проводимости с примыканием к их краям, шесть диэлектрических областей, расположенных соответственно на поверхностях шестой и седьмой диффузионных областей первого типа проводимости и на поверхностях диффузионных областей с четвертой по седьмую второго типа проводимости, первую проводящую область, расположенную на поверхностях четвертой и шестой диэлектрических областей, вторую проводящую область, расположенную на поверхностях первой и третьей диэлектрических областей, третью проводящую область, расположенную на поверхностях второй и пятой диэлектрических областей, диэлектрический слой, расположенный на поверхностях диффузионных областей первого типа проводимости с первую по пятую, вто

7458 6 рого типа проводимости с первой по третью, трех проводящих областей и диэлектрической подложки, причем в диэлектрическом слое над третьей, четвертой и пятой диффуз»»о»»»»ьп»и областями перв vo типа проводимости соответственно выполнены три отвер<— тия, три металлические шины, расположенные на поверхности дпэлектрическоvo слоя и в первом, втором и ".ðåòüåì отверстиях соответственно, о т л и— ч а ю шийся тем, что, с целью повышения степени интеграции элемента памяти, он содержит восьмую и девятую диффузионные обпасти первого типа проводимости, расположенные на поверхности диэлектрической подложки, восьмую и девятую диффузионные обла20 сти второго типа проводимости, расположенные на поверхности диэлектрической подложки между первой и восьмой и второй и девятой диффузионными областями первого типа проводимости

25 соответственно с примыканием к их краям, седьмую и восьмую диэлектрические области, расположенные на поверхностях восьмой и девятой диффузионных областей второго типа проводи30 мости соответственно и поверхностях восьмой и девятой диффузионных областей пЕрвого типа проводимости соответственно, вторая проводящая область расположена на поверхностях седьмой диэлектрической области и девятой

35 диффузионной области первого типа проводимости, третья проводящая область расположсна на поверхностях восьмой диэлектрической области и

4р восьмой диффузионнои области первого типа проводимости .

1617458

4-А л zs

7 77 27 1О

Фиг 2

Составитель С.Королев

Редактор А,Ревин Техред Л.Олийнык Корректор C,Черни

Заказ 4120 Тираж 488 Поди,.с ное

ЬНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д, 4/5

Проиэводственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101

Элемент памяти Элемент памяти Элемент памяти Элемент памяти 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к технологии изготовления полупроводниковых интегральных микросхем, и может быть использовано для изготовления матричного иакопителя электрически перепрограммируемого постоянного запоьшнающего устройства

Изобретение относится к вычислительной технике и может быть использовано в постоянных запоминающих устройствах

Изобретение относится к способам электрических измерений, в частности, электрических параметров электрически репрограммируемых запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано при построении полупроводниковых запоминающих устройств динамического типа для запоминания цифровой информации

Изобретение относится к вычислительной технике, а именно к дешифраторам для микросхем памяти с резервированием

Изобретение относится к вычислительной технике и может быть использовано при создании больших интегральных схем электрически программируемых и перепрограммируемых запоминающих устройств с энергонезависимым хранением информации

Изобретение относится к вычислительной технике, а именно к дешифраторам для запоминающих устройств с резервированием

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах, реализуемых на базовых матричных кристаллах

Изобретение относится к вычислительной технике и может быть использовано при проектировании запоминающих устройств с низким потреблением мощности в режиме хранения (тактируемых запоминающих устройств)

Изобретение относится к вычислительной технике и может быть использовано для построения оперативных запоминающих устройств

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх