Регистр сдвига

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах последовательного приема и передачи информации. Целью изобретения является расширение области применения регистра за счет сдвига двоичного кода. Для достижения этой цели в регистр , содержащий в каждом разряде четырехстабильный триггер, построенный по схеме M-S с разнополярным управлением , введены входной и выходной кодовые преобразователи, каждый из которых состоит из четырех элементов И-НЕ, причем выходы триггера последнего разряда регистра соединены соответственно с входами элементов И-НЕ выходного преобразователя, выходы элементов И-НЕ выходного преобразователя соединены с входами элементов И-НЕ входного преобразователя и являются выходами регистра, входы элементов И- НЕ входного преобразователя являются входами регистра, а их выходы соединены соответственно с входами триггера первого разряда регистра. 1 ил., 2 табл. 6

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (slIs G 11 С 19/00

ГОСУДАРСТВЕННЫИ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4603760/24 (22) 10.10.88 (46) 30.01,91. Бюл. М 4 (71) Ленинградский электротехнический институт им. В.И. Ульянова (Ленина) (72) В.И. Варшавский, M.À. Кишиневский, Н.М. Кравченко, В.Б. Мараховский и

А.P.Tàóáèí (53) 681.327.66 (088.8) (56) Букреев И.Н., Мансуров Б.M. u

Горячев В.М. Микропроцессорные схемы цифровых устройств. M.: Советское радио, 1975, с. 90, 142.

Там же, с. 223. 227, рис. 5.59 (прототип). (54) РЕГИСТР СДВИГА (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах последовательного приема и передачи информации. Целью

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах последовательного приема и передачи информации, Цель изобретения — расширение области применения регистра за счет воэможности сдвига двоичного кода.

На чертеже представлена схема предложенного регистра.

Регистр содержит в каждом разряде четырехстабильные триггер 1, входной 2 и выходной 3 кодовые преобразователи, состоящие иэ элементов И-НЕ 4-7 и 8-11 соответственно. На чертеже показаны также выходы 12 — 15 триггеров каждого разряда, прямой 16 и инверсный 17 выходы регистра, прямой 18 и инверсный 19 входы регистра и входы 20-23 триггеров каждого разряда.

„, Б4 „„1624531 А1 изобретения является расширение области применения регистра за счет сдвига двоичного кода. Для достижения этой цели в регистр, содержащий в каждом разряде четырехстабильный триггер, построенный по схеме М вЂ” S с разнополярным управлением, введены входной и выходной кодовые преобразователи, каждый из которых состоит из четырех элементов И-НЕ, причем выходы триггера последнего разряда регистра соединены соответственно с входами элементов И-НЕ выходного преобразователя, выходы элементов И-НЕ выходного преобразователя соединены с входами элементов

И-НЕ входного преобразователя и являются выходами регистра, входы элементов И—

НЕ входного преобразователя являются входами регистра, а их выходы соединены соответственно с входами триггера первого разряда регистра. 1 ил., 2 табл.

Регистр сдвига работает следующим образом.

По существу регистр является однотактным регистром сдвига на 2п разрядов. Каждый I-й разряд регистра построен так же, как у прототипа на основе четырехстабильного триггера, построенного по схеме М-S, и хранит информацию. соответствующую Iму и (n + 1) — му разрядам регистра сдвига в коде О/4 (один нуль — три единицы). Входной преобразователь перекодирует информацию, поступающую на вход регистра из его и-го разряда в виде двух парафазных кодов, в код О/4, а выходной преобразователь осуществляет обратное преобразование информации в коде О/4, снимаемой с выходов и-й ячейки в парафаэный код и — го и 2п — ro

1624531

Таблица 1 разрядов регистра, последний из которых снимается с выхода регистра, Обозначим: прямой 18 и инверсный 19 входы регистра через Х1, Х2, прямой 1б и инверсный 17 выходы регистра через У1, У2, выходы элементов 4 — 7 входного преобразователя 2 через V1 — V4, выходы 12 — 15 последней ячейки регистра через W1 — W4, а выходы элементов 10, 11 выходного преобразователя 3 через Z1, Z2.

Входной преобразователь 2 осуществляг т перекодирование информации в соответствии с табл. 1, а выходной преобразователь 3 — с табл. 2, Пусть на вход регистра поступает некоторый парафазный код (например, 10), в каждом из разрядов регистра хранится некоторая информация в коде О/4, пусть в 1 — м разряде это будет код 0111 в основном триггере, а в п-й ячейке — код 1101 в основном и код 1011 во вспомогательном триггере.

В ыходной преобразователь перекодирует этот код в код 10 на парафазном выходе регистра и код 01 на входе входного преобразователя (от п-ão разряда регистра).

Входной преобразователь перекодирует этот код (с учетом кода 19 на парафазном входе регистра) в код 1110 на входе первого разряда регистра. При подаче сигнала "1" на тактирующий вход регистра вспомогательные триггеры разрядов хранят информацию, а в основные переписывается код иэ предшествующих разрядов регистра, в частности в 1-й разряд будет записан код 1110 из входного преобразователя регистра, при подаче сигнала "0" на тактирующий вход регистра этот код перепишется во вспомогательный триггер первого разряда, в n — м разряде также код перепишется из основного триггера во вспомогательный (код 1011 сменится кодом 1101), что приведет к появлению парафазного кода 01 на выходе регистра, одновременно может быть произведена смена кода на парафазном входе регистра, т. е. эа цикл 1 — 0 — 1 тактового

45 сигнала регистр произведет сдвиг информации на один разряд.

Прототип данного регистра хранит и передает информацию в коде О/4 и не может быть использован в качестве двоичного регистра сдвига, т, е. предложенный регистр обладает по сравнению с прототипом расширенной областью применения.

Формула изобретения

Регистр сдвига, содержащий в каждом разряде четырехстабильный триггер, причем выходы триггеров каждого разряда, кроме последнего, соединены с соответствующими входами триггеров последующего разряда, а тактовый вход каждого триггера соединен с тактовым входом региcrpa, отличающийся тем,что,сцелью расширения области применения регистра за счет возможности сдвига двоичного кода, в него введены входной и выходной кодовые преобразователи, каждый из которых состоит из четырех элементов И вЂ” НЕ, причем первый, четвертый, третий и второй выходы триггера последнего разряда соединены соответственно с первыми входами второго и четвертого, первого и третьего и вторыми входами второго и третьего и первого и четвертого элементов И-НЕ выходного преобразователя, выходы первого и второго элементов И вЂ” HE которого являются соответственно прямым и инверсным выходами регистра, а выходы третьего и четвертого элементтов И-НЕ соединены соответственно с первыми входами первого и третьего и второго и четвертого элементов И-НЕ входного преобразователя, вторые входы первого и второго и третьего и четвертого элементов И вЂ” НЕ которого являются соответственно инверсным и прямым входами регистра, а выходы первого, второго, третьего и четвертого элементов И-НЕ соединены соответственно с первым, вторым, третьим и четвертым входами триггера первого разряда регистра.

1624531

Та блица 2

Z1

У1

Составитель А.Дерюгин

Техред М.Моргентал Корректор Н.Король

Редактор М.Келемеш

Заказ 194 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб.. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина. 101

1

1

1

0

Регистр сдвига Регистр сдвига Регистр сдвига 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении асинхронных цифровых вычислительных машин

Изобретение относится к вычислительной технике и может быть использовано в устройствах хранения и обработки информации

Изобретение относится к вычислительной технике и может быть использовано в качестве асинхронного буферного запоминающего устройства

Изобретение относится к вычилительной технике и может быть использовано в асинхронных устройствах хранения информации

Изобретение относится к вычнс - лительной технике и может быть использовано в устройствах для сдвига и хранения информации; Целью 1 изобретения является у 7роще1ше ячей- ;Ки памяти эа счет сокращения числа Общих шин с трех до двух

Изобретение относится к вычислительной технике, автоматике и цифровой измерительной технике и может быть использовано в арифметико-логических устройствах последовательного действия для преобразования последовательного кода в параллельный с основанием √2, и наоборот, при разработке распределителей импульсов, а также при создании АЦП поразрядного кодирования и интерполяторов

Изобретение относится к вычислительной технике, может быть применено в счетно-решающих приборах управления и контроля, в устройствах считывания асинхронной информации и является усовершенствованием устройства по авт.св

Изобретение относится к вычислительной технике и может быть использовано при построении асинхронных устройств приема и хранения информации

Изобретение относится к вычислительной технике и может быть использовано в аппаратуре обработки импульсных последовательностей

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении асинхронных вычислительных устройств приема и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх