Устройство для контроля одноразрядных блоков памяти

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано для функционального контроля интегральных микросхем памяти. Цель изобретения - повышение достоверности контроля устройства. Устройство для контроля одноразрядных блоков памяти содержит счетчики 1 - 3, блок 4 сравнения, триггеры 5-8, генератор 9, элементы И 10, 11, управляемый инвертор 12, формирователи 13-15 импульсов, блок элементов НЕ 16, блок 17 индикации, элемент 18 задержки. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)з 6 11 С 29/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАН И Е ИЗОБРЕТЕНИЯ :

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4486811/24 (22) 25. 08. 88 (46) 07.04,91. Бюл. hh 13 (72) А.Н.Бучнев, B.P.Ãîðîâîé, О.А.Зимнович, Е.И.Кар унин, Н,Г.Михайлов и В.И.Песоченко (53) 681.327.6(088,8) (56) Авторское свидетельство СССР

М 1249588, кл. G 11 С 29/00, 1986.

Авторское свидетельство СССР гв 1103292, кл. G11 С 29/00,,1983. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ОДНОРАЗРЯДНЫХ БЛОКОВ ПАМЯТИ

„„ Ц,„, 1640743 А1 (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано для функционального контроля интегральных микросхем памяти. Цель изобретения — повышение достоверности контроля устройства. Устройство для контроля одноразрядных блоков памяти содержит счетчики 1 — 3, блок 4 сравнения, триггеры

5 — 8, генератор 9, элементы И 10, 11, управляемый инвертор 12, формирователи 13 — 15 импульсов, блок элементов НЕ 16. блок 17 индикации, элемент 18 задержки. I ил.

Я

° ф

О фь (лЭ

1640743

15

25 зом

Изобретение относится к автоматике и вычислительной технике и может быть использовано для функционального контроля интегральных микросхем памяти.

Цель изобретения — повышение достоверности контроля устройства, На чертеже приведена схема устройства для контроля интегральных микросхем памяти, Устройство содержит первый 1, второй

2 и третий 3 счетчики, блок 4 сравнения, первый 5, второй 6, третий 7 и четвертый 8 триггеры, генератор 9 тактовых импульсов, первый 10 и второй 11 элементы И, управляемый инвертор 12, первый 13, второй 14, третий 15 формирователи импульсов, блок элементов НЕ 16, блок 17 индикации, элемент 18 задержки, вход 19, проверяемая микросхема 20.

Устройство работает следующим обраВ исходном состоянии счетчики 1 — 3, триггеры 5, 6, 8 обнулены, а триггер 7 установлен в единицу (цепи установки для упрощения не показаны).

Блок 4 сравнения осуществляет поразрядно сравнение состояния счетчика 1 адреса и счетчика 2 кадров. Результат сравнения записывается в проверяемую микросхему 20 по адресу, определяемому счетчиком 1 адреса.

Работа устройства начинается при подаче на вход 1 9 запуска устройства единичного импульса, Триггер бустанавливается в единицу и разрешает работу генератора 9, импульс с генератора 9 передним фронтом стробирует блок 4 сравнения, единица в счетчик 1 добавляется по его заднему фронту, вследствие чего сначала происходит сравнение состояния счетчика 1 адреса и счетчика 2 кадров, а затем появляется новый адрес.

Так как в начале работы оба счетчика 1 и 2 обнулены, в результате сравнения блок

4 сравнения выдает логическую единицу, которая записывается в испытуемую микросхему 20 по нулевому адресу.

В дальнейшем, по мере поступления импульсов с генератора 9, постоянно имеет место несравнение, и по всем адресам в проверяемую микросхему 20 записываются нули. Импульс переполнения счетчика 1 адреса устанавливает триггер 5 в единицу. По фронту установки в единицу в счетчик 3 записывается инверсное значение счетчика 2 кадров, далее происходит считывание информации по всем адресам со сравнением, через открытый элемент И 11 импульсы поступают на счетный вход счетчика 3. Первым же импульсом счетчик 3 переполняется, формирователь 13 вырабатывает импульс, который фиксирует в триггере 7 единственную единицу, прочитанную по нулевому адресу из испытуемой микросхемы 20, Формирователь 14 импульса не вырабатывает, так как его работу блокирует импульс переполнения со счетчика 3. Элемент 18 задержки задерживает передний фронт импульса генератора 9., чтобы он попадал на время действия импульса переполнения со счетчика 3. При дальнейшем поступлении импульсов через элемент И 11 формирователь 14 стробирует на триггере 8 нулевую информацию из испытуемой микросхемы 20.

Блок 17 индикации содержит триггер, который устанавливается в состояние ."Брак" по перепаду из единицы в нуль на входе, и светодиод, Запись информации в триггер 8 продолжается до переполнения счетчика 1 адреса. Сигнал переполнения счетчика 1 устанавливает триггер 5, выполненный как 0-триггер со счетным входом, в ноль, в результате чего закрывается элемент И 11, а к содержимому счетчика 2 прибавляется единица. Начинается работа устройства для следующего кадра. Теперь единица записывается в испытуемую микросхему не по нулевому, а по первому адресу. Работа устройства для следующих кадров аналогична.

При каждом кадре работы устройства при записи информации по 2 адресам в микросхему 20 записывается одна единица и 2 " нулей. Записанная единица фиксируется триггером 7, записанные нули — триггером 8. По исполнении 2 кадров, включающих запись и чтение со сравнением, в (M+1) — М разряде счетчика 2 кадров появляется единица. Под воздействием этой единицы блок 4 сравнения и управляемый инвертор 12 начинают инвертировать информацию, в дальнейшем повторяется цикл работы устройства по проверке микросхемы 20 записью и чтением ноля на фоне всех единиц по всем адресам, После окончания всех кадров второго цикла счетчик 2 кадров переполняется, и сигнал переполнения со счетчика 2 устанавливает триггер 6 в ноль. Если за время проверки, составляющее 2 Т, где Т вЂ” период генератора 9, не сработал блок 17 индикации, то испытуемая микросхема 20 исправна.

Формула изобретения

Устройство для контроля одноразрядных блоков памяти, содержащее генератор тактовых импульсов, первый и второй weмент И, первый, второй, третий и четвертый триггеры, первый и второй счетчики, блок сравнения, выходы первого счетчика соеди1640743

Составитель Ю. Сычев

РЕдактор С. Патрушева Техред M.Ìîðãåíòàë Корректор О. Кравцова

Заказ 1018 Тираж 355 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 нены с информационными входами первой группы блока сравнения и являются адресными выходами устройства, выходы второго счетчика соединены с информационными входами второй группы блока сравнения, 5 о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля устройства, введены третий счетчик, первый, второй и третий формирователи импульсов, элемент задержки и управляемый инвертор, 10 блок элементов НЕ, выход генератора тактовых импульсов соединен с входом первого формирователя импульсов, входом синхронизации блока сравнения, входом синхронизации первого счетчика и первым 15 входом второго элемента И, выход второго триггера соединен с входом запуска генератора тактовых импульсов, вход установки в

"1" второго триггера является входом "Запуск работы" устройства, вход установки в 20

"0" второго триггера соединен с выходом переполнения второго счетчика, выход старшего разряда которого соединен с первым входом управляемого инвертора, второй вход которого является информационным входом 25 устройства, выход управляемого инвертора соединен с информационными входами третьего и четвертого триггеров, прямой выход третьего триггера соединен с первым входом первого элемента И, второй вход кото-:> рого соединен с инверсным выходом четвертого триггера, выход первого элемента И является выходом реэультата контроля устройства, входы синхронизации третьего и четвертого триггеров соединены соответственно с выходами второго и третьего формирователей импульсов, выходы вт. рого счетчика, за исключением старшегс разряда, соединены с входами блока элементов

НЕ, выходы которого соединены с информационными входами третьего счетчика, выход переполнения которого соединен g входом третьего формирователя импульсов и вторым входом второго формирователя импульсов, первый вход которого соединен с выходом элемента задержки, вход которого соединен с входом синхронизации третьего счетчика и выходом второго элемента И, второй вход которого соединен с входом задания режима третьего счетчика и прямым выходом первого триггера и является выходом "Запись-чтение" устройства, инверсный выход первого триггера соединен с входом синхронизации второго счетчика, выход блока сравнения является информационным выходом устройства, выход первого формирователя импульсов является выходом обращения устройства,

Устройство для контроля одноразрядных блоков памяти Устройство для контроля одноразрядных блоков памяти Устройство для контроля одноразрядных блоков памяти 

 

Похожие патенты:

Изобретение относится к вычислительной технике и цифровой автоматике , а именно к запоминающимустройствам

Изобретение относится к вычислительной технике и может быть использовано для генерации тестовых последовательностей при функциональном контроле оперативных запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано в линиях задержки цифровой информации

Изобретение относится к измерительной технике и можеть быть использовано при измерении параметров аналоговой памяти

Изобретение относится к вычислительной технике и может быть использовано для контроля и диагностики неисправностей оперативной памяти конвейерного типа для высокопроизводительных вычислительных машин

Изобретение относится к вычислитепьной технике и может быть использовано в системах контроля памяти конвейерного типа для высокопроизводительных вычислительных машин

Изобретение относится к вычислительной технике и может быть использовано для определения наличия постоянных и перемежающихся неисправностей, возникающих в процессе работы ЗУ

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх