Запоминающее устройство с сохранением информации при отключении основного питания

 

Изобретение относится к вычислительной технике и может быть использовано в системах обработки информации в качестве ОЗУ с питанием от резервного источника в режиме хранения. Цель изобретения -. повышение надежности работы устройства в режиме хранения информации. Устройство содержит основной 3 и резервный 4 блоки питания , блок 2 элементов памяти, адресные , информационные и управляющие выходы которого через блок 1 управления соединены с соответствующими входами устройства. Блок 1 управления подключен к основному блоку 3 питания. При этом нагрузочные элементы 7 (резисторы ) в адресных, информационных и управляющих линиях устройства соединены с ииной питания блока элементов памяти, который подключен к плюсовым выводам основного и резервного источников питания, а общая шина блока элементов памяти соединена через первый 5 и второй 6 переключающие элементы (диоды) с минусовыми выводами соответственно основного 3 и резервного 4 блоков питания. Это позволяет исключить появление неуправляемых токов утечки в режиме хранения информации . 1 ил. (Я с

СОЮЗ СОВЕТСНИХ

Д Ц«

РЕСПУ БЛИН (51) s С 1 1 С 29/00

3

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ASTOPCK0MY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ПЮТ СССР (21) 4652338/24 (22) 20.02.89 (46) 07.06.91. Бюл. Р 21 (71) Опытное производственно-техническое предприятие "Уралчерметавтоматика" (72) С.В.Иванов (53) 681.327.6 (088.8) (56) Авторское свидетельство СССР

h> 807388, кл, G 11 С 11/34, 1979.

Титце У. и др. Полупроводниковая схемотехника. — Г!.: Иир, 1982, с. 396, рис. 21.19. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С СОХРАНЕНИЕМ ИНФОРМАЦИИ ПРИ ОТКЛЮЧЕНИИ ОСНОВНОГО ПИТАНИЯ (57) Изобретение относится к вычислительной технике и может быть использовано в системах обработки информации в качестве ОЗУ с питанием от резервного источника в режиме хранения.

Цель изобретения †. повышение надежности работы устройства s режиме хра„„SU„„1654877 А 1 нения инсзормации. Устройство содержит основноп 3 и резервный 4 блоки питания, блок 2 элементов памяти, адресные, информационные и управляющие выходы которого через блок 1 управления соединены с соответствующими входами устройства. Г>лок 1 управления подключен к основному блоку 3 питания. При этом нагрузочные элементы 7 (резисторы) в адресных, ипйормационных и управляющих линиях устройства соединены с ыиной питания блока элементов памяти, который подключен к плюсовым выводам основного и резервного источников питания, а общая шина блока элементов памяти соединена через первый 5 и второй 6 переключающие элементы (диоды) с минусовыми выводами соответственно основного 3 и резервного 4 блоков питания. Это позволяет исключить появление неуправляемых токов утечки в режиме хранения информации. 1 ил, 1654877

0ормулаизобретения

Составитель С.Иустенко

Редактор И.Дербак Техред Л,Олийнык Корректор Л. Патай

Заказ 1954 Тираж 349 Подписное

ВНИИПК Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина, 101

Изобретение относится к вычислительной технике и может быть использовано в нычислйтельных.комплексах для запоминания информации и сохранеНия ее при отключении основного питания.

Цель изобретения — повышение надежности устройства в режиме хранения

Информации.

На чертеже приведена функциональНая схема устройства.

Устройство содержит блок 1 управлепия, блок 2 элементов памяти, выполненных на КИОП-структурах с микроМощйым режимом питания, основной 3

I и резервный 4 блоки питания, переключающие элементы 5 и 6, которые представляют собой диоды, включенные как показано на чертеже, нагрузочные элементы 7, представляющие собой нагрузочные резисторы.

Основной блок 3 питания обеспечивает питающее напряжение 5В в активном цикле устройства. В качестве ре Зервного блока питания может быть использована батарея или аккумулятор.

Напряжение батаре несколько меньше напряжения основного источника питания.

Устройство работает следующим об— разом.

В активном цикле (питание от ос— новного блока 3) переключающий элемент 5 открыт и на общую шину блока

2 элементов памяти подан потенциал, близкий к потенциалу общей шины блока 1 управления. Группа резисторов обеспечивает на входах блока 2 элементов памяти уровень логической единицы, близкий к потенциалу питания блока 2 элементов памяти, что и требуется для нормальной работы KMOIIпамяти.

При выключенном основном источниice питания элемент 5 закрыт и питаНие элементов КЛОП блока памяти осуществляется через элемент 6 от резервного блока 4. При этом неуправляемые токи утечки в цепи: положительный вывод резервного блока 4 питания — нагрузочные элементы 7 — входы-выходы блока 1 управления, отсутствуют, так как потенциал положительного вывода резервного блока 4 питания и потенциалы на шинах питания блока 1 управления и блока 2 элемен1О тов памяти, на нагрузочных элементах

7 и входах блока 2 равны потенциалу на общей шине блока 1 управления.

Ток резервного блока 4 питания определяется только током питания элементов блока 2 и обратным током элемента 5.

Таким образом, повышается надежность работы устройства в режиме хранения и снижается энергопотребление.

Запоминающее устройство с сохранением информации при отключении основного питания, содержащее блок элементов памяти, блок управления, основной и резервный блоки питания, первый и второй переключающие элементы и нагрузочные элементы, одни выводы которых подключены к адресным, информационным и управляющим выходам блока управления и к соответствующим входам блока элементов памяти, вход питания которого подключен к вторым выводам нагрузочных элементов, вход питания и общий вход блока управления подключены к соответствующим выходам основного блока питания, о т л и ч а ю— щ е е с я тем, что, с целью повышения надежности устройства в режиме хранения информации, вход питания блока элементов памяти подключен к выходам питания основного и. резервного блоков питания, общие выходы ко45 торых подключены соответственно через первый и второй переключающие элементы к общему входу блока элементов памяти.

Запоминающее устройство с сохранением информации при отключении основного питания Запоминающее устройство с сохранением информации при отключении основного питания 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в качестве устройства для обнаружения и исправления двойных и пакетных ошибок в блоках памяти

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах электронных вычислительных машин.Целью изобретения является повышение надежности устройства

Изобретение относится к вычислительной технике и может быть использовано при построении дискретных систем повышенной надежности

Изобретение относится к вычислительной технике и может быть использовано при построении оперативных запоминающих устройств с самоконтролем

Изобретение относится к вычислительной технике и может быть использовано при построении вычислительных комплексов

Изобретение относится к вычислительной технике и может найти применение в запоминающих устройствах Цель изобретения - повышение достоверности контроля и производительности устройства

Изобретение относится к вычислительной технике и может быть использовано при создании запоминающих ус гройгств на цилиндрических магнитных пленках (ГМП)„ Целью изобретения является повышение надежности и бь-ст родейс вия устройства Устройство содержит генератор 1, триггеры 2-4 управления , распределители импульсов 5-7, гчетчики пиктов 8-10, блек уп- : рэвлрш я 11 счетчиком адреса, триггер контроля (2, блок 13 управления разрядным током, элемент ИЛИ 14, элеме IT И 15, триггер улрг.рлсния 16, реьерсмвнпи счетчик 17, дешифратор -.,;-,- адреса 18, опох анализа 9 сигнала к матрицу 20 пагят1:

Изобретение относится к области вычислительной техники, в частности к запоминающим устройствам со встречной коррекцией ошибок, и мохет быть использовано прл создании интегральных схем

Изобретение относится к вычислительной технике и может быть использовано при построении контроленригодных запоминающих устройств

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх