Триггер

 

Изобретение относится к вычислительной технике и может быть использовано при создании цифровых интегральных схем на КМДП-транзисторах. Целью изобретения является повышение быстродействия триггера. Поставленная цель достигается за счет того, что триггер содержит второй и третий ключевые транзисторы 8, 9 и первый и второй шунтирующие транзисторы 10, 11 с соответствующими связями. Перезаряд паразитной емкости выхода первого инвертора 1 при лог. "0" на входе 17 будет производиться быстрее, чем на выходе второго инвертора 2, а при лог. "1" на входе 17 - наоборот. Этим обеспечивается запоминание триггером информации, поступившей на вход 17, и ее выдача на выходах 18, 19 без использования опорного входа. 1 ил.

сОюз сОВе тских

СОЦИАЛ ИСТИ Ч Е С КИХ

РЕСПУБЛИК () ) G 11 С 11/40

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР йея (° ° -ч"-м л

) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

«мавФ (21) 4751306/24 (22) 19.10.89 (46) 30.08.91. Бюл. М 32 (71) Ленинградское объединение электронного приборостроения "Светлана" (72) 3.Б.Шейдин. А.Г,Габсалямов, P.À.ËàøåâñKèé и И.А.Лисютина (53) 681.327.6(088.8) (56) Авторское свидетельство СССР

М 1174987, кл. G 11 С 11/40, 1984.

Электроника, 1978, т.51, М 14, с,38, рис,3. (54) ТРИГГЕР (57) Изобретение относится к вычислительной технике и может быть использовано при

ÄÄ 5 ÄÄ 1674262 А1 создании ци ф))овых ин)егральных схем нд

КМД)"1-транзисторах, Целью изобретения явлле)сл пои.)шение быстродействил триггера. )1остдвленндл цель достигаетсл за счет того, что триггер содержит второй и третий ключевые транзисторы 8, 9 и первый и второй шунтиру)ощие транзисторы 10, 11 с соответствующими связями, Перезаряд паразитной емкости выхода первого инвертора 1 при лог. "0" на входе 17 будет производитьсл быстрее, чел на выходе второго инвертора 2, а при лог. "1 на входе 17— наоборот. Этим обеспечиваетсл запоминание триггером информации, поступившей на вход 17, и ее выдача на выходах 18, 19 без испос ьзования опорного входа. 1 ил, 1674262

Изобретение относится к вычислительной технике, а именно к триггерам, фиксирующим регистрам, и может найти применение при создании цифровых интегральных схем на КМДП-транзисторах, Целью изобретения является повышение быстродействия триггера.

На чертеже представлена принципиальная схема триггера, Триггер содержит первый и второй инверторы 1, 2 на КМДП-транзисторах 3 — 6, три ключевых транзистора 7-9 с каналом р-типа, два шунтирук щих транзистора 10, 11 с каналом р-типа, два установочных транзистора 12, 13 с каналом п-типа, шину 14 питания, шину 15 нулевого потенциала, тактовый вход 16, информационный вход 17, выходы 18, i9.

Составитель С, Королев

Редактор А. Маковская Техред M.Ìîðãåíòàë Корректор М, Демчик

Заказ 2930 Тираж 327 Подписное

БНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101

Триггер работает следующим образом.

Пусть в исходном состоянии на шину 16 подан сигнал "glor, 1". B этом состоянии транзистор 7 закрыт, транзисторы 12 и 13 открыты, на входах транзисторов 7 и 8 устанавливается "Лог. 0". На вход 17 подается сигнал записываемой информации. Для записи новой информации на вход 16 подается тактовый сигнал "Лог. 0". При этом транзисторы 12 и 13 закрываются, транзистор 7 открывается. Если на вход 17 подается сигнал "Лог. 0", то транзисторы 8 и 9 открываются и параэитный конденсатор на выходе инвертора 1 (не показан) заряжается через о1"крытые транзисторы 8-10, 3 и 11 быстрее, чем параэитный конденсатор на выходе инвертора 2 (не показан), так как суммарное сопротивление транзисторов 810 и 3, 1 1 меньше, чем у транзистора 5. Это обеспечивает переброс триггера в заданное состояние, Если на вход 1i подан сигнал "Лог. 1", го транзисторы 8 и 9 закрыл ы и сопротивление цепи из транзисторов 3, 10 и 11 будет

45 больше сопротивления транзистора 5. Триггер перебросится в инверсное состояние.

Сопротивление каналов транзисторов подбирают за счет их конструкции так, чтобы суммарное сопротивление каналов открытых транзисторов 3, 8-11 было много меньше, а суммарное сопротивление цепи иэ открытых транзисторов 3, 10 и 11 — больше, чем сопротивление канала открытого транзистора 5.

Формула изобретения

Триггер, содержащий два инвертора kd

КМДП-транзисторах, два установочных транзистора с каналом п-типа, первый ключевой транзистор с каналом р-типа, исток которого подключен к шине питания триггера, затвор является тактовым входом триггера и соединен с затворами первого и второго установочных транзисторов, истоки которых подключены к шине нулевого потенциала триггера и соединены с входами нулевого потенциала первого и второго инверторов, информационные входы которых соединены со стоками первого и второго установочных транзисторов соответственно и с выходами второго и первого инверторов соответственно и являются выходами триггера, вход питания второго инвертора соединен со стоком первого ключевого транзистора, отличающийся тем, что, с целью повышения быстродействия, îí содержит второй и третий ключевые транзисторы с каналом р-типа и два шунтирующих транзистора с каналом р-типа, затворы которых соединены с информационным входом первого инвертора, вход питания которого соединен со стоком первого и истоком второго шунтирующих транзисторов соответственно и стоками второго и третьего ключевых транзисторов, затворы которых объединены и являются информационным входом триггера, а истоки соединены с истоком первого шунтирующего транзистора и стоком первого ключевого транзистора,

Триггер Триггер 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при создании запоминающих устройств с произвольной выборкой на МДП-транзисторах

Изобретение относится к вычислительной технике и может быть использовано при разработке надежных запоминающих устройств

Изобретение относится к вычислительной технике, а точнее к устройствам памяти, и может быть применено в устройствах автоматики и связи

Изобретение относится к вычислительной технике, в частности к схемам оперативной и сверхоперативной биполярной памяти в интегральном исполнении

Изобретение относится к микроэлектронике, а именно к постоянным запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано для построения оперативных запоминающих устройств

Изобретение относится к вычислительной технике и может быть использовано при разработке быстродействующих постоянных запоминающих устройств с коррекцией ошибок

Изобретение относится к вычислительной технике и может быть использовано в технологии изготовления гибридных запоминающих устройств с высокой степенью интеграции

Изобретение относится к цифровой технике и может быть использовано в микросхемах программируемой логики , динамически реконфигурируемых БИС, микропроцессорах и прочих устройствах обработки дискретной информации с использованием оперативного запоминающего устройства (ОЗУ) в качестве управляющей памяти

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх