Четырехвходовой одноразрядный сумматор

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)5 G 06 F7/50

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

СПИСАНИЕ ИЗОБРЕТЕНИЯ

73 ос

Сл)

О

7.2

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4746424/24 (22) 02,10.89 (46) 07.10.91. Бюл, /Ф 37 (71) Пензенский научно-исследовательский электротехнический институт (72) Г. Н. Чижухин (53) 681.325(088.8) (56) Авторское свидетельство СССР

ЬВ 1417012, кл. G 06 F 7/50, 1986.

Авторское свидетельство СССР

% 1524045, кл, 6 06 F 7/50, 1987, ÄÄ SUÄÄ 1683007 Al (54) ЧЕТЫРЕХВХОДОВОЙ ОДНОРАЗРЯДНЫЙ СУММАТОР (57) Изобретение относится к вычислительной технике и может использоваться при построении многооперандных арифметических устройств. Цель изобретения -упрощение и повышение быстродействия сумматора, Сумматор содержит элемент 1 сложения по модулю два, элемент И 2, элементы ИЛИ-НЕ 3.1-3.4, элемент ИЛИ-НЕ 4; элемент ИЛИ 5, входы 6.1-6.4. выходы 7,17.3. Элемент ИЛИ 5 может быть выполнен монтажно. 1 ил, 1683007

Составитель 8, Березкина

Редактор Y. Юрчикова Техред М.Морге нтал Корректор О. Ципле

Заказ 3413 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035. Москва, Ж-35, Раушская наб,, 4/5

Производственно-издательский комбинат "Патент", f, Ужгород, ул,Гагарина, 101

Изобретение относится к вычислительной технике и может использоваться для построения многооперандных быстродействующих арифметических устройств.

Цель изобретения — упрощение и повы- 5 шение быстродействия сумматора.

На чертеже представлена функциональная схема сумматора, Сумматор содержит элемент 1, сложе-" ния"по модулю два, элемент И 2, четыре 10 трехаходовых элемента ИЛИ вЂ” НЕ 3 1-3,4, двухвходовой элемент ИЛИ вЂ” HE 4, элемент

ИЛИ В,: входы 6 1-6.4 (для подачи сигналов

Х1, Х2, ХЗ, Х4) и выходы 7.1 — 7.3 (для получения сигналов суммы С, первого разряда пе- 15 реноса П1, второго разряда переноса П2).

Элемент ИЛИ 5 может быть выполнен монтажно.

Сумматор работает в соответствии со 20 следующими логическими выражениями:

C-Х ЯХ29ХЗЭХ4

П2=Х1А Х2 пX3> Х4

4 fr_#_1 хт;хг х4 х хгхздх4, г

Формула изобретения

Четырехвходовой одноразрядный сумматор, содержащий элемент сложения по модулю два, элемент И и первыь элемент

ИЛИ вЂ” НЕ, причем входы элемента сложения по модулю два и элемента И соединены с входами сумматора с первого по четвертый, выход элемента сложения по модулю два соединен с первым выходом сумматора, вь.ход первого элемента ИЛИ вЂ” HE соединен с вторым выходом сумматора, выход элемента И подключен к первому входу первого элемента ИЛИ-НЕ и к третьему выходу сумматора, o T ll и ч а Io шийся тем, 9TG, с елью упрощения и повышения быстродействия, он содержит элементы ИЛИ вЂ” HE с второго по пятый и элемент ИЛИ, причем первый вход (i+1)-го элемента ИЛИ-НЕ соединен с

1-м входом сумматора (i-1,...,4), а выход подключен к i-му входу элемента ИЛИ., выход

voTGpof o соединен с втОрым входом первого элемента ИЛИ вЂ” НЕ, вторые входы второго и пятого элементов ИЛИ вЂ” НЕ соединены с вторым входом сумматора, вторые входы третьего и четвертого элементов ИЛИ-HE подключены к четвертому входу сумматора, третьи входы второго и третьего элементов

ИЛИ вЂ” HE соединены с третьим входом сумматора, третьи входы четвертого и пятого элементов ИЛИ-НЕ подключены к первому входу сумматора.

Четырехвходовой одноразрядный сумматор Четырехвходовой одноразрядный сумматор 

 

Похожие патенты:

Изобретение относится к вычислительной технике, предназначено для суммирования чисел и может быть использовано для цифровой обработки сигналов Цель изобретения - повышение быстродействия, расширение функциональных возможностей за счет реализации последовательного суммирования групп одноименных разрядов

Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах ЭВМ

Изобретение относится к области вычислительной техники и может быть использовано в ЭВМ

Изобретение относится к вычислительной технике и может быть использовано в высокопроизводительных устройствах обработки цифровой информации

Изобретение относится к вычислительной технике и предназначено для построения быстродействующих матричных процессоров, обладающих высокой контролепригодностью

Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах машин с плавающей точкой

Изобретение относится к вычислительной технике и может быть использовано в устройствах обработки массивов чисел

Изобретение относится к вычислительной технике и может быть использовано в процессорах ВМ

Изобретение относится к вычислительной технике и микроэлектронике и предназначено для построения быстродействующих матричных арифметических устройств

Изобретение относится к вычислительной технике и предназначено для построения быстродействующих арифметических устройств ЭВМ и спецпроцессоров

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх