Дешифратор

 

ОП ИСАНИЕ . ИЗОБРЕТЕН ИЯ и11 453795

Союз Советских

° Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства —. (22) Заявлено 02.07.73 (21) 1941152/26-9 с присоединением заявки №вЂ” (32) Приоритет—

4 всударственнмй камнтвт

Свввта Мнннстрав СССР а делам нзобретеннй н аткрьпмй (53) ДК 621.325.63 (,088.8) Опубликовано 15.12.74. Бюллетень № 46

Дата опубликования описания 10.04.75 (72) Авторы изобретения

М. Д. Миневич, А. Д. Шапиро и Б. А. Юдин (71) Заявитель (54) ДЕШИФРАТОР го состояния последнего каскада счетчика и

2" -го каскада регистра, выходы которого подключены к выходным шинам.

На чертеже приведена схема предлагаемого дешнфратора.

Входная шина соединена со входом ключа 2, выход которого соединен со входом счетчика 3, входом установки в «О» триггера 4 и с цепью сдвига регистра 5 сдвига. Выход последнего.каскада счетчика 3 соединен с триггером б и управляющими входами ключей 7 и 8. Выход триггера б соединен с управляющим входом ключа 2 и со входом «запись 1» триггера 4.

Выход триггера 4 соединен со входом ключа 7 и одновременно через ключ 8 со входом регистра 5 сдвига, выходы которого подключены к выходным шинам 9. Выход ключа 7 соединен со входом «запись 1» последнего каскада счетчика 3 и со входом «запись 1»

2" -го каскада регистра сдвига 5, т. е. того каскада, с IKoTopofo снимается,комаида с номером 2 .

Работа схемы происходит следующим образам.

В счетчик 3 записывается и-разрядное дешифрованное двои шое число. В исходном состоянии ключ 2 открыт, а в триггере 4 записан символ «1». Если в последнем каскаде счетчика 3 записан символ «1», т. е. если иоИзобретение относится к технике передачи сообщений и может быть использовано в clic-, темах телеуправления или телемеханики для

:преобразования двоичной записи переданного сообщения (команды) в сигнал.

Известен дешифратор, содержащий логическую схему, состоящую из схем «И», согласующие цепи, обеспечивающие возможность подключения схем «И» к буферному устройству; каждая схема «И» имеет и входов, один выход и соответствует только одной возможной команде, записанной в буферном устройстве.

С целью упрощения в иредлагаемом дешифраторе логическая схема выполнена в виде регистра, трех ключей 1т двух триггеров, причем входная шина подключена ко входу первого етлюча, выход которого соединен с входом счетчика, входом установки в нулевое состояние первого триггера н с цепью зо сдвига регистра, выход счетчика соединен с входом второго трипгера, выход которого с0едииен с управляющим входом первого ключа н входом записи единичного состояния первого триггера, выход которого соединен с вхо- 25 дами второго и-третьего ключей, управляющие входы которых по.включены к последнему каскаду счетчика, выход второго ключа подключен к входу регистра, а выход трегьего ключа соединен со входами записи едшгично- 30 (51) М. Кл. Н 03k 13/258

453795

Сосгввптелв А. Шапиро

Ге»рек т. Курнлио

Редактор T. Янова

Коррек1ор А. Степанова

Закан gg5g Тираж 8ХХ

ЦНИИ! Ц! Государственного комитета Совета Министров СССР ио делам изобретений н открцтий

Москва, !ИОЗ5, Раушская наб., 4

Подписное

Предприятие «1!атент», Москва, Г.59, Бережковская наб., к4 мер команды больше 2", то ключ 7 закрыт, а ключ 8 открыт. Импульсная последовательность со входа 1 через ключ 2 поступает иа счетный вход счетчика 8, на вход установки

«0» триггера 4 и в цепь сдвига регистра сдвига 5. Первый импульс сдвига переписывает «1» из триггера 4 через ключ 8 в регистр 5 сдвига, второй импульс сдвига перед!зигает эту «1» во второй каскад регистра 5 и т. д. Одновременно заполняется счетчик 8.

В момент переполнения счетчика 8 с него поступает импульс иа триггер Ь, который запрещает прохождение импульсов через ключ

2 и одновременно записывает «!» в триггер 4. Положение импульса в регистре 5 соответствует н амеру переданной .кома нды, кото-рый отсчитывается от конца регистра сдвига.

Если в последнем каскаде счетчика 8 записа» символ «0», то ключ 7 открыт, ключ 8 закрыт, при этом первый импульс сдвига, проходящий через ключ 2, переписывает «!» из триггера 4 через ключ 8 в каскад регистра сдвига 5 с номером 2", одновременно этим же импульсом записывается «1» в последний каскад счетчика 8.

Максимальное время до принятия решения составляет 2" -т, где z — период следования импульсов на входной шине 1.

Частота следования этих импульсов может быть сделана достаточно большой (единицы, десятки мегагерц) и определяется лишь элементной базой, выбранной для построения схемы. Поэтому, если переданные команды поступают по низкоскоростному канаду связи, типа коротковолнового, то время дешифрования оказывается малым по сравиеншо с длительностькз даже одного символа.

В предлагаемом устройьтве при любом и ,длина регистра 5 сдвига пропорциональна 2, счетчик, как и ц прототипе, растет пропорционально и, а остальные элементы от величины и не зависят, что вначитвльио упрощает устройство, причем чем больше целичина а, тем эффективнее предлагаемый дешифратор.

Если предлагаемый дешифратор, например, входит в состав схвмы телеуправления, то необходимая для работы дешифратора импульсная последовательность уже существует и не требуется применять специальные меры для ее формирования.

15 Предмет изобретения

Дешифратор, содержащий счетчик, логическую схему, входную и выходные шипы, orëuчаюи!ийся тем, что, с целью упрощения, логи2р ческая схема выполнена в виде регистра, трех ключей и двух тридеров, причем входная ши»а подключена ко входу первого ключа, выход которого соединен с входом счетчика, входом установки в нулевое состояние иерцого

25 триггера и с цепью сдвига регистра, выход счетчика соединен с входом второго триггера, выход которого соединен с управляющим входом первого ключа и входам записи едшшчного состояния первого триггерз, выход кото30 рого соединен с входами второго и третьего ключей, управляющие входы которых подключены к последнему каскаду счетчика, выход второго ключа подключен к входу регистра, и выход третьего .ключа соединен со вхо;й дами записи единичного состояния последнего каскада счетчика и 2" -ro каскада регистра, выходы которого подключены к выходным шинам.

Дешифратор Дешифратор 

 

Похожие патенты:

Шифратор // 2058668
Изобретение относится к автоматике и вычислительной технике и позволяет повысить достоверность информации, вводимой в цифровые приборы, работающие в условиях воздействия электромагнитных помех и разрядов статического электричества

Изобретение относится к области преобразования кодов и может быть использовано в системах обработки информации многоканальных измерителей

Шифратор // 2033691
Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах обработки информации при реализации цифровых вычислительных машин и элементов дискретной автоматики
Наверх