Дешифратор оперативного запоминающего устройства

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДВТВЛЬСТВУ

Союз Советскмх

Соцмалмстмчесюа

Республик (14) 607341

" "1 (6l) Дополнительное к авт. свил-ву№ 491210 (22) Заявлено 03.03.76 (2!)2330810/18-24 с присоединением заявки №(23) Приоритет (43) Опубликовано 15.05.78. Бюллетень №1 (45) Дата опубликования описания20.04.78

Я (51) й. Кл.

II 03 К 13/247

11 С 8/00

Гооударстоеннмй комитет

Совета Ииннотро СССР оо делам иэобретеннй и отнрмтий (53) УДК68 1.325,53 (088.8) (72) Автор изобретения

М. A. Исаков (71) Заявитель (54) ДЕШИФРАТОР ОПЕРАТИВНОГО ЗАПОМИНАЮЩЕГО

УСТРОЙСТВА

Изобретение относится к вычислительной (I технике и пре яазначено пля использования в оперативном запоминающем устройстве.

Известны пешифраторы оперативного за» поминаюшего устройства, один из которых содержит координатные шины и числовые .линейки, подсоединенные одним концам к горизонтальным координатным шинам, другим - к аноду и катоду соединенных попар- tO ио диодоВ, катоды которых подсоединены к первым,а аноды - ко вторым вертикальным координатным шинам Щ Этот дешифратор характеризуется сложностью схемы. Иэ известных пешифраторов наиболее близким l5 к изобретению по технической сущности является аешифратор оперативного запоминаю щего устройства, защищенный ооиоваым авторским свидетельством № 491210, сопержаший координатные шины, первые транзи- 20 сторные ключи, соединенные коллекторами с первыми вертикальными координатными шинами, вторые транзисторные ключи, подключенные емиттерами к одному полюсу

1 источника питания, а коллекторами - к на- .: чалу первой и концу второй обмоток соответствующих трансформаторов, другие концы и начала которых подсоединены через пиоды, соответственно, к стабилизаторам тока, дополнительные транзисторные ключи, коллекторы которых подключены ко вторым вертикальным координатным шинам, амиттеры - к эмиттерам соответствующих первых транзисторных ключей, а базы — к шине нулевого потенциала, горизонтальные координатные шины соединены с. концами третьих обмоток трансформаторов, начала которых соединены с катодами первых дополнительных диодов, анопы которых нопключены к шине нулевого потенцила, и с анодами вторых дополнительных диодов, катоды всех вторых дополнительных диодов соединены с анодами всех третьих дополнительных диодов, катоды которых подключены к коллекторам соответствующих первых транзисторных ключей $2), Однако при большом объеме запоминающего устройcrea требуется большое количество ключей и трансформаторов, Количество элементов можно существенно уменьшить, более полно используя преимушества трансформаторов, позволяющих коммутацией вторичных обмоток ь двух сторон вводить третью стуaegb дешифрации.

Описываемый дешифратор является развитием извес гного, защищенного основным авторским свидетельством N 491210, и отличается от него тем, чт он содержит четвертые дополнительные диоды, дополнительный трасформатор, третьи и «четьертув ц

;транзисторные ключи и дополнительные обмотки трансформаторов, концы которых подключены соответственно к горизонтальным координатным шинам, а начало каждой дополнительной обмотки трансформатора сое» 15 дииено с катодом Одного из первых и анодом

Одного из вторых дополнительных диодов, аноды и катоды которых подключены соответственно к коллекторам третьего и четвертого транзисторых ключей, одни концы 20

uepsoO и второй обмоток дополнительного .трансформатора соединены с выходами стa-: билизаторов тока, другие - с анодами диодов; средняя точка третьей. обмотки дополнитель ного трамсформатора соединена с шиной нулевого потенциала, концы, с эответственно, 4ю аИОДВМВ тРЕ«ГЬЭХ ДОПОЛНИт4ЩЬНЫХ ДИОДОВ-Н .анодами четвертых дополнигельных диодов, катоды которых подключены к коллекторам четвертых транзисторных ключей, эмиттеры

30 четвертых транзисторных ключей соединены

:c эмиттерами третьих транзисторных ключей, базы которых подключены к шине нуле вого потенциала, Это упрощает его схему и повышает надежность.

На чертеже приведена схема описывае- мого дешифратора.

Числовые линейки 1, горизонтальные координатные шины 2, диоды 3. и 4, первые 40

8 и вторые 6 вертикальные координатные шины, первые транзисторные ключи 7, дополнительные 8 и вгорые 9 транэисгорные ключи, обмотки 10, 11 и 12 трансформато, pos 13 и диоды 14 и 15 соединены цо схе«

"ме известного устройства 2 .Часть горизонтальных .шин 2 соединена с концами обмоток 12, остальные горизонтальные шины соединены с концами дополнительных обмоток 16: трансформаторов 13, Начала обмо ток 12 и 16 соединены с катодами первых дополнительных диодов 17 и анодами вторых дополнительных диодов 18, аноды и. катоды соепинены с коллекторами третьих 19 и четвер гых 20 транзисторных ключей так, 5 . что с каждой парой ключей соединено по одной обмотке каждого «трансформатора. lloaonиителъный трансформатор 21 перввой и второй обмотки 22 и 23 включен. последователь" ко в цепи стабилизаторов тока 24 и 25 и диодов 14 и 15. Начало третьей обмотки 26

4 этого трансформатора соединено с анодами третьих дополнительных диодов 27, катоды которых подключены к коллекторам ключей

7, а конец ее соединен с анодами четвертыхч дополнительных диодов 28, катоды которых подключены к коллекторам ключей 20. Сред няя точка обмотки 26 трансформатора 21 соединена с шиной, нулевого потенциала 29.

Змиттеры ключей 20 соединены с эмиттера ми ключей 19, базы которых подключены к шине нулевого потенциала 29, Потенциалами логических адресных схем

I (на чертеже не показаны) открывается один иэ ключей 7 с ключом 8, один из ключей

20 с ключом 19 и один из ключей 9, Сигналом считывания открывается стабилиза» тор 24 и по цепи: открытый ключ 9 - обмотка 10 - диод 14 источником питания создается ток прямой полярности, ограничи ваемый на нужном уровне стабилизатором

24 и трансформируемый so вторичную цепь: обмотка 12 (или одна из обмоток 16) - . выбранная числовая линейка 1 — диод — 3открытый ключ 7 — ключ  —,открытый ключ 19 - диод 17. При этом ток стабили затора 24 дополнительно трансформируется в цепь: обмотка 26 трансформатора 21диод 28 выбранный ключ 20 - переход емнттер. база ключа 19, обеспечивая. протекание тока числовой линейки через этот ключ 19, Далее сигналом записи открывается стабилизатор 25.и по цепи: открытый ключ 9 — обмотка 11 - диод 15 источником питания создается ток обратной полярности> ограничиваемый на нужном уровне стабилизатором 25 и трансформируемый во вторичную цепь: обмотка 12 (или одна из обмоток 16) - диод 18 - открытый ключ . 20 - ключ 19 - открытый ключ 8 — диод

4 - выбранная числовая линейка 1. При етом ток стабилизатора 26 трансформируется в цепы обмотка 26 трансформатора 21, диод 27 - выбранный ключ 7 — переход эмиттер - база ключа 8, обеспечивая про текание тока числовой линейки через этот ключ 8, Трансформатор 21 работает в режиме замыкания вторичной обмотки (как трансформатор .тока), поэтому на работу основных . трансформаторов не оказывает влияния.

Уменьшение количес гва элементов дешифратора йри большом количестве числовых линеек можно проиллюстрировать примером.

Если требуется коммутировать 4096 линеек, использование известного дешифратора 121 требует 3 40%Гй= 3 64 192 ключа и

64 трансформатора, Использование же описываемого дещифратора потребует всего

5 4096 = 5 ° 16 = 80 ключей к 16 тйексформаторов, Значительно уменьшается так60734 1 же количество интегральных логнческих схем, требуюшихся для коммутации ключей»

Фсрмула, изобретения

Дешифратор оперативного запомннаюшего устройства по авт, св, ¹ 491210, о тл к ч а ю ш н и с я тем, что, с целью. по вышения: надежностй и упрошенный дешнфрато?-.io ра, он содержит четвертые дополннтельные диоды, дополнительный трансформатор, третьи и четвертые транзисторные:ключи и до полнительные обмотки трансформаторов, конины которых подключены соответственно к . 35 горизонтальным координатйым пинам, а начало кансдой дополнительной обмоткн трансформатора соединено с катодом одного из первых н анодом одного из вторых дополнн- тельных диодов, аноды н катоды которых 20 подключены соответственно к коллекторам, третьего и четвертого транзисторйых ключей одни концы дервой и второй обмоток допол нительного трансформатора соединены с выходами стабилизаторов тока, -другие - с анодами диодов, средняя точка третьей обмотки дополнительного трансформатора соеди.нена с шиной нулевого потенциала, концы, соответственно, - с анодами третьих допол нительных диодов и анодами. четвертых дополнительных диодов, катоды которых подключены к коллекторам четвертых транзисторных ключей, эмиттеры четвертых транзисторных ключей соединены. с эмитгерами третьих транзисторных ключей, базы которых подключены к шине нулевого потенцнала, Источники информация, принятые во внимание при экспертизе:

1. Лашевскнй Р. A. Запомннаюшие устройства sa МФП, Энергия", 1969, с. 66.

2. Авторское свидетельство ¹ 491210, кл. Н ОЗ К l3/247, 1874.

607341

Составитель И, Рудаков

Редактор Л, Тюрина Техред М, Борисова КорректорЕ, Папа

Заказ 2623/43 Тираж 1086 Подписное

UHHHllH Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Филиал ППП Патент", г, Ужгород, ул. Проектная, 4

Дешифратор оперативного запоминающего устройства Дешифратор оперативного запоминающего устройства Дешифратор оперативного запоминающего устройства Дешифратор оперативного запоминающего устройства 

 

Похожие патенты:

Изобретение относится к полупроводниковым запоминающим устройствам для автоматического предзаряда строчной цепи
Наверх