Многовходовой многоразрядный сумматор частотно-кодированных чисел

 

eeeceesHAN ц Пщ-таНГп.ЯКАМ в е) СОюз Сбавя."и! Б

С@ци@пмстим@@ии;-:

Республии

-., -:TÎÐÑÈÎÌÓ СвйДИИЛЬСУВМ (6l) Дополнительное к аат. саид-ау(22) Заявлено 23.09.74 (21) 2062286/24 с присоединением заявки № (51) М. Кл.

G 06 Г 7/50

Гююрюрстее июй::,-."., ;и:.й

Яюветю Миииютрюю СьР юю делам изююретеиий и ютирытий

" (23) Приоритет (53) 25 (43) Опубликоаано15.08,76. бюллетень № 30

1 (45) Дата опубликования описания 23.11.76

УДК 681.3 (088.8) (72) Авторы изобретения

Б. A. Капабеков, В. М. Малафеев, H. А. Мурадян и В. М. Тузов

МосковСкий ордена Трудового Красного Знамени электротехнический ч институт связи (54) МНОГОВХОДОВОЙ МНОГОРАЗРЯДНЫЙ СУММАТОР ЧАСТОТНО

КОДИРОВАННЫХ ЧИСЕЛ

Изобретение Относится к области автома-1 тики и цифровой вычиспитепьнои техники и .;предназначено дпя испопь=-Ования в вычисли-, ( тепьных устройствах, работающих с частотным. кодированием информации.

Известны многоразрядные сумматоры

::; гно-кодированных чисел $1), недостатком которых явпяется невысокая точность ра боть .

Наиболее близким по технической суш- 10 ности к данному изобретению явпябтся мно горазряднь и сумматор частотно-кодированных чисел, каждый разряд которого содержн CMeOmòåÄÈ,„П ПО Оаъre фИПЬтРЫ И КПЮЧИ, B также генератор ча;т 1т и генератор цифр 21. 15

Недостаток работы такого сумматора eîo стоит в том, что число слагаемых на входе не может быть "oïüøå двух, а дпя сложения бопьшего числа слагаемых необходимо юбъединять сумматоры,,чтО привОдит к резкОму я() увеличению объема оборудования и снижает быстродействие.

Цевью изобретения является повышение

Фыс т,;,О6ейс твин сумматора .

З a достигается тем„что в каждом раз р ряде сумматора вход каждого предыдущего смесителя первой группы соединен с выходом последующего смесителя той же группы, выход последнего, и + 4 -ro где ъ -чиспо слагаемых) смесителя первой,груп цл подключен ко входам чъ попосовых фильтров того же разряда, выход каждого полосового фильтра соединен с сигнальными входами соответствующего ключа и смесителя второй группы, выходы ключей соединены с выходом переноса разряда, управпяюшие входы ключей соединены с соответствующими выходами генератора цифр, управляющие входы смесителей второй группы соединены с соответсч вуюшими выходами генератора управляющих частот, а выходы ««с выходом суммы соответствующего разряда сумматора, первый вход первого смесителя первой Группы соединен с соответствующим выходом генератора управляющих тастот,. вторые входы сме ситепей первой группы соединены с соответ- ствующими входами сумматора, На чертеже показана блок-схема 1:го раб4 ряда сумматора, 525090

Сумматор содержит суммирующие смеси- „ тели 1-5, полосовые фильтры 6-9, выходные

)ключи 10-13, выходные сдвигающие смеси тели 1417, генератор цифр 18 и генератор управляемых частот 19.

Сумматор работает. следующим образом.

На первый вход смесителя 1 поступает сигнал переноса из предыдущего разряда, а ! на второй вход - частота сдвига У >, Ha первые входы смесителей 25 поступают знац чения 1 -го разряда слагаемых,i а на вторые входы - сигна,> представляющий собой результат сложения в предыдущем смесителе.

Таким образом, на выходе последнего

o ì e смесителя 5 имеем сигнал с 15 частотой соответствующей результату суммированйя, который поступает на попосовые фильтры 6 9.

В полосу пропускания фильтра 6 попадают частоты, соответствующие значениям суммы щ

О, 1, 2, 3. В полосупропускания остальных фильтров попадают частоты, соответствующие значениям суммы: для фильтра 7 - 10, 11, 12, 13; для фильтра 8 - 20, 21, 22, 23; для фильтра 9 — 30, 31, 32, ЗЗ.

Таким образом, сигнал суммы появляется на выходе одного иэ полосовых фильтров.Далее сигналы суммы поступают на первые входы сдвигаюших разностных смесителей 14-»17, на вторые Йходы которых подается такая ЗО частота сдвига Г от генератора 19, которая обеспечивает возвращение сигнала суммы в начальный диапазон частот. Выходы всех сдвигающих смесителей объединены и являются выходом суммы S . Отфильтро- 35 ванный сигнал поступает на входы ключей

10-13, которые образуют признак переноса в следующий разряд. Сигнал на выходе соответствующего ключа появится только в том случае, когда есть сигналы на обоих его входах. На первые входы этих ключей подаются сигналы с выходов соответствую»

l щих полосовых фильтрои, а на вторые входы все время подается сигнал с частотой, указывающей величину переноса, который будет передаваться в следующий разряд при данном значении результата суммирования. Так, в полосу фильтра 6 попадают значения суммы, у которых перенос равен нулю, следовательно, на второй вход ключа 10 всегда подает 0 ся частота f . Аналогично, на вторых входах ключей присутствуют сигналы с час тотами: для ключа 11 - 3, для ключа 1 2 для ключа 1 3 $, . oT гене ри1 Ор 1 цифр 18„Вьгкоды ключей объединяются и являются выходом Il переноса в следующий

1 разряд.

Предлагаемая схема многовходп ГО мяо горазрядного сумматора частокол: -- к .дп:. ованных чисел может работать с бо:ы.ппп1 числом слагаемых и на современном уровне техники может быть выполнена в микроминиатюрном виде по гибридной технологии.

Формула изобретения

Многовходовои миогоразрядныи сумматор

I частотнс -кодированных чисел, каждый разряд которого содержит смесители, полосовые филь- . тры и ключи, а также генератор управляемых частот, и генератор цифр, о т л и ч а ю— ш и и с я тем, что, с целью повышении быстродействия, в каждом разряде суммато» ра вход каждого предыдущего смесителя первой группы соединен с выходом последующе» го смесителя;той же группы, выход последнего и +4 -ro (где -и — число слагаемых) смесителя первой группы подключен ко azoдам. и полосовых фильтров roro же разряда,. выход каждого полосового фильтра соединен с сигнальными входами соответствующего ключа и смесителя второй группы, выходы ключей соединены с выход м переноса рад. ряда, управляющие входы ключей соединены с соответствующими выходами генератора цифр, управляющие входы смесителей второй группы соединены с соответствующими выхо=дами генератора управляющих частот, в вы= ходы, — с выходом суммы соответствующего разряда сумматора, первый вход первого смесителя первой группы соединен с .-, -от- ветствующим BbixolioM генератора упр -алпк щих частот, вторые входы смесителей первой

Группы соедийеьы с соответствующими входами сумматора.

Источники информации, принятые во:ч::..

1 ,мание при экспертизе: !

1. Авт. св. ¹ 204709 кл. 6 06 Г 7/50, 1966 r.

2. В. В. Мальцев, Н. 1". Моторов и

В, N, Тузов, Устройство для проведения элементарных арифметических оп раций и произвольных системах счисления, сборник

"Многозначные элементы и структуры" под ред. Сигорского, 1967 г.. стр, 183-189 (прототип).

Составитель И. Шепилова

Редактор H. Калинсхая Терсред H. Анарейчух Корректор Б. 10гас

За каз, >04 3/589 Я Q с f П одлмс ное

Ш(ИИПИ Государственнохо комитета Совета Министров СС<..E по делам изобретений и Жхрытий 1 дОд г.; р, f>

Филиал ППП "Патент", р. У)кгород, ул. Проектнан„

Многовходовой многоразрядный сумматор частотно-кодированных чисел Многовходовой многоразрядный сумматор частотно-кодированных чисел Многовходовой многоразрядный сумматор частотно-кодированных чисел 

 

Похожие патенты:

Сумматор // 519709

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх