Запоминающее устройство с защитой информации от разрушения

 

!

1Ц 580587

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 01.06.76 (21) 2367298/24 с присоединением заявки ¹ (23) Приоритет (43) Опубликовано 15,11.77. Бюллетень № 42 (45) Дата опубли!кования описания 08.02.78 (51) М. Кл. G 11С 29/00

Государственный комитет

Совета Министров СССР (53) УДК 681.327(088.8) по делам изобретений и открытий (72) Авторы изобретения

В. В. Васильева, И. H. Лукичев, В. Л. Найфельд и Г. В. Рог (71) Заявитель (54) ЗАПОМИНАЮ1ЦЕЕ УСТРОЙСТВО С ЗАЩИТОЙ

ИНФОРМАЦИИ OT РАЗРУШЕНИЯ

Известны запоминаю!цис устройства с защитой информации от paepyii3eii»sl. В одном из известных устройств с целью защиты информации от разрушения производится периодическое восстановление хранпмои информации jl J. Однако в этом устроистве перезапись ишрормации производится после кажЛого цикла считывания, что снижает период оора!ценп5! к устройству. Из известных устропсти напболсс близким к изобрстсни!о яи.!ястся запомни 1!ощсс уст130йс1во с зап;итой информации от разрушснпя, содержащее счет IIIIc> олОк IIOJI) ïoñT051IIHOÉ и а мя 1 !1> 1!Одключспныи к блоку управления и блоку коммутации напряжения питания 2). Ь этом устроиствс для формирования сигнала регенерации используется счетчик, максимальный результат счета которого соответствует максимально31у интервалу времени хранения информации без разрушения. Зто устройство характеризуется большим количеством оборудования, необходимого для выдачи сигнала регенерации, так как в устройстве предполагается наличие программного блока, выдающего сигнал перезаписи в то время, когда обращение к устроистиу не производится. 11ри пропадании питания счетчик может терять свое состояние, если не принять специальных мер для его сохранения. К числу таких мер относится введение дополнительного источника ппташгя плн использование магнитных элементов.

Цель!о изобретения является упрощение н повышение надежности устройства. В описываемом устроистве это достигается тем, что оно содержит датчик контрольного сигнала и норогоиыи элемент, выход которого подключсll ко входу блока управления, а входы порогового элемента соединены с выходами датчика контрольного сигнала, входы которо!.о подключены к выходам блока управлсI I l I 5 I .

ill! фиг. 1 приведена структурная схема устронстиа; на фпг. 2 — схема олока коммутации напряжеш!я питания.

Устройство содержит блок полупостоянной

IiBiI5ITiI 1, состоящий из ячеек 2 памяти, например, на !51НО!1-транзисторах, входного регистра 3, выходного регистра 4 и дешифраТ0рВ 5, датчик б 150HTpoJIbHorо cHrHBJIB, HBпример ячейку памяти на МНОП-транзисторе такого ке типа„ что и ячейка 2, пороговый элемент 7. Выходы 8 н вход 9 блока 10 управления соединены, соответственно, со входами датчика b «13bi3 0 0 I iioporo13oro элемента 7, входы которого подключены к выходам датшка 6. Датчик b и пороговый элемент 7 образуют блок il формирования сигнала регенерации. Устройство содержит также блок 12

30 коммутации напряжения питания, вход 13 ко,580587

roporo подключен к блоку 10, а выход 14 — к блоку 1, и источник 15 питания. Блок 12 коммутации напряжения питания содержит интегрирующий элемент 16, выход которого подключен к управляющему входу переменного 5 резистора 17; в качестве резистора может быть использован транзистор.

В цикле считывания блок 10 опрашивает блок 11. Сигналы с датчика 6 сравниваются с напряжением порога элемента 7, соответст- IO вующим минимально допустимому напряжению сигнала. Если амплитуда сигнала с выхода датчика 6 ниже напряжения порога, то с выхода порогового элемента 7 па вход 9 блока 10 выдается сигнал перезаписи. 15

При пропадании питания опрос не производится, однако информация в датчике 6 не теряется, так как он выполнен, например, на

МНОП-транзисторе.

Для того чтобы в момент коммутации ис- 20 точника питания в режиме записи не возникало помех на управляюгцих цепях блока 10, сначала включается источник 15 питания, затем подается сигнал с блока 10 на блок 12.

На выходе интегрирующего элемента 16 по- 25 является сигнал с пологими фронтами, подаваемый на управляющий вход управляемого резистора 17, который коммутирует напряжение питания от источника 15 к блоку 1.

В результате наличия блока 12 существенно снижается величина помех, которые могут вести к ложной записи информации.

Таким образом, в описываемом устройстве, по сравнению с известным, повышается надежность хранения информации в течение длительного (практическп неограниченного) времени и обеспечивается защита от помех по цепи питания.

Формула изобретения

Запоминающее устройство с защитой информации от разрушения, содержащее блок полупостоянной памяти, подключенный к блоку управления и блоку коммутации напряжения питания, отличающееся тем, что, с целью упрощения устройства, оно содержит датчик контрольного сигнала и пороговый элемeíHò, выход которого подключен ко входу блока управления, а входы порогового элемента соединены с выходами датчика контрольного сигнала, входы которого подключены к выходам блока управления.

Источники информации, принятые во внимание при экспертизе

1. Патент Франции № 2204012, кл, G 11С

7/00, 1974.

2. Патент СШЛ № 3737879, кл. G 11С

7/00, 1973.

580587

Put. Z

Составитель В. Рудаков

Техред Н. Рыбкина

Корректор А. Степанова

Редактор Л. Тюрина

Подписное

Типография, пр, Сапунова, н

Заказ 272/15 Изд. л1о 107 Тирах< 738

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, 3(-35, Раушская наб., д. 4/5

Запоминающее устройство с защитой информации от разрушения Запоминающее устройство с защитой информации от разрушения Запоминающее устройство с защитой информации от разрушения Запоминающее устройство с защитой информации от разрушения 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх