Устройство синхронизации
Союз Советских
Социалистических
Республик
oi>661835 (61) Дополнительное к авт. свид-ву (22) Заявлено 281177(21) 2547322/18-09
Н 04 ?. 7/06 с присоединением заявки ¹ (23) Приоритет
Государственный комитет
СССР по делам изобретений и открытий
Опубликовано 05Q5.79 Бюллетень ¹ 17 (53) УДК 621. 394. .662 (088.8) .Дата опубликования описания 050579 (72) Автор изобретения
А.A. Ротарь ( (71) Заявитель (54) УСТРОЙСТВО СИНХРОНИЗАЦИИ
Изобретение относится к технике связи и может использоваться в системах синхронного приема.
Известно устройство синхронизации, содержащее последовательно соединенные задающий генератор, блок добавления-вычитания, делитель частоты и блок фазовой автоподстройки частоты (ФАПЧ), выход которого подключен к другому входу блока добавления-вы- 10 читания, а входы соответственно соединены с выходом задающего генератора и выходом демодулятора (1).
Однако это устройство имеет невысокую помехоустойчивость. 15
Цель изобретения — повышение помехоустойчивости. . Для этого в устройство синхрониза- .ции, содержащее последовательно сое- диненные задающий генератор, блок 20 добавления-вычитания, делитель частоты и блок фазовой автоподстройки частоты (ФАПЧ), выход которого подключен к другому входу блока добавления-вычитания, а входы соответствен
„э5 но соединены с выходом задающего генератора и выходом демодулятора, введены последовательно соединенные .преобразователь кода, блок усреднения и блок управления, выход которого 30
2 подключен к дополнительным входам блока ФАПЧ, блока усреднения и делителя частоты, выход которого подключен ко входу преобраэбвателя кода, другой вход которого соединен с выходом демодулятора. ,на чертеже изображена структурная электрическая схема предложенного устройства.
Устройство синхронизации содержит задающий генератор 1, блок 2 добавления-вычитания, делитель 3 частоты, блок 4 фазовой автоподстройки частоты, демодулятор 5, преобразователь
6 кода, блок 7 усреднения и блок 8 управления.
Предложенное устройство работает следующим образом.
Выходной сигнал демодулятора 5 поступает на блок ФАПЧ 4 и вход преобразователя 6. кода. Блок ФАПЧ 4 через блок 2 добавления-вычитания с . помощью задающего генератора 1 подгоняет фазу выходного сигнала деЛителя
3 частоты к фазе выходного сигнала демодулятора 5.
Каждый значащий момент выходного сигнала демодулятора 5 является стробирующим сигналом для преобразовате- ля 6. ф,ф 1
661835
Формула изобретения
Составитель Т.Маркина
Редактор И.Марховская Техред 0 ° Андрейко Корректор A.Ãðèöåíêî
ЪММ:%Рй Ф Ъ. .
Заказ 2515/67 Тираж 774 Подписное
ЦБИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, 7(-35, Раушская наб., д. 4/5
Филиал ППП Патент, г.Ужгород, ул.Проектная,4
Таким образом, разность фаз значащего момента выходного сигнала демо= дулятора 5 относительно выходного . сигнала делителя 3, определяемая состоянием этого делителя 3, с помощью преобразователя 6 преобразовывается в величину веса значащего момента со знаком +, если разность фаз (дТ) 0,25,, или со знаком -, если разность фаз 10
0,25 Г ((дТ) < 0,75 Со
Если величина весов значащих моментов имеет положительное значение или равна нулю, то блок 8 управле- 15 ния не воздействует на делитель 3, блок ФАПЧ 4 и на преобразователь 6.
Если же величина весов значащих моментов имеет отрицательное значение, то блок управления 8 отмечает g0 момент переполнения блока 7 усреднения -и устанавливает в исходное состояние блок ФАПЧ 4 и преобразователь 6, а в делителе 3 сдвигает фазу выходного сигнала на полнериода.
При искажениях типа преоблада= ния менее 25% в выходном сигнале демодулятора 5 величины весов значащйх моментов сигнала будут принимать полоЖйтельные значения, если фазNpoaка установлена верно,.или отрицатель— ные значения, если произошла перефаэировка на полпериода (180 ).
B установившемся режиме или при малом фазовом рассо гласов анин э начительно смещенные во времени значащие моменты сигнала практически не оказывают влияния на работу устройства за счет усреднения этих смещений.
Устройство синхронизации, содержащее последовательно соединенные задающий генератор, блок добавления-вычитания, делитель частоты и блок фа-,зовой автоподстройки частоты (ФАПЧ), выход которого подключен к другому входу блока добавления-вычитания, а входы соответственно соединены с выходом задающего генератора и выходом демодулятора, о т л и ч а ю— щ е е с я тем, что, с целью повышения помехоустойчивости, введены последовательно соединенные преобразователь кода, блок усреднения и блок управления, выход которого подключен к дополнительному входу блока ФАПЧ, блока усреднения и делителя частоты, выход которого подключен ко входу преобразователя кода, другой вход которого соединен с выходом демодулятора.
Источники информации, принятые во . внимание при экспертизе
1 ° Авторское свидетельство СССР
9482023, кл. H 04 L 7/02, 1975.