Постоянное запоминающее устройство

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистические

Республик

""влено09.08. 78 (21) 265З868 с присоединением заявки РЙ (23) Приоритет

Опубликовано 15.09.80. Бюллетень Ю- 34

Дата опубликования описания 18.09.80 (5I )Ì. Кл.

G 11 С 17/00

Государственный комитет по делам нзобретеннй н аткрытнй (53) УДК 681.327.

6(088,8) (72) Авторы изобретения

И. Я. Козырь, Л.А. Коледов и О. А. Петросян

1

Московский институт электронной тех (71) Заявитель (54) ПОСТОЯННОЕ ЗАПОМИНАИШЕЕ УСТРОЙСТВО

Изобретение относится к области вы числительной техники и макет быть использовано в устройствах обработки двоичной информации в качестве постоянной памяти подпрограмм, табличных данных, генераторов символов, функций и преобразователей коцов.

Известно постоянное запоминающее устройство (ПЗУ), которое соцержит адресный дешифратор, горизонтальные и вертикальные шины, шифратор, Водноматричиый ттакопитель, разделенный на секции (информационные зоны) P).

Необходимость использования большого количества выходных усилителей при построении ПЗУ большой емкости приводит к усложнению устройства, уменьшению быстроцействия и снижению нацежности его работы.

Наиболее близким техническим решением к данному изобретению является устройство, в котором информация заносится в технологическом процессе с помощью циоцов, матричного накопи2 теля, содержащее адресный дешифратор, диодно-матричный накопитель, шифратор, группы вентилей. Горизонтальные шины накопителя соединены с соответствующими выходами адресного дешифратора, вертикальные шины — с первыми входами соот ветствующих вентилей, вторые входы вентилей каждой секции объединены и подктпочены к соответствующей шине управления. Выходы одноименных венто типей объединены между собой и подключены к соответствующим входам шифратора 2 .

Нецостатками этого устройства являются использование большого количества

15 вентилей, что приводит к успакнению уст ройства и технологии его изготовлеиия, увеличению потребляемой мощности, умень шению быстродействия и снижению йацежности его работы.

Цепью изобретения является упрсвцение устройства и повышение надежности.

Поставленная цель цостигается тем, что в постоянное запоминающее устройст7639 69

4 цы согласующих элементов каждой секции объединены и подключены к соотдк- ветствующим выходам адресного дешифд» ратора второй ступени 2.

3 во, содержащее адресный дешифратор первой ступени, соединенный со входами входных усилителей, выходы которых по

Ф лючены к матричному накопителю, выхо ные усилители, входы которых подклю5 чены к матричному накопителю, введены адресный дешифратор второй ступени и согласующие элементы, подключенные к матричному накопителю и соответствующим выходам адресного дешифратора второй ступени .

Такое устройство позволяет упростить схему и повысить надежность работы благодаря введению согласующих элементов и адресного дешифратора второй ступени, что исключает необходимость применения дополнительных элементов. Благодаря. применению входных и выходных усилителей, устройство непосредственно по входам и выходам может работать с логическими элементами типа ТТЛ.

На чертеже представлена электрическая схема предлагаемого устройства.

ПЗУ содержит дешифраторы первой 1 и второй 2 ступени, причем каждый вход 25 адресного дешифратора первой ступени

1 подключен к базе первого транзистора, 3 соответствующего входного усилителя

4, выполненного на двух транзисторах.

Коллектор первого транзистора 3 сое1 динен с шиной "земля, эмиттер подкФ лючен к базе второго транзистора 5, и через резистор 6 к шине источника пита-: ния. Коллектор второго транзистора 5 подключен к шине источника питания, при этом эмиттер второго транзистора

1. /

5 подключен к соответствующей горизонтальной шине 7 диодно-.матричного накопителя 8. Вертикальные шины 9 каждой секции накопителя 8 подключены к одноименным базам первых транзисторов

10 соответствующего выходного усилителя 11, эмиттеры которых. объединены и подключены к базе второго транзис»

Tope 1 2, DpH e BMHTTep BTopopo тран- 45 зистора 12 через диод 13 соединен с базой третьего транзистора 14. База третьего транзистора 14 через резистор

15 соединена с шиной земля", причем эмиттер каждого первого транзистора

l0, коллекторы второго 12 и третьего транзисторов 14 через соответствующие резисторы 16,17 и 18 подключены к шине источника питания, коллекторы всех первых транзисторов 10 и эмиттер третьего транзистора 14 подключены к шине "земля", причем вертикальные шины 9 подсоединены к согласующим элементам 19, при этом вторые конПЗУ работает следующим образом.

С выхода адресного дешифратора первой ступени на соответствующий входа(а.

=l,2, ..., 6 ) входного усилителя подается высокий уровень напряжения, а на остальные входы (0 -1) подаются низкие уровни напряжения. Кроме этого с вьиода адресного дешифратора второй ступени на соответствующие шины (по одному в каждой секции) подается высокий уровень напряжения, а на остальные вертикальные шины (0 -1 в каждой секции) подаются низкие уровни напряжения. При этом из-аа подачи высокого уровня напряжения на вход ъ выбираеся соответствующая a - тая горизонтальная шина, а из-за подачи высокого напря-жения на соответствующие вертикальные шины (по одному в каждой секции) выбираются эти шиньон При этом, если в пересечениях вертикальной и горизонтальной шин накопителя имеется диод, то на входе выходного усилителя выбирается высокий уровень напряжения и на соответствующем выходе считывается низкий уровень напряжения, и наоборот, если в пересечении горизонтальной и вертикальной шин диод отсутствует, то на выходе усилителя выбирается низкий уровень напряжения. В результате считывается п - разрядное двоичное слово.

Предварительные расчеты показали, что применение предлагаемого ПЗУ даст существенный экономический эффект.

Формула изобретения

Постоянное запоминающее устройство, содержащее адресный дешифратор первой ступени, соединенный со входами входных усилителей, выходы которых подключены к матричному накопителю, выходные усилители, входы которых о подключены к матричному накопителю, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства и повышения его надежности, в него введены адресный дешифратор второй ступени и согласующие элементы, подключенные к матричному накопителю и соответствую5 щим выходам адресного дешифратора второй ступени.

Источники информапии, принятые во внимание при експертизе

763969 6

1. Авторское свидетельство СССР

% 371616, кп, Cj 11 С 17/00, 1973, 2. Авторское свидетельство СССР

14 461451, кл. (j 11 С 17/OO 1975

f прототип) е

Составитель В. Муратов

Редактор Н. Каменская Техред Ж. Кастелевцч Корректор Е Папп

Заказ 6292/45 Тираж 662 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

11SOS5, Москаа, Ж-35, Раушская наб., д, 4/5

Филиал ППП Патент», r. Ужгород, ул. Проектная, 4

Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх