Буферное запоминающее устройство с автономным контролем

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистические

Республик

763973 (61) Дополнительное к авт. свил-ву (22)Заявлено 03.01.78 (21) 2564222/18-24 (5 I ) M. Кд.

G 11 С 29/00

G 11 С 7/00 с присоединением заявки J%

Говударстввлкык комнтет (23) Приоритет ао делам нзобретекий и открытий

Опубликовано 15.09.80. Бюллетень № 34

Дата опубликования описания 15.09.80 (53) УДК 681.327 (088.8) О. С. Сосницкий, B. E. Мержвинский и H. l1. Мацуев (72) Авторы изобретения (71) Заявитель (54) БУФЕ PHOE ЗА ПОМИНА ЮЩЕЕ УСТРОЙСТВО

С АВТОНОМНЫМ КОНТРОЛЕМ

Изобретение относится к запоминающим устройствам и может быть использовано в аппаратуре передачи информации.

Известны буферные запоминающие устройства с автономным контролем (1) и (2).

Одно из известных устройств используется для запоминания информации, представленной в виде групп десятичных чисел, отделяемых друг от друга граничным кодом 111.

Это устройство содержит регистры сдвига и схему управления ими. Недостатками этого устройства являются сложность схемы управления и невозможность отбраковки ошибочной информации в процессе ее считывании.

Из известных устройств наиболее близким техническим решением к данному изобретению является буферное запоминающее устройство с автоном ным контролем, содержащее регистры сдвига, реверсивный счетчик, выходы которого подключены ко входам дешифратора (2).

Недостатком этого устройства является то, что оно обеспечивает считывание только правильной (по результатам контроля) информации, так как управление работой устройства осуществляется без учета контрольных сигйалов, Однако практика показывает, что инфор10 мация, поступающая в аппаратуру передачи данных (АПД), может содержать ошибки, обусловленные как технологическими причинами процесса ее сбора и подготовки, так и сбоями при ввоце в

АПД проконтролированттой информации.

Таким образом, в канал наряду с правильной поступает и ошибочная информацивт, что снижает достоверность передаваемой информации. Кроме того, известное устройство можно использовать в качестве буферного устройства только для послецовательно поступающей информации. В случаях, когда информация поступает в параллельном вице, что при

763973

3 перецаче данных наиболее часто имеет место, необходимо соответствующее увеличение объема аппаратурьь Укаэанные недостатки снижают надежность устройства.

Цель изобретения — повышение надежности устройства.

Укаэанная цель достигается тем, что устройство содержит дополнительный дешифратор и коммутаторы, причем информационные входы первого коммутатора и входы дополнительного дешифратор а подключены к выходам соответствующих регистров сдвига, выход дополнительного цешифратора соединен с одним из входов реверсивного счетчика и первым управпяющим входом первого коммутатора, второй управляющий вход которого подключен к выходу дешифратора состояния реверсивного счетчика и одному иэ входов второго коммутатора, другие входы которого соединены с одним из входов устройства, а выход — с управляющими входами регистров сдвига.

На чертеже изображена структурная схема прецложенного устройства.

Устройство содержит регистры сдвига 1, инфор мационные входы которых являются входами устройства, а выходы соединены с входами дополнительного цешифратора 2, служащего для опреде-. ления комбинации граничного кода, и первого коммутатора 3.

Выход дешифратора 2 подключен ко входу считывания реверсивного счетчика 4 и к первому управляющему входу коммутатора 3. Вхоп записи реверсивного счетчика 4 является контрольным входом устройства, а выходы соединены с входами дешифратора 5, служащего для пешифрации нулевого состояния реверсивного счетчика. Выход дешифратора подключен ко второму входу коммутатора 3 и вхоцу управления второго коммутатора 6 |Выход коммутатора 6 соединен с управляющими входами регистров сдвига 1, а два других входа соецинены с входами устоойства.

Устройство работает следующим образом. В исходном состоянии реверсивный счетчик 4 и регистры сдвига

1 установлены в нулевое положение, а коммутатор 6 обеспечивает синхронизацию тактов управления регистрами 1 от сигналов устройства счи» тывания информации (не показано). С выходов регистров сцвига 1 через коммутатор 3 считывается код Пусю

4

Информация от устройства считывания, начиная с граничного коца, поразрядно записывается в регистры сцвига 1, первый разряд — в первый регистр, второй разряд — во второй регистр и т.д. B момент появления второго граничного кода, который свидетельствует о конце первого сообщения, при условии правильности записанной в регистры эа это время информации, на вход реверсивного счетчика 4 из контрольного устройства (не показано) поступает сигнал, записывающий." в .него ециницу.

С прихоцом граничного кода после каждого следующего правильного сообщения соцержи мое реверсивного счетчика 4 увеличивается на единицу. B случае обнаружения ошибки появление граничного кода не сопровожпается сигналом из контрольного устройства, т.е. содержимое реверсивного счетчика 4 не изменяется.

После заполнения регистров сдвига

1 на их выходах появляется граничный код, что фиксируется дешифратором 2, сигнал с которого поступает на вхоц считывания реверсивного счетчика 4, уменьшая его соцержимое на единицу, и поцтверждает разрешение считывания информации из регистров через коммутатор 3 в АПД. Таким образом, соцержимое реверсивного счетчика 4 соответствует количеству правильных сообщений в регистрах сдвига 1, еще не считанных в АПД.

В случае записи в регистры сдвига 1 сообщения, содержащего ошибку, после считывания иэ них в АПД последнего правильного сообщения реверсивный счетчик 4 окажется в нулевом состоянии.

При этом сигнал с цешифратора 5 поступит на вход коммутатора 3, который с этого момента выдает в АПД служебный коц "Ожидание, позволяющий не прерывать передачу, т.е. исключает повторение процедуры вхождения в связь после устранения обнаруженной ошибки (вызов абонента, фазирование и т.ц.).

Кроме того, так как в момент обнаружения ошибки производится останов устройства считывания, этот же сигнал через коммутатор 6 обеспечивает синх« ронизацию тактов управления регистрами от сигналов АПД.

После устранения ошибки информация вновь вводится в регистры сдвига

1, начиная с забракованного сообщения, а не с начала массива, что было бы

5 7 необходимо при прерывании передачи.

При появлении на выходе регистров 1 граничного кода первого правильного сообщения сигнал с дешифратора 5 через коммутатор 6 опять обеспечивает синхронизацию тактов управления регистров от синхросигналов, а при появлении первого граничного кода на выходе регистров 1 сигнал дешяфратора 2 опять разрешает считывание через коммутатор 3.

Таким образом, описанное устройство обеспечивает повышение достоверности передаваемой информации за счет исключения считывания ошибочных сообщений без прерывания передачи, Следует отметить, что использование для управления регистрами только одногореверсивного счетчика со значительно упрощенным дешифратором его состояния позволило получить указанный эффект даже при некотором уменьшении объема аппаратуры.

Фор.мула изобретения

Буферное запоминающее устройство с автономным контролем, содержащее

63973 6 регистры сдвига, реверсивный счетчик, выходы которого подключены ко входам дешифратора, отличающееся тем, что, с целью повышения нацежности устройства, оно содержит дополнительный дешифратор и коммутаторы, причем информационные входы первого коммутатора и входы дополнительного дешифратора подключены к выходам соот10 ветствующих регистров сдвига, выход дополнительного цешифратора соединен с одним из входов реверсивного счетчика и первым управляющим входом первого коммутатора, второй управляющий вход

15 которого подключен к выходу цешифратора и одному из входов второго коммутатора, другие входы которого соединены с одними из входов устройства, а выход - с управляющими входами р щ гистров сдвига.

Источники информации, принятые во внимание при экспертизе

1. Патент США % 3469085, кл. (д 11 С7/00,,1969.

2. Патент Великобритании Мю 1472210, кл. 5 11 С 7/00,. 1977 (прототип).;

ВНИИПИ Заказ 6292/45, Тираж 662 Подписное филиал ППП "Патент, r.Óæãîðîä,óë.ÏðîåKòHàÿ, 4

Буферное запоминающее устройство с автономным контролем Буферное запоминающее устройство с автономным контролем Буферное запоминающее устройство с автономным контролем 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления
Наверх