Устройство для контроля интерфейса

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВЫД ТИЛЬСТВУ

Союз Советских

Социалистических

Республик

822192

l (61) Дополнительное к авт. свид-ву (22) Заявлено 040779 (21) 2807650/18-24 с присоединением заявки ¹ (23) Приоритет

Опубликовано 150481. Бюллетень № 14

Дата опубликования описания 150481 (51) М. К„.з

С 06 F 11/26

Государственный комитет

СССР по делам изобретений и откр ыти и (53) УДК 681.3 (088. 8) (12) Авторы изобретения

Н.A. Романенко и С.A. Стремин (11) Заявитель (54) устРОЙстВО для кОнтРОля интеРФейсА

Изобретение относится к вычислительной технике и может быть использовано для контроля и локализации неисправностей, связанных с нарушением последовательности обмена управляющими сигналами между .каналом и устройством управления периферийными устройствами.

Известно устройство для контроля интерфейсных сигналов, содержащее узел контроля, информационные шины, шины управляющих сигналов и специальные шины, на которых сигнал появляется в случае ошибки, связанной с непра:ильной четностью на информационных шинах при обмене управляющей информацией или данными (1).

Однако данное устройство не позволяет определить неисправности, связанные с неправильной последовательностьЮ самих управляющих сигналов.

Наиболее близким по технической сущности и достигаемому эффекту является устройство для контроля интерфейса канала ЕС-4035 (Ц53.057, 003.ТО), содержащее входные селекторы, входы которых являются входами устройства, селектор наличия ошибки, триггер ошибки, причем выходы входных .селекторов соединены с соотt ветствующими входами селектора ошибки, выход которого соединен с входом установки в 1 триггера ошибки, шина сигнала сброса ошибки соединена входом установки в 0 триггера ошибки, а выход триггера ошибки соединен с шиной сигнала ошибки.В устройстве кроме контроля по четности на информационных шинах предусмотрен контроль достоверности управляющих сигналов (2) .

Однако данное устройство не позволяет точно определить адрес

15 ошибки.

Цель иэобретения — повышение эффективности контроля за счет локализации неисправности.

Поставленная цель достигается

20 тем, что в устройство для контроля интерфейса, содержащее входные селекторы, входы которых являются входами устройства, шину сигнала ошибки, шину сброса сигнала ошибки, введены и-разрядный регистр кода ошибки и элемент ИЛИ, причем выходы входных селекторов соединены соответственно с единичными раэрядными входами регистра кода ошибки, шина

30 сброса сигнала ошибки соединена с

822192 из ПУ

1 2 3 4

0 0 0 1

0 0 1 0

0 0 1 1 . 0 1 0 0

0 1 0 1

0 1 1 0

1 0 0 0

1 0 0 1

1 0 1 .0

УПРА

-ИНФА

АДРА

ДАНА

АДРА

АДР A

УПРА

УПРА

УПРА

УПРА

BBPA

АДРА

F + G

Н.

ВБРА

УПРА

65 нулевыми разрядными входами регистра кода ошибки, выходы регистра кода ошибки соединены соответственно с входами элемента ИЛИ и являются выходами кода ошибки устройства, выход элемента ИЛИ соединен с шиной сигнала ошибки.

На фиг. 1 приведена схема устройстваг на фиг. 2 — алгоритм работы автомата блока сопряжения, вырабатывающего последовательность управляющих сигналов. Устройство содержит входные, селекторы 1-4, регистр 5 кода ошибки, шину 6 сброса сигнала ошибки, входные шины 7, элемент ИЛИ

8, шины 9-12 кода ошибки и шину 13, сигнала ошибки.

Для пояснения работы устройства опишем последовательность выборки каналом периферийного устройства, осуществляемую согласно ОСТ4.10,304.

000.

Последовательность начальной выборки:. на выходные шины канала выдается код адреса периферийного устройства (состояние В автомата сопряжения) и АДРК (адрес от канала), указывающий устройству о наличии на шинах адреса (состояние

0).В этом -ee состоянии выдается сигнал ВБРК (выборка от канала), по. которому устройство сравнивает адрес, выданный на выходные шины канала, с собственным адресом.

Если адреса не равны, то устройство отвечает сигналом ВБРА (обратная выборка - состояние С). При равенстве адресов устройство отвечает

Состояние О автомата сопряжения

Таким образом, в процессе выполнения последовательности. выборки .периферийного устройства, канал и блок сопряжения с периферийными устройствами обмениваются управляющими сигналами, сопровождающиг1H на шинах различную информацию. сигналом PABA (работа абонента).

Канал сбрасывает сигнал АДРК и ожидает (состояние Е) от устройства сигнала АДРА (адрес абонента), которым устройство указывает, что на входные шины канала выдан код адреса устройства.

Появление в этот момент других сигналов периферийного устройства:

УПРА (cocтояние абонента), ИНФА (информация абонента), ДАНА (данные абонента), BBPA (обратная выборка) являются ошибочными.

В качестве примера рассмотрим работу .устройства для контроля ин« терфейса в состояние Е автомата блока сопряжения. B этом состоянии ожидается сигнал АДРА. Если приходит ожидаемый сигнал„ "то автомат переходит в состояние, F. Если приходит ложный сигнал, например УПРА, 20 то конъюнкция состояния F и этого ложного сигнала приводит к установке в 1 4-го разряда регистра 5 кода ошибки, что приводит к появлению на шинах 9-12 кода 0001, который э5 определяет, что периферийное устройство выдало ложный сигнал УПРА вместо АДРА.

На шине 13 появляется сигнал ошибки при установке в 1 хотя бы одного триггера регистра кода ошибки. Аналогично в других состояниях автомата блока сопряжения появление ложных сигналов приводит к формированию на регистре 5 соответствующего кода ошибки, что представлено в таблице.

Полученный Значение разрядов сигнал регистра кода ошибки

Последовательность сигналов и характер передаваемой информации строго определены. Нарушение последовательности в результате какойлибо неисправности приводит к непредсказываемому нарушению в работе

ЭВМ из-38. возмсйкного искажения

822192 смысла принимаемой в канал информации.

Устройство для контроля интерфейса позволяет сократить время поис.ка неисправности за счет формирования специального кода, который указывает на неисправность.

Формула изобретения

Устройство для контроля интерфейса, содержащее входные селекторы, 10 входы которых являются входами уст» ройства, шину сигнала ошибки, шину сброса сигнала ошибки, о т л и ч а ющ е е с я тем, что, с целью повышения эффективности контроля, оно содержит и-разрядный регистр кода 15 ошибки н элемент ИЛИ, причем выходы входных селекторов соединены соответственно с единичными разрядными входами регистра кода ошибки, шина сброса сигнала ошибки соединена с нулевыми разрядными входами регистра. кода ошибки, выходы регистра кода ошибки соединены соответственно с входами элемента ИЛИ и являются выходами кода ошибки .устройства, вы-. ход элемента ИЛИ соединен с шиной сигнапа ошибки.

Источники информации, принятые во внимание при экспертизе

1. Патент Франции 9 2284927, кл. G 06 F 11/10, 1976.

2. Устройство для контроля интер-; фейса канала ЕС-4035 (Ц53.057.003.TO) (прототип).

822 192

0;, Ч

Q

Ъ

«3 х

Ъ о Ъ

I

Ъ«

М

I х

Составитель 3. Моисеенко

Техред.М,Федорнак КорректорО. Билак

Редактор A. Наурсков

Заказ 1856/75

Тираж 745 Подписное

BHHHIIH Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал Ш!П Патент, r. Ужгород, ул. Проектная, 4

Устройство для контроля интерфейса Устройство для контроля интерфейса Устройство для контроля интерфейса Устройство для контроля интерфейса 

 

Похожие патенты:

Изобретение относится к цифровой вычислительной технике, в частности к средствам автоматизации контроля и поиска неисправностей в устройствах с дискретным характером функционирования, и может быть использовано в автоматизированных комплексах отладки и ремонта цифровых устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации

Изобретение относится к системам управления телевидением и радиовещанием

Изобретение относится к цифровой вычислительной технике и может быть использовано в автоматизированных системах для контроля ЭВМ

Изобретение относится к области электрорадиотехники и может быть использовано для проверки функционирования DVD плеера

Изобретение относится к способу и системе отладки многоядерной системы с возможностями синхронной остановки и синхронного возобновления

Изобретение относится к области автоматики и цифровой вычислительной техники

Изобретение относится к испытательной технике и может быть использовано для диагностики функционирования микросхем оперативной памяти во всех отраслях микроэлектроники и радиотехники

Изобретение относится к средствам построения модели состояния технического объекта
Наверх