Устройство для обнаружения неисправностей

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИ ВТВЛЬСТВУ

Союз Советскиз

Социалистических республик (63) Дополнительное к авт. сеид-ву— (22) Заявлено 101279 (21) 2865505/18 24 (51)M, Кл.

G 06 F 11/26 с присоединением заявки Но (23) Приоритет—

Государственный квинтет

СССР. но дмаи нзобретеннй н открытнй (53) УДК 683. 325 (088.8) Опубликовано 23,11.81. Бюллетень Н9 43

Дате опубликования описания 231 181 (72) Авторы изобретения

А.М. Кувшинов, A.È. Иванец и В.A. Мокров

1 (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ НЕИСПРАВНОСТЕЙ

Изобретение относится к области вычислительной техники и может быть использовано для контроля неисправности цифровых блоков (микросхем) при серийном производстве.

Известно устройство для обнаружения ошибок, содержащее рекурентный регистр, блок памяти, блок сравнения,, блок управления Г13.

Недостатком указанного устройства является то, что контроль проверяемой схемы производится путем последовательного подключения контролируевжх точек ко входам рекурентного регистра. 15

При таком способе анализа рекурент проверяемой схема увеличивает общее . ,время контроля.

Известно устройство дйя контропя цифровых узлов, содержащее блок ввода,Ю блок памяти, регистр настройки, коммутатор, блок сравнения, блок управления, блок индикации j2).

Укаэанное устройство позволяет контролировать исправность цифровых узлов, сравнивая коды реакций с кодами эталонов на каждом такте цикла проверки.

Недостатком данного устройства является. черезмерное усложнение его 30 элементов при большом числе контролируеэжх выходов цифрового узла и при большом числе тактов проверки. При этом снижается надежность работы устройства, растут аппаратурные затраты и усложняется проверка его работоспособности в режиме самоконтроля.

Наиболее близким по технической сущности к предлагаемому является устройство для обнаружения неисправностей, содержащее генератор. тестов, формирователь импульсных сигналов, деыыфраторы окончания проверки одиночных неисправностей, исправности, индикатор, регистр. сдвига, накапливающий сумматор параллельного типа, сумматор (3).

Недостатком указанного устройства является его сложность, большое количество разнородных элементов, что уменьшает надежность работы и усложняет его проверку. Укаэанный недостаток особенно проявляется при проверке схем, имеющих большое число контролируе вис выходов.

Цель изобретения — сокращение оборудования при проверке цифровых блоков (микросхем), имеющих большое количество внешни с контролируеьвас контактов и длинный цикл проверки.

883912

Для достижения поставленной цели уотройство для обнаружения неисправностей, содержащее генератор синхроимпульсов, генератор теста, дешифратор окончания проверки, индикатор, блок сравнения кодов, постоянный запоминающий блок эталонного кода, 5 причем выход генератора синхроимпульсов соединен со входом генератора теста и входом объекта контроля, груп. па выходов генератора теста подключена к группе входов объекта контроля и к группе входов дешифратора окончания проверки, группа выходов постоянного запоминающего блока эталон" ного кода соединена с первой группой входов блока сравнения кодов, выход которого соединен с индикатором, содержит генератор серии п-импульсов, первый и второй элементы НЕ, и-разрядный сдвигающий регистр, элемент задержки, кольцевой регистр и регистр .20 записи результирующего кода, причем выход генератора синхроимпульсов соединен со входом генератора серии п-èìëóëüt=oâ, входом первого элемента

ИЕ, выход которого соединен со входом 2 синхронизации и-разрядного .сдвигающего регистра, вход управления сдвигом которого соединен с выходом генератора серии и-импульсов и входом второго элемента НЕ, группа выходов объекта контроля соединена с группой информационных входов и-разрядного сдвигающего регистра, выход которого соединен со входом кольцевого регистра, вход синхронизации которого соединен с выходом второго элемента НЕ, выход дешифрртора окончания дешифратора проверки соединен со входом элемента задержки, входом управления регистра записи результирующего кода, группа входов которого соединена с 40 группой выходов кольцевого регистра, вход управления которого соединен с выходом элемента задержки, вторая группа входов блока сравнения кодов соединена с группой выходов регистра записи результирующего кода.

На фиг. 1 приведена функциональная схема устройства; на фиг. 2 временное расположение импульсов синхронизации и импульсов с выхода генератора серии импульсов.

Устройство содержит генератор 1 теста, объект контроля 2 (микросхема), и-разрядный 3 сдвигающий регистр, элемент 4 НЕ, генератор 5 синхроимпульсов, генератор б серии п-импульсов, кольцевой 7 регистр, элемент 8 НЕ, дешифратор 9 окончания проверки, регистр 10 записи результирующего кода, элемент 11 задержки импульсов с выхода дешифратора 9 окончания проверки, блок 12 сравнения кодов, постоянный запоминающий блок 13 эталонного кода объекта контроля,. индикатор 14.

Устройство работает следующим образом.

Перед началом проверки производится начальная установка всех блоков устройства, имеющих элементы памяти, по входу начальной установки элементов памяти устройства. После командЫ начальной установки с выходов генератора 1 теста на входы объекта 2 контроля начинают поступать двоичные последовательности импульсов (тест) .

Параллельные коды реакций с выходов контролируемого блока поступают на информационные входы и-разрядного сдвигающего регистра 3, который преобразовывает параллельные коды реакций в последовательные коды. Эапись параллельных кодов реакций в п-разрядный сдвигающий регистр 3 производится импульсами с выхода элемента

HE 4, вход которого соединен с выходом генератора 5 синхроимпульсов.

Элемент HE 4 необходим для того, чтобы запись параллельных кодов реакций в регистр 3 не производилась в моменты смены кодов реакций на выходах объекта контроля.

После того, как произведена запись параллельного кода реакций в и --разрядный сдвигающий регистр 3, генератор б серии п-импульсов, управляемый импульсами синхронизации, выдает серию п импульсов сдвига, необходимых для сдвига параллельного кода реакций, преобразования его в последовательный код реакций на одном из тактов проверки.

Последовательный код Реакций вводится в кольцевой регистр 7, который синхронизируется серией и импульсов с выхода элемента HE 4, вход которого соединен с выходом генератора б серии и импульсов,,элемент 8 HE необходим для того, чтобы обработка последовательного кода реакций с выхода. регистра 3 не производилась в момент смены цифровой информации.

Преобразование параллельных кодов реакций в последовательные. ведется на каждом такте проверки. Временное расположение импульсов синхронизации с выхода генератора 5 и синхроим ульсов с выхода генератора б серии и-импульсов на одном из тактов проверки показано на фиг. 2П и б

Процесс генерации теста и работы всего устройства продолжается до появления на выходах генератора 1 теста комбинации, означакщий окончание проверки. В этот момент на выходе дешифратора 9 окончания проверки появляется импульс, который проходит на вход управления регистра 10 записи результирующего кода объекта контроля 2 и на вход элемента задержки 11, выход которого соединен со входом обнуления кольцевого регистра.

Импульс с выхода дешифратора 9 окончания проверки используется для

883912 перезаписи результирующего кода объекта контроля.

Элемент 11 задержки импульсов с выхода дешифратора 9 окончания проверки необходим для того, чтобы сначала переписать результирующий код объекта контроля 2 из кольцевого регистра в регистр 10 записи результирующего кода объекта контроля, а затем обнулить кольцевой регистр 7 перед началом нового цикла проверки.

Результирующий код объекта контроля, записанный в регистре 10, сравнивается в блоке 12 сравнения кодов с эталонным кодом объекта контроля.

Реэультат сравнения кодов выводится на индикатор 14. 15

Данное устройство целесообразно применять в системах самоконтроля различных цифровых приборов и устройств, так как аппаратурные затраты при его реализации невелики. 2О

В режиме самоконтроля выходы генератора 1 теста соединяются с инФормационными входами сдвигающего регистра 3 преобразования параллельных кодов в последовательные, а 25 вместо постоянного запоминающего блока эталонного кода проверяемого блока устанавливается постоянный запоминающий блок эталонного кода устройства. При неправильной работе re- З нератора тестов результирующий код, который будет записан в регистре 10 записи результирующего кода после проведения проверки не совпадает с эталонным кодом устройства. Результат проверки будет выведен на индикатор 14.

Таким образом, в предлагаемом устройстве осуществляется контроль тестовых последовательностей, подаваемых на входы объекта контроля и од- 40 новременно контроль остальных элементов устройства.

Формула изобретения

Устройство для обнаружения неисправностей, содержащее генератор синхроимпульсов, генератор теста, дешифратор окончания проверки, инди- 50 катор, блок сравнения кодов, постоянный запоминающий блок эталонного ко- . да, причем выход генератора синхроимпульсов соединен со входом генератора теста и входом объекта контроля, группа выходов генератора тес- . та подключена к группе входов объекта-контроля и к группе входов дешнфратора окончания проверки, группа выходов постоянного запоминающего блока эталонного кода соединена с первой группой входов блока сравнения кодов, выход которого соединен с индикатором, о т л и ч а ю щ е е с я тем, что, с целью сокращения бборудования устройства, оно содержит генератор серии п-импульсов, первый и второй элементы НЕ, и-разрядный сдвигающий регистр, элемент задержки, кольцевой регистр и регистр;записи результирующего кода, причем выход генератора синхроимпульсов соединен со входом генератора серии п-импульсов, входом первого элемента НЕ, выход которого соединен са входом синхронизации и -разрядного сдвигающего регистра, вход управления сдвигом которого соединен с выходом генератора серии и-импульсов и входом второго элемента НЕ, группа выходов объекта контроля соединена с группой информационных входов и-разрядного сдвигающего регистра, выход которого соединен со входом кольцевого регистра, вход синхронизации которого соединен с выходом вто- рого элемента НЕ, выход дешифратора окончания проверки соединен со входом элемента задержки,. входом управления регистра записи результирующего кода, группа входов которого соединена с группой выходов кольцевого регистра, вход управления которого соединен с выходом элемента задержки, вторая группа входов блока сравнения кодов соединена с группой выходов регистра записи результирующего кода.

Источники информации, принятые во внимание при экспертизе ..1 ° Авторское свидетельство СССР

В 488210, кл. G 06 F 11/02, 1975.

2. Авторское свидетельство СССР

9 498619; кл. G 06 F 11/00, 1976.

3. Авторское свидетельство СССР

М 514294, кл. G 06 F 11/04) 1976 (прототип).

8839 12

Составитель Н. Торопова

Редактор В. Еремеева Техред A.Ñàâêà. Корректор С. Шекмар

Заказ 10233/74 Тираж 748 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. умгород, ул. Проектная, 4

Устройство для обнаружения неисправностей Устройство для обнаружения неисправностей Устройство для обнаружения неисправностей Устройство для обнаружения неисправностей 

 

Похожие патенты:

Изобретение относится к цифровой вычислительной технике, в частности к средствам автоматизации контроля и поиска неисправностей в устройствах с дискретным характером функционирования, и может быть использовано в автоматизированных комплексах отладки и ремонта цифровых устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации

Изобретение относится к системам управления телевидением и радиовещанием

Изобретение относится к цифровой вычислительной технике и может быть использовано в автоматизированных системах для контроля ЭВМ

Изобретение относится к области электрорадиотехники и может быть использовано для проверки функционирования DVD плеера

Изобретение относится к способу и системе отладки многоядерной системы с возможностями синхронной остановки и синхронного возобновления

Изобретение относится к области автоматики и цифровой вычислительной техники

Изобретение относится к испытательной технике и может быть использовано для диагностики функционирования микросхем оперативной памяти во всех отраслях микроэлектроники и радиотехники

Изобретение относится к средствам построения модели состояния технического объекта
Наверх