Адресный блок для запоминающего устройства

 

АДРЕСНЫЙ БЛОК ДЛЯ ЗАПОМИШиСЩЕРО УСТРОЙСТВА, содержащий первьй и второй регистры адреса, о т л и ч а.ю щ и и с я тем, что, с целью повышения быстродействия блока , в него введены элемент сравнения и элемент И, первый вход которого подключен к выходу элемента, сравнения , второй вход является одним из управляющих входов блока, а выход элемента И соединен с управляющим входом первого регистра адреса, управляющий вход второго регистра адреса является другим управлякнцим входом блока, одни из входов элемента сравнения подключены к информационным входам первого и второго регистров адреса и являются информационными входами блока, выходы первого регистра адреса являются одними из выходов блока, выходы второго регистра адреса подключены к другим входам элемента сравнения и являются другими выходами блока.

(19) (11) СОЮЗ СОЕЕтСНИХ

О,ЮЛИ

РЕСПУБЛИК Ф

ОЛИСАНИЕ ИЗОБРЕ

Й АВТОЮСНСНЮ CggTSflhCTBV (21) 2613450/24 "24 (22) 03.05.78 (31} PV 2894-77 (32) 03.05.77 (33) ЧССР (46) 07. 11.84.Бюл. И 41 (72) Павел Кубин (ЧССР) (71) Выэкумиы устав математицких строю {ЧССР) (53) 681.327.6(088.8) (56) 1. Авторское свидетельство СССР

У 401997, кл. G 06 Р 9/00, С 11 С 7/00, 1971. .2. Авторское свидетельство СССР

У 422040, кл. С 11 С 7/00, 1972 (прототип). (54)(57) АДРЕСНЫЙ БЛОК ДЛЯ ЗАПОИИНАМЩЕГО УСТРОЙСТВА, содержащий первый и второй регистры адреса, о т— л и ч а.ю шийся тем, что, с целью повышения быстродействия блока, в него введены элемент сравнения и элемент И, первый вход которого подключен к выходу элемента. сравнения, второй вход является одйим иэ управляющих входов блока, а выход элемента И соединен с управляющим входом первого регистра адреса, управляющий вход второго регистра адреса является другим управлякнцим входом блока, одни иэ входов элемента сравнения подключены к информационным входам первого и второго регистров адреса и являются информационными входами блока, выходы первого регистра адреса являются одними иэ I выходов блока, выходы второго регистра адреса подключены к другим входам элемента сравнения и являются другими выходами блока.

1123055

Изобретение относится к вычислительной технике и может быть использовано в многоступенчатой запоминающей системе.

Известен адресный блок для запоминающих устройств, содержащий регистр операндов, регистр кода, регистр номеров блоков, разделенный на регистр номеров блоков программ и регистр номеров блоков чисел, счетчик, i0 блок обращения и элементы И f1) .

Недостатком этого блока являются большие аппаратурные затраты.

Наиболее близким техническим,решением к изобретению является блок для выбора адреса в накопителе с норазрядной органиэацией, содержащий дещифраторы, входы которых подключе ны к соответствующим выходам регистров, а выходы — к входам шифраторов 20 и блоков запоминающих элементов, схе— мы сравнения по количеству разрядов в коде адреса. входы которых подключены к одноименным входам регистров .и выходам шифраторов, а выходы — к,25 входам элемента ИЛИ (2) .

Недостатком известного блока является невысокое быстродействие при

его использовании в многоступенчатой запоминающей системе.

Целью изобретения является повышение быстродействия адресного блока.

Адресный блок содержит элемент 1 сравнения, первый 2 и второй 3 регистры адреса, служащие для хранения адресов соответственно выбранной и выделенной страниц, и элемент И 4. Регистры 3 и 2 имеют соответственно выходы 5„-5 и 61-6 (где к — разрядность регистров 3 и 2). Управляющие входы 7 и 8 блока служат для подачи сигналов запроса соответственно на выделение и перенос страниц. Блок имеет информационные входы 9 -9 .

Адресный блок используется в качестве управляющего устройства внешней запоминающей ступени в многоступенчатой запоминающей системе, включающей оперативно . запоминающее устройство как внутреннюю запоминающую ступень. В системе осуществляется страничный. обмен информацией между ее ступенями.

Адресный блок работает следующим образом.

В момент. когда внешняя ступень в многоступенчатой запоминающей сис:теме (не показана),находится в состоянии выполнения запроса на выде4 ление страниц для переноса ее во внутреннюю ступень, генерируется запрос на выделение страницы. Адрее этой страницы поступает на входы

9 -9 блока и, следовательно, на вхоПоставленная цель достигается тем, что в адресный блок для запоминающего устройства. содержащий первый и . З5 второй регистры адреса. введены элемент сравнения и элемент И, первый вход которого подключен к выходу элемента сравнения. второй вход является одним из управляющих входов блока.40 а выход элемента И соединен с уиравляющим входом первого регистра адреса, управляющим входом первого регистра адреса, управляющий вход второго регистра адреса является другим 45 управляющим входом блока, одни из входов элемента сравнения подключе" ны к информационным входам первого и второго регистров адреса и являются информационными входами блока, И выходы первого регистра адреса являются одними из выходов блока, выходы второго регистра адреса подключены к другим входам элемента сравнения и являются другими выходами блока. S5

На чертеже изображена структурная схема адресного блока. ды регистра 3. Одновременно поступает сигнал запроса на выделение страницы на вход 7 блока. Таким образом. в регистр 3 вводится адрес страницы, который выведен на носитель информации внешней запоминающей ступени. Затем отдельные адреса страниц, которые вызываются последовательностью запросов на перенос новой страницы, поступают на входы 9 — 9 < блока и, следовательно, на входы. регистра 2 и одни из входов элемента 1 сравнения, на другие входы которого поступает содержимое регистра 3. Б элементе 1 сравнения осуществляется сравнение адресов страниц и на его выходе генерируется сигнал, если перенос новой страницы из вызванного адреса непосредственно образует запрос сравнения .с учетом параметров и состояния блока памяти, образующего внешнюю запоминающую ступень. Сигнал с выхода элемента 1 сравнения поступает. на вход злемента И 4, а с каждым входным запросом на перенос новой страницы на второй вход элемента И 4 с вхоСоставитель В.Рудаков

Редактор 11.Пушненкова Техред Л.Микеш

Корректор М.Леонтюк

Заказ 8147/41 Тираж 574 Подписное

В11ИИПИ Государственного комитета СССР.по делам йзобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г.ужгород, ул.Проектная, 4 з 1123055 4 да 8 блока подается сигнал запроса внутреннюю запоминающую ступень. Дана перенос новой страницы. Сигнал с лее. адресный блок обрабатывает эавыхода элемента И 4 поступает на прос на выделение страницы по адревход регистра 2. В этом регистре за- су, хранящемуся в регистре 3, котопоминается адрес новой страницы. Пос- рый затем передается на выходы 5 -5

K ле окончания этого цикла в регистре блока. Далее адрес, хранящийся в ре3 запоминается адрес страницы, кото- гистре 2, передается на его выходы рый должен быть записан на носителе 6 -6 . информации внешней запоминающей сТу- Технико-экономическое преимущестпени, и в регистре 2 — адрес страни- 10 во предлагаемого адресного блока по цы, который должен быть перенесен сравнению с известным заключается в из внешней запоминающей ступени во его повышенном быстродействии.

Адресный блок для запоминающего устройства Адресный блок для запоминающего устройства Адресный блок для запоминающего устройства 

 

Похожие патенты:

Изобретение относится к полупроводниковым запоминающим устройствам для автоматического предзаряда строчной цепи

Изобретение относится к области программирования энергонезависимых накопителей

Изобретение относится к железнодорожной автоматике и используется в управлении транспортными средствами

Изобретение относится к созданию памяти в компьютере

Изобретение относится к полупроводниковым запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано при построении быстродействующих тактируемых запоминающих устройств большой емкости

Изобретение относится к устройству считывания заряда и к энергонезависимому запоминающему устройству с пассивной матричной адресацией

Изобретение относится к способу, направленному на ослабление мешающих напряжений, возникающих в устройстве хранения данных, имеющем пассивную матричную адресацию

Изобретение относится к системам и способам снижения энергопотребления в памяти, а более конкретно к ограничению энергопотребления числовых шин в банке памяти
Наверх