Устройство для автоматического контроля интегральных схем

 

УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО КОНТРОЛЯ ИНТЕГРАЛЬНЫХ СХЕМ, содержащее программируемый источник напряжения, первый повторитель, измерительный резистор, инвертор, сумматор , источник граничных значений, источник опорного напряжения, компаратор , коммутатор, блок подключения, задатчик кодов и команд, при этом первый вход программируемого источника напряжения подключен к выходу источника опорного напряжения, а его выход - к первому вьтоду измерительного резистора, второй вьшод которого через последовательно соединенные первый ключ коммутатора и первый ключ блока подключения соединен с клеммой для подключения выводов контролируемой схемы, к которой через последовательно соединенные второй ключ блока подключения и второй ключ коммутатора подключен вход первого повторителя, выход которого соединен с вторым входом программируемого источника напряжения и с входом инвертора, выход которого подключен к первому входу сумматора, второй вход которого соединен.с выходом программируемого источника напряжения , а выход - с первым входом компаратора , второй вход которого соединен с выходом источника граничных значений, вход которого подключен к выходу источника опорного напряжения , а вьпсод компаратора соединг н с выходом устройства, первая группа выходов задатчика кодов и команд соединена с управляющими входами клю чей блока подключения, вторая группа выходов задатчика кодов и команд соединена с управляющими входами ключей коммутатора, третья группа выходов задатчика кодов и команд соединена с управлякяцим входом измерительного резистора, четвертая группа выходов задатчика кодов и команд соединена с управлянщими входами программируемого источника напряжения, пятый выход задатчика кодов и команд соединен с входом источника опорного напряжения,шестая группа выходов задатчика кодов и команд соединена 4 О1 с управляющими входами источника граничных значений, отличаюСО щееся тем, что, с целью повышения точности контроля параметров, в него введены инвертирующий усилитель , второй повторитель, входной резистор, резистор обратной связи, суммирующий,резистор третий и четвертый ключи, запоминающий конденсатор , причем вход инвертирующего усилителя через входной резистор соединен с выходо сумматора и через резистор обратной связи - с выходом второго повторителя, а,выход через третий ключ - с первьм выводом запоминающего конденсатора, второй вывод

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

„„Я0„„1145311

4(s)) С 01 R 31/28

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3553492/24-21 (22) 04.02.83 (46) 15.03.85. Бюл. Р 10 (72) В.В. Белогуб, Б.И.Бровко и В.В. Еремин (53) 681.326.7(088.8) (56) 1. Авторское свидетельство СССР

Р 615432, кл. G 01 К 31/26, 1975.

2. Техническое описание тестера

Т-4502 статических параметров интегральных схем, ШЦМ3.430.002, Воронеж. (54)(57) УСТРОЙСТВО ДЛЯ АВТОМАТИЧЕСКОГО КОНТРОЛЯ ИНТЕГРАЛЬНЫХ СХЕМ, содержащее программируемый источник напряжения, первый повторитель, измерительный резистор инвертор, сумматор, источник граничных значений, источник опорного напряжения, компаратор, коммутатор, блок подключения, эадатчик кодов и команд, при этом первый вход программируемого источника напряжения подключен к выходу .источника опорного напряжения, а

его выход — к первому выводу измерительного резистора, второй вывод которого через последовательно соединенные первый ключ коммутатора и первый ключ блока подключения соединен с клеммой для подключения выводов контролируемой схемы, к которой через последовательно соединенные второй ключ блока подключения и второй ключ коммутатора подключен вход первого повторителя, выход которого соединен с вторым входом программируемого источника напряжения и с входом инвертора, выход которого подключен к первому входу сумматора, второй вход которого соединен. с выходом программируемого источника напряжения, а выход — с первым входом компаратора, второй вход которого соединен с выходом источника граничных значений, вход которого подключен к выходу источника опорного напряжения, а выход компаратора соединен с выходом устройства, первая группа выходов задатчика кодов и команд соединена с управляющими входами клю" чей блока подключения, вторая группа выходов задатчика кодов и команд соединена с управляющими входами ключей коммутатора, .третья группа выхо дов задатчика кодов,и команд соединена с управляющим входом измерительного резистора, четвертая группа выходов эадатчика кодов и команд соединена с управляющими входами программируемого источника напряжения, пятый выход задатчика кодов и команд соединен с входом источника опорного напряжения, шестая группа выходов задатчика кодов и команд соединена с управляющими входами источника граничных значений, о т л и ч а ющ е е с я тем, что, с целью повышения точности контроля параметров, . в него введены инвертирующий усилитель, второй повторитель, входной резистор, резистор обратной связи, .суммирующий резистор третий и четвертый ключи, запоминающий конденсатор, причем вход инвертирующего усилителя через входной резистор соединен с выходою сумматора и .через резистор обратной связи — с выходом второго повторителя, а выход через третий ключ — с первым выводом запоминающего конденсатора, второй вывод

1145311 которого соединен с общей шиной, первый вывод запоминающего конденсатора соединен с входом второго повторителя, выход которого через четвертый ключ и суммирующий резистор соФ

Изобретение относится к электронной технике и может быть использовано для контроля параметров интегральных схем, в частности для контроля статических параметров КМОП-. структур 5

Известно устройство для контроля параметров микросхем, содержащее программньп источник напряжения, соединенный с генератором управляющего сигнала, регистратором, изме- . 10 рителем напряжения, коммутатором, а также через токосъемный резистор, снабженньп1 схемой управления, с памятью и непосредственно с коммутатором, соединенным через измеритель- 1з ную линию с испытуемым прибором, последовательно соединенные генератор строб-сигнала, согласующий трансформатор и ключ, подключенные к генератору управляющих сигналов11). 20

Недостатком устройства является ниэкая точность контроля параметров интегральных схем.

Наиболее близким к предлагаемому по техническому решению является 23 тестер статических параметров интегральных схем, содержащий программируемый источник напряжения, повторитель, измерительный резистор, ин". вертор, сумматор, источник граничных )Е значений, источник опорного напряжения, компаратор, коммутатор, блок подключения, блок управления и контролируемую микросхему, причем первый вход программируемого источника напряжения подключен к выходу источника опорного напряжения, выход — - к первому выводу измерительного ре-, зистора, второй вывод которого через последовательно соединенные первый ключ коммутатора и первый ключ блока подключения соединен с выводом контролируемой микросхемы, к которой через последовательно соединенные втоединен с третьим входом компаратора,. а управляющие входы третьего и четвертого ключей подключены к седьмому и восьмому выходам задатчика кодов и команд.

3 рой ключ блока подключения и второй ключ коммутатора подключен вход повторителя, выход которого подключен к второму входу программируемого источника напряжения и к входу инвертора, выход которого подключен к первому входу сумматора, второй вход которого подключен к выходу программируемого источника напряжения, а выход— к первому входу компаратора, второй вход которого подключен к выходу источника опорного напряжения, а выход компаратора является выходом устройства, при этом выходы блока управления подключены к соответствующим управляющим входам программируемого источника напряжения, измерительного резистора, коммутатора, блока подключения и источника граничных значений $2).

Недостатком устройства является значительная, не поддающаяся учету, погрешность измерения токов в наноамперном диапазоне, определяемая токами утечки в.измерительных линиях и блоках устройств. Токи утечки и, соответственно, погрешности контроля и измерения токов изменяются при изменении параметров окружающей средь) и режима устройства, что не позволяет учесть их при калибровке устройств.

Целью изобретения является повышение точности контроля параметров.

Поставленная цель достигается тем, что в устройство, содержащее программируемый. источник напряжения, первый повторитель, измерительный .резистор, инвертор, сумматор, источник граничных значений, источник опорного напряжения, компаратор, коммутатор, блок подключения, задатчик кодов и команд, при этом первый вход программируемого источника напряжения подключен к выходу источника

3 1145 опорного напряженная, à его выход— к первому выводу измерительного резистора, второй вывод которого через последовательно соединенные первый:.:, ключ коммутатора и первый ключ блока подключения соединен с клеммой для подключения выводов контролируемой схемы, к которой через последовательно соединенные второй ключ блока подключения и второй ключ коммутато- !О ра подключен вход первого повторителя, выход которого соединен с вторым входом программируемого источника напряжения и с входом инвертора, выход которого подключен к первому входу сумматора, второй вход которого соединен с выходом программируемого источника напряжения, а вы-. ход — с первым входом компаратора, второй вход которого соединен с выходом источника граничных значений, вход которого подключен к выходу источника опорного напряжения., а выход компаратора соединен с выходом устройства, первая группа выходов д задатчика кодов и команд соединена с управляющими входами ключей блока подключения, вторая группа выходов эадатчика кодов и команд соединена с управляющими входами ключей коммутатора, третья группа выходов задатчика кодов и команд соединена с уп равляюшим входом измерительного резистора, четвертая группа выходов задатчика кодов и команд соединена с управляющими входами программиру3S емого источника напряжения, пятый выход задатчика кодов и команд соединен с входом источника опорного напряжения, шестая группа выходов эадатчика кодов и команд соединена с управляющими входами источника граничных значений, введены инвертирующий усилитель, второй повторитель

I входной резистор, резистор обратной ,связи, суммирующий резистор, третий и четвертый ключи, эаломинающий конденсатор, причем вход инвертирующего усилителя через входной резистор соединен с выходом сумматора и через резистор обратной связи — с выходом второго повторителя, а выход через третий ключ — с первым выводом запоминающего конденсатора, второй вывод которого соединен с общей шиной, 55 первый вывод запоминающего,конденсатора соединен с входом второго по-.. вторителя, выход которого через чет311 4 вертый ключ и суммирующий резистор соединен с третьим входом компаратора, а управляющие входы третьего и четвертого ключей подключены к седьмому и восьмому выходам задатчика кодов и команд,.

На чертеже представлена блок-схема устройства.

Устройство содержит задатчик 1 кодов и команд, источник 2 опорного напряжения, подключенный к первому

-входу программируемого источника 3 напряжения, который предназначен для задания испытательного напряжения и содержит инвертирующий усилитель 4 и резисторы 5 и 6, определяющие коэффициент передачи, первый повторитель 7, подключенный к цепи обратной связи программируемого источника 3 напряжения, измерительный резистор 8, коммутатор 9, содержащий первые 1О и вторые 11 ключи и резистор 12.

Коммутатор 9 предназначен для передачи испытательного напряжения на соответствующий вывод блока 13 подключения, содержащего первые 14 и вторые 15 ключи. Источник 16 граничных значений, вход которого соединен с выходом источника 2 опорного напряжения, вырабатывает напряжение, соответствующее граничному значению поля допуска контролируемого тока, и включает в себя усилитель 17 и резисторы 18 и 19, определяющие коэдзфицнент передачи. Инвертор 20, содержащий усилитель 21 и равные по величине резисторы 22 и 23, подключен к сумматору 24, содержащему усилитель 25, резистор 26 обратной castзи и.суммирующие резисторы 27 и 28.

Компаратор 29, первый вход которого соединен с- выходом сумматора 24, второй вход — с выходом источника 16 граничных значений, третий вход— с суммирующим резистором 2&, предназначен для сравнения поступающих на входы напряжений и содержит усилитель 30 и резисторы 31 и 32 °

К блоку 13 подключения подсоединена контролируемая микросхема 33.

Устройство содержит также инвертирующий усилитель 34, второй повторитель 35, входной резистор 36, резистор 37 обратной связи, суммирующий резистор 38, первый 39 и второй

40 ключи, запоминающий конденсатор

41, общую шину 42 причем запомина1145311 ющий конденсатор 41 подключен через второй повторитель 35 и второй ключ

40 к суммирующему резистору 38 и

- через первый ключ 39 — к входу инвертирующего усилителя 34. 5

Задатчик 1 обеспечивает требуемые режимы работы устройства (выбор необходимого коэффициента передачи программируемого источника напряжения и необходимой величины измеритель- 10 ного резистора, включение необходимых ключей коммутатора и блока подключения), для чего вырабатывает соответствующие коды. Кроме того, задатчик

1 обеспечивает необходимую последова-15 тельность включения источника опорного напряжения и источника граничных значений, для чего вырабатывает соответствующие команды.

Устройство работает следующим 20 образом.

Процесс контроля состоит из двух э.та по в.

Первый этап. По команде из задатчика 1 кодов и команд программиру-,Ь емый источник 3 напряжения устанавливает необходимое напряжение на выходе с помощью источника 2 опорного напряжения и резисторов 5 и 6. Полученное напряжение через измеритель- 30 ный резистор 8 и замкнутые. контакты первого ключа 10 коммутатора 9 поступает в измерительную линию (на входе блока 13 подключения). Отрицательная обратная связь с вывода измерительного резистора 8 через резистор

12 коммутатора 9 и повторитель 7 на второй вход программируемого источника 3 напряжения (резистор 5) обеспечивает компенсацию падения напряже- 40 ния на измерительном резисторе 8.

Через измерительный резистор 8 при этом протекает ток утечки в измерительной линии, коммутаторе 9, цепях обратной связи (связь второго ключа aS

15 блока 13 подключения с входом повторителя 7 через второй ключ 11 коммутатора 9) и повторителе 7. Падение напряжения на измерительном резисторе 8, пропорциональное току 10 утечки, выделяется сумматором 24 с помощью инвертора 20. При этом на первый вход сумматора 24 (суммирующий резистор 27) поступает напряжение с выхода повторителя 7 через инвертор 20, выполненный на базе усилителя 21 с единичным коэффициентом усиления, определяемым резисторами 22 и 23. На второй вход сумматора 24 (суммирующий резистор 28) поступает напряжение с выхода программируемого источника 3 напряжения. Коэффициент передачи сумматора

24 определяется резистором 26 обратной связи. Выделенное напряжение с выхода сумматора 24 поступает на запоминающий конденсатор 41 через входной резистор 36, инвертирующий усилитель 34 и замкнутые контакты первого ключа 39. Запоминающий конденсатор 41 подключен к входу второго повторителя 35 с высокоомным входом. Напряжение на запоминающем конденсаторе 41 под действием отрицательной обратной связи, образованной резистором 37 обратной связи, устанавливается таким, что на выходе второго повторителя 35 появляется напряжение, равное напряжению на выходе сумматора 24, но с противоположным. знаком. Равенство напряжений обеспечивается равенством величин сопротивлений резистора 37 обратной связи и входного резистора 36.

Таким образом, на выходе второго повторителя 35 присутствует напряжение, пропорциональное току утечки.

Второй ключ 40 разомкнут, при этом на вход компаратора 29 (резистора 31) поступает напряжение с выхода сумматора 24, пропорциональное току утечки, а с выхода источника 16 граничных значений — напряжение, соответствующее максимально допустимому току утечки. Необходимое напряжение на выходе источника 16 граничных значений устанавливается резисторами 18 и 19 по команде задатчика 1 кодов и команд с помощью источника 2 опорного напряжения.

Затем по команде из эадатчика 1 кодов и команд первый ключ 39 размыкаетсй, а запоминающий конденсатор 41 поддерживает на выходе второго повторителя 35 напряжение, соответствующее току утечки.

Второй этап. По команде задатчц- ка 1 кодов и команд замыкаются первый

14 и второй 15 ключи блока 13 подключения, и испытательное напряжение с выхода программируемого источника 3 напряжения через измерительный резистор 8, коммутатор 9 и блок

13 подключения поступает на вход контролируемой микросхемы 33. При этом через измерительный резистор 8 о

11453.11

Уравнение (1) можно записать в ниде t

Г

U = -I К R e + (I + I) KR-U (2)

1 1 з где I — ток утечки;

R — сопротивление измерительного резистора 8; — длительность измерения; — постоянная времени разряда запоминающего конденсатора 41;

30 протекает сумма тока утечки и тока контролируемой микросхемы 33. Падение напряжения на измерительном резисторе 8 выделяется сумматором 24 с помощью ннвертора 20 и поступает на второй вхрд компаратора 29 (резистор 31), а также на входной резистор 36. При этом на первый вход компаратора 29 через суммирующий резистор 38 и замкнутый по команде 1О задатчика 1. кодов и команд второй ключ 40 поступает напряжение, соответствующее инвертированному току утечки, а на третий вход компаратора 29 (резистора 32) поступает на- 15 пряжение с выхода источника 16 граничных значений, соответствующее граничному значению тока контролиру. емой микросхемы 33. В этом случае сумма сравниваемых на комнараторе 20

29 напряжений равна сумме напряжений на входах

U=U+U, +U„(1) где U — напряжение на резисторе 38;

U — напряжение на резисторе 31;

0 — напряжение на резисторе 32 граничных значений.

K — коэффициент пропорциональности

3 — контролируемый ток микросхемы 33.

Из (2) следует, что без учета погрешности коЭффициента передачи с выхода сумматора 24 на выход второго новторителя 35 погрешность измерения, определяемая током утечки, определяется постоянной времени разряда запоминающего конденсатора 41 и составляет

WI =7 RK(1 — е ) (3)

Например, если I 10 нА, t = -=10 с, 1

t = О,! с, то из (3) следует .Ы =0,.1 нА т.е. погрешность измерения, определяемая током утечки, снизилась в

100 раэ.

Предполагаем, что ток утечки на первом и втором этапах измерения одинаков. Такое предположение обосновано, поскольку второй этап измерения следует непосредственно sa первым этапом, то тепловой режим и влажность, обусловленные окружающей средой и внутренним состоянием уст- . ройства, практически не изменяются.

Неучтенный ток утечки в отрезке линии от блока 13 подключения до контролируемой микросхемы 33 на порядок меньше общего тока утечки и на погрешность измерения не влияет.

Таким образом, предлагаемое устройство позволяет на несколько порядков уменьшить погрешность измерения, вносимую токами утечки при изменяющихся внутреннем состоянии устройства и параметрах окружающей среды.

Заказ 1166/34 Ти аж 748 Подписное

Фклкад ППП атент, r. Уагород, ул.Проектная,4

Устройство для автоматического контроля интегральных схем Устройство для автоматического контроля интегральных схем Устройство для автоматического контроля интегральных схем Устройство для автоматического контроля интегральных схем Устройство для автоматического контроля интегральных схем Устройство для автоматического контроля интегральных схем 

 

Похожие патенты:

Изобретение относится к области микроэлектроники и может быть использовано для выделения из партии интегральных схем (ИС) схемы повышенной надежности

Изобретение относится к области испытания объектов электронной техники, в частности предназначено для отбраковки образцов интегральных микросхем с аномально низкой радиационной стойкостью и надежностью

Изобретение относится к контрольно-измерительной технике

Изобретение относится к вычислительной технике, в частности, к сред ствам контроля и диагностики неисправностей цифровых объектов

Изобретение относится к контрольно-измерительной технике
Наверх