Запоминающее устройство с автономным контролем

 

Изобретение относится к области вычислительной техники и может быть использовано при построении надежных запоминающих устройств. Целью изобретения является повышение на .дежности устройства. Устройство содержит входные усилители, селекторы, регистр числа, выходные усилители, накопитель, элементы И, элемент ИЛИ, информационные шины. Надежность устройства повышается за счет осуществления режима диагностирования, который осуществляется за три цикла чтения. При отсутствии ошибок в информационном тракте на выходе элемента ИЛИ формируется сигнал логического О. 2 ил. (Л с:

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (39) (И) А (Я) 4 G 11 С 29/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

М

ОПИСАНИЕ ИЗОБРЕТЕНИЯ /."";;

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

f 1 !

Ф

1 (21) 3786212/24-24 (22) 31. 08. 84 (46) 23,04. 86. Бюл. N - 15 (72) P.Â.Àêoïoí и Л,М.Чахоян (53) 681.327(088.8) (56) Авторское свидетельство СССР № 690567, кл. G 11 С 29/00, 1979.

Авторское свидетельство СССР .N - 708423, кл. С 11 С 29/00, 1980. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С АВТОНОМНЬМ КОНТРОЛЕМ (57) Изобретение относится к области вычислительной техники и может быть использовано при построении надежных запоминающих устройств. Целью изобретения является повышение на. дежности устройства. Устройство содержит входные усилители, селекторы, регистр числа, выходные усилители, накопитель, элементы И, элемент ИЛИ, информационные шины. Надежность устройства повышается за счет осуществления режима диагностирования, который осуществляется за три цикла чтения, При отсутствии ошибок в информационном тракте на выходе элемента ИЛИ формируется сигнал логического "0". 2 ил, 1226534

I0

Изобретение относится к вычислительной технике и может быть применено при построении запоминающих устройств (ЗУ).

Цель изобретения — повышение надежности устройства.

На фиг.l показана структурная схема ЗУ в автономным контролем; на фиг.2 — временная диаграмма работы устройства в режиме диагностирования.

Устройство содержит входные усилители 1.1-1. n (й — число информационных разрядов ЗУ), селекторы

2. 1-2,, регистр 3 числа, выходные усилители 4. 1-4,h накопитель 5, первый 6, второй 7 и третий 8 элементы И, элемент ИЛИ 9, информационные шины 10.1-10.h адресный вход

11, первый 12, второй 13 и третий .14 управлякяцие входы, управляющие выходы 15 и 16, четвертый l7 и пятый 18 управляющие входы.

Устройство работает следующим образом.

Предполагается, что прием информации в ЗУ и ее передача из ЗУ производится по одним и тем же шинам

10.1-10.л.,Такая двунаправленная информационная магистраль использу— ется при построении связи между процессором ЭВК и основной памятью и позволяет резко сократить число связей ЭВМ вЂ” ЗУ. При этом в режиме записи, чтобы не искажать поступающую по шинам 10,1-10.п из ЭВМ в ЗУ информацию, выходные усилители 4.1-4,й закрыты, так как на их выходах установлены уровни сигналов (наприМер, логическая "1"), не искажающие состояния информации на шинах 10.1

10.п. Далее предполагаем, что регистр

3 выполнен на Т-триггерах, а на выходах накопителя 5 при отсутствии сигнала выборки накопителя (поступающего на вход 17 при обращении ЭВМ) или сигнала блокировки на входе 14 установлены уровни логической " 1".

B режимах записи и чтения устройство работает обычным образом. При этом на входе 14 установлен уровень логической "1" — сигнал отсутствия блокировки. При записи информация из

ЭВМ по шинам 10.1-10.0 через усилители 1.1-1. поступает на информационные входы накопителя 5, а на вход 17 поступает сигнал выборки накопителя (уровень логической "I. ).

Далее выполняется запись в накопитель

5 информации, поступившей из ЭВМ чеI реэ усилители 1. 1-1, tl по шинам 10, 110.ь по адресу, установленному на входах 11„ В режиме чтения на вход

l8 поступает сигнал установки регистра 3 в нулевое состояние (уровень логической "1"), а информация с выходов накопителя 5 через вторые входы соответствующих селекторов 2,1-2.) (при этом на входе 13 установлен уровень, разрешающий прохождение на выходы селекторов 2. 1-2.п сигналов, с выходов накопителя 5) поступает на счетные входы Т-триггеров регистра

3, который предварительно сбрасывается в состояние "Оп сигналом установки регистра, поступающим на вход

18. Далее на вход 12 поступает сигнал разрешения передачи, в результате чего информация с выходов регистра 3 через выходные усилители 4.14. 1 поступает на шины 10. 1-10,п.

В режиме контроля ЭВМ не обращается к ЗУ, передатчики ЭВМ закрыты, а устройство переводится в режим диагностирования. В режиме диагностирования выполняются три цикла чтения

У согласно временной диаграмме, приведенной на фиг.2 ° При этом сигналы на выходах 15 и 16 контролируются в моменты, показанные на фиг,2, г.

В первом цикле чтения, как обычно, выполняется сброс регистра 3 в нулевое состояние сигналом на входе

i8 после чего на вход 14 поступает сигнал блокировки (уровень логического "0")> выполняющий блокировку сброса регистра 3 и блокировку выборки накопителя 5. Поэтому при приеме информации в регистр 3 в него записываются все единицы, установленные на выходах накопителя 5, к которому в данный момент нет обращения. Далее анализируется сигнал на выходе l6 элемента И 6. Если уровень сигнала равен "0" (признак ошибки), то выполняется останов и производится замена неисправного конструктивного узла. Если же уровень сигнала равен "1" (отсутствие ошибки), то на вход 13 подается сигнал начала диагностирования тракта приема и передачи информации, разрешающий передачу сигналов с выходов входных усилителей 1.1-1..h через первые входы селекторов 2.22.п на входы регистра 3 и выполняется второй цикл чтения, который

1226534 осуществляет проверку работоспособности тракта приема и .передачи информации для единиц.

В результате выполнения второго цикла чтения уровни сигналов логической "1" с выхода регистра 3, пройдя через выходные усилители

4. 1-4.h, входные усилители !.1-1. и селекторы 2.1-2.й, поступают на входы регистра 3 для приема информации. Если работы всех цепей информационного интерфейса выполняются корректно, то в регистр 3 записывается результат сложения no mod 2, считанный с выходов усилителей 1. 11.и информации и состояния регистра 3 (сброс регистра 3 заблокирован сигналом на входе 14), т,е. нули.

Далее анализируется сигнал на выходе 15 элемента ИЛИ. Если уровень сигнала равен "1" (признак ошибки), то выполняется останов и производится замена неисправного конструктивного узла. Если же уровень сигнала равен "0", то выполняется третий цикл чтения, который осуществляет проверку тракта приема и передачи информации для нулей.

Если в проверяемом тракте информационного интерфейса нет неисправностей, то на выходах регистра 3 должны быть установлены нули и на выходе 15 элемента ИЛИ 9 формируют сигнал логического "0" (отсутствие ошибки). В противном случае на выходе 15 устанавливается единичный уровень, по которому выполняется останов и замена неисправного конструктивного узла.

Таким образом, информационный интерфейс: входные усилители f 1-1., селекторы 2, 1-2.п, регистр 3 и выходные усилители 4 .1-4.п, проверяется на возможность приема и передачи по шинам 10.1-10. И нулей и единиц. Характер неисправности может быть,определен по значению кода ошибки информации, который устанавливается на шинах. 10. 1-10. 1) .

Формула изобретения

Запвминакщее устройство с автовом ным контролем, содержащее накопитель, входные и выходные усилители, регистр числа, выходы которого подключены к одним входам выходных усилителей, другие входы которых являются первым управляющим входом устройства, выходы выходных усилителей и входы входных усилителей подключены к информационной шине, выходы входных усилителей соединены с информационными входами накопителя, адресный вход которого является адресным входом устройства, отличающее ся тем, что, с целью повышения надежности устройства,в него введены селекторы, элемент ИЛИ и элементы И, причем вьг ходы входных усилителей и накопителя подключены соответственно к первым и вторым входам селекторов, третьи входы которых являются вторым управляющим входом устройства, выходы селекторов подключены к информационным входам регистра числа, управляющий вход которого соединен с выходом третьего элемента И, первый вход которого подключен к первому входу второго элемента И и является третьим управляющим входом устройства, выходы регистра числа соединены с входами элемента ИЛИ и первого элемента

И, выходы которых являются управляющими выходами устройства, четвертым и пятым управляющими входами которого являются вторые входы второго и третьего элементов И.

1226534

1

ФмБ., 8woPo /рещий

1. !

Попетп коитро я сигнала на 1ыкоде 1Б Г 1 ! — ) — — 4. Л+

Зра5ень cuzналат 8чпуе g 1 (I

Т ™нь c z àëè на Йао е Ж pj

Иотню приема иарормп- (1 сии на регистр 3 д

Состояние ин<рормаиуу нд 8ынойх регистра g 4- - — — 1-.

Составитель О.Кулаков

Редактор Н.Яцола Техред И.Попович Корректор. С.Шекмар

Заказ 2140/52 Тираж 543 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д„ 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектнаи, 4

Запоминающее устройство с автономным контролем Запоминающее устройство с автономным контролем Запоминающее устройство с автономным контролем Запоминающее устройство с автономным контролем 

 

Похожие патенты:

Изобретение относится к области автоматики и вычислительной техники и может быть использовано для контроля блоков памяти

Изобретение относится к области вычислительной техники и может быть использовано для контроля работоспособности интегральных микросхем памяти

Изобретение относится к вычислительной технике и может быть использовано при изготовлении БИС ЗУ, имеющих большую площадь кристалла, а также в системах памяти повьшенной надежности

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, предназначенным для использования в системах контроля, управления и т.п

Изобретение относится к вычислительной технике и может быть применено для контроля запоминающих устройств в режимах, близких к реальным режимам работы

Изобретение относится к вычислительной технике, а более конкретно - к цифровым запоминающим устройствам , предназначенным для использования в универсальных специализированных и управляющих ЭВМ, в системах сбора и обработки информации, в различных системах контроля, управления и т.д

Изобретение относится к области приборостроения и может быть исполь- 3овано для контроля цифровых блоков памяти

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх