Запоминающее устройство

 

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам. Целью изобретения является повьшение надежности и расширение функциональных возможностей устройства за счет обеспечения побайтовой записи и считывания данных, а также возможности страничной адресации . Предложенное устройство содержит регистр состояния, формирователь одиночных импульсов, регистр данных, блок управления, накопитель, бл ок выдачи ответа, элемент НЕ, накопительный и ограничительный элементы. Введенные вновь регистр состояния и блок выдачи ответа служат для обеспечения различных режимов работы, в том числе записи и чтения байтов, выборочного стирания, страничной адресации, и для ответа о готовности устройства по окончании каждого режима работы.Вновь введенные формирователь одиночных им- § пульсов, элемент НЕ, накопительный и ограничит ельный элементы формируют сигнал задержки на время окончания переходных процессов в накопителе. 1 3 .п.- ф-лы, 3 ил. (О (Л 1чЭ со со со

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН (su.4 С 11 С 11/00

ЯСР{ Arp,; и

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

И ABT0PCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (2t) 3796864/24-24 (22) 01.10.84 (46) 07.07.86. Бюл. № 25 (72) В.Д.Борисенков, С.Н.Евсеев, П.Я.Комарченко, В.С.Лопатин, В.N.Матвеев, В.В.Плотников и M.Á.Ùåêèí (53) 68 1.327(088.8) (56) Авторское свидетельство СССР .

¹ 911614, кл. G 11 С 7/00, 1980.

Полупроводниковые запоминающие устройства./Под ред. А.Ю.Гордонова.

N.: Радио и связь, 1981, с. 113-123, 153-159, 166-174, рис. 4.6, 4.8,4. 14. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной технике, в частности к запоминающим устройствам. Целью изобретения является повышение надежности и расширение функциональных возможностей устройства за счет обеспечения

„,SU,» 124ЗОЗЗ А1 побайтовой записи и считывания данных, а также возможности страничной адресации. Предложенное устройство содержит регистр состояния, формирователь одиночных импульсов, регистр данных, блок управления, накопитель, блок выдачи ответа, элемент НЕ, накопительный и ограничительный элементы. Введенные вновь регистр состояния и блок выдачи ответа служат для обеспечения различных режимов работы, в том числе записи и чтения байтов, выборочного стирания, страничной адресации, и для ответа о готовности устройства по окончании каждого режима работы. Вновь введенные формирователь одиночных импульсов, элемент НЕ, накопительный и ограничительный элементы формируют сигнал задержки на время окончания переходных процессов- в накопителе.

1 з.п; ф-лы, 3 ил.

Изобретение относится к вычислительной технике и может быть использовано в качестве энергонезависимого накопителя информации микропроцессорной электронной вычислительной машины. 5

Цель изобретения — повышение надежности и расширение функциональных возможностей устройства за счет обеспечения побайтовой записи и выборочного стирания данных, а также обеспе- о чение возможности страничной адресации.

На фиг. 1 изображена функциональная схема предложенного устройства, на фиг. 2 и 3 — функциональные схемы наиболее предпочтительных вариантов выполнения блока выдачи ответа и блока управления соответственно.

Блок 1 сопряжения служит для подключения предложенйого устройства к микроЭВМ.

Ус тр ойс т во с одержит (фи r . 1) р егистр 2 состояния, формирователь 3 одиночных импульсов, регистр 4 данных,>5 блок 5 управления, накопитель 6, блок 7 выдачи ответа, элемент HE 8, накопительный элемент 9 и ограничительный элемент 10, входы 11-15 и выходы 16-18 блока 1 сопряжения, предназначенные для подачи управляющих сигналов, одни из адресных и информационных входов и выходов 19 устройст,ва, управляющие входы 20 и 21 для подачи адресных сигналов, входы и выходы 22 и 23 для подачи сигналов "Чте- З5 ние" и "Запись" данных, входы 24 и

25 синхронизации, управляющие входы 26 и 27 для подачи сигналов выборки и признака записи байта соответственно, установочный вход 28, 40 управляющие входы 29-31 соответственно для подачи сигналов "Разрешение вектора M", УВВ и УВН (устройство выбрано) и другие информацибнные входы и выходы 32 устройства, выходы 33

45 регистра 2 состояния, управляющие входы 34 и 35 регистра 4 данных, выходы 36-42 блока 5 управления, выходы 43-47 с второго по шестой блока 7 выдачи ответа, выходы 48 и 49 блока 5 управления, управляющий вход 50 сброса устройства, выход 51 элемента HE шина 52 питания накопителя 6, выходы 53-56 блока 5 управления, предназначенные для сигналов "Считывание", "Разрешение ответа", "Запрет записи" и "Обмен-разрешение-окно (ОРОН)" соответственно.

33 2

Блок 7 выдачи ответа содержит (фиг. 2) элементы И 57-61 с первого по пятый, первый 62 .и второй 63 элементы ИЛИ, первый 64 и второй 65 элементы И-НЕ.

Блок 5 управления содержит (фиг.3) блок 66 адресации и блок 67 выбора режима. На фиг. 3 обозначены входы 68 и 69 адресации.

Устройство рабо;ает следующим образом.

Запоминающее устройство (ЗУ) обеспечивает чтение и запись шестнадцатиразрядного слова или восьмиразрядногс байта, общее стирание информации во всем объеме памяти ЗУ, выборочное стирание информации в одном из рядов ЗУ. Конкретный адрес банка, занимаемого ЗУ, устанавливается при помощи пускателей в блоке 66 (фиг. 3),. ЗУ обеспечивает работу в режимах прямой и страничной адресации путем установки в определенное положение переключателей в блоке 66.

Регистр 2 служит для задания различных режимов работы ЗУ. Обращение к нему происходит при общем выборочном стирании, страничной адресации, прерывании программы, опросе готовности ЗУ.

Пуск стирания осуществляется при установленном в единицу нулевом разряде регистра 2, программно только записывается, общее стирание — при единице в первом разряде, второй и третий разряды регистра 2 предназначены для выборочного стирания каждого ряда, единица в шестом разряде разрешает прерывание, седьмой разряд определяет готовность устройства. Седьмой разряд устанавливается аппаратно, если в устройстве закончились циклы записи и стирания, а также сигналом на входе 14, программно только считывается, разряды с девятого по двенадцатый осуществляют выбор одной из страниц памяти 3У по 10008 ячеек при страничном методе адресации.

Адрес поступает в виде адресного слова, в котором указывают адресные входы элементов памяти накопителей 6 при прямой и страничной адресациях, девятый и десятый разряды — старшие адресные входы элементов памяти накопителей 6 при прямой адресации, разряды с девятого по двенадцатый при страничной адресации формируют номер страницы, разряды с тринадцатого по

3 12430 пятнадцатый осуществляют выбор банка данных.

В выборе банка данных участвуют также шестнадцатый и семнадцатый разряды адреса. 5

Рассмотрим работу устройства в режиме считывания при страничной ад— ресации. B этом режиме блок 5 вырабатывает сигнал "Окно" следующим образом. При подаче сигнала на вход 12 ip передается сигнал выборки устройства (ВУВ) на входе 26. На входах 19 разряды с пятнадцатого по тринадцатый формируют адрес 16ХХХХ а разряды с двенадцатого по девятый задают адрес 5ХХХ, в итоге формируются адреса .165ХХХ (где Х вЂ” безразлично), т.е.

"Окно" с адресами 165000 — 165776.

При наличии стробирующего сигнала

ОБМН на входе 25 и сигнала ВУВ »а 2б входе 26 блок 5 формирует сигнала ВБР на выходах 42. Выбор номера страницы определяется разрядами с девятого по двенадцатый регистр 2, сигналы с выходов которого поступают в блок 5. 2s

При этом на адресные входы с первого по восьмой элементов памяти накопителя 6 подаются разряды с первого по восьмой регистра 4, достаточные для выбора из накопителя 1000 шест- зО

8 надцатиразрядных слов. Сигнал ОБГ1 В на входе 24 участвует в выборе сигнала OPOH на выходе 56, подаваемого в блок 7 для формирования сигнала УПР

1 Н на выходе 43, который передает в магистраль сигнал ответа устройства М ОТВ Н на выход 16 блока 1.

Режим стирания начинается с момента записи данных в соответствующие разряды регистра 2. В адресной час- 40 ти регистра 2 выставляется адрес, на вход 24 поступает сигнал OEI В, при этом поступает сигнал УВ В на вход 30, который поступает в блок 7, где при наличии сигнала ДЗП В на входе 23 вырабатываются сигналы ЗАПИСЬ РС В на выходе 27, ПРИЕМ В на выходе 46.

При установленном в единицу нулевом разряде входов 19 и сигнале на выходе 47 осуществляется пуск сти- 5О ракия.

В результате с выходов 42 поступают в накопитель 6 сигналы, осуществляющие выбор всех рядов для общего стирания. Выбор ряда при выбороч- > ном стирании определяют второй и третий разряды регистра 2, сигналы с выходов которых участвуют в форми33

4 ровании сигналов ВБР В на выходе 42 блока 5..

Сигнал СТИР Н с выхода 39 блока 5 поступает на вход формирователя 3.

По окончании сигнала СТИР В на выходе 68 фронтом из высокого логического уровня в низкий запускается формирователь 3, и на выходе 51 формируется сигнал КЭС Н на время, необходимое для завершения переходных процессов в накопителе 6.

Одновременно завершение сигнала

СТИР В на выходе 68 снимает сигнал

ОС Н на выходе 69 и сигнал ВЫБОР В на выходах 42. После. окончания сигнала на выходе 51 снимается сигнал

ЗАПР ОБР Н на входе 49 регистра 2 и с приходом очередного фронта из низкого логического уровня в высокий сигнала OBI В на входе 24 на выходе седьмого разряда регистра 2 устанав— ливается единица, что свидетельствует об окончании цикла стирания.

Режим побайтовой записи выполняется при наличии сигнала ПЗП на входе 23 и сигналов ЗАПН на входах 34 и 35, осуществляющих запись данных в регистр 4. Сигнал на входе 27 ус— танавливает соответствующий триггер в блоке 67 в единичное состояние (при наличии сигнала на входе 23), при этом осуществляется запись одно— го из двух байтов. Выбор старшего или младшего байта определяется нулевым адресным разрядом, который поступает в ЗУ во время адресной части цикла и запоминается одновременно с другими адресными разрядами в блоке 66. Если разряд 00 адреса передается высоким уровнем, то в блоке 5 вырабатывается сигнал ЗАП 1 Н на выходе 36 и в накопитель 6 записывается младший байт, т.е. данные, посту— пающие по разрядам с нулевого по седьмой входов 32.

Если разряд 00 адреса передается низким уровнем, то в накопитель 6 записывается сигналом ЗАП 2Н на выходе 37 старший байт, т.е. данные, поступающие по. разрядам с второго ло пятнадцатый входов 32.

По окончании каждого режима на выходе 45 блока 7 формируется сигнал ответа.

Ф о р м у л и з о б р е т е и и я

1. Заломи;,к атее устройство, содержащее накопит ."ь, регистр данных и

5 1243 блок управления, причем входы и выходы регистра данных, входы и выходы первой группы блока управления являются одними из информационных и адресных входов и выходов устройства, 5 другими информационными входами и выходами которого являются информационные входы и выходы накопителя, а тактовыми входами — входы синхронизации блока управления, одни из выходов первой группы которого соединены соответственно с первым управляющим входом регистра данных, с одними из, управляющих и адресных входов накопителя, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности и расширения функциональных возможнос— тей устройства за счет обеспечения побайтовой записи и выборочного стирания данных, а также обеспечения возможности страничной адресации, в устройство введены регистр состояния, блок выдачи ответа, формирователь одиночных импульсов, элемент НЕ, накопительный элемент и ограничитель- 25 ный элемент, причем первый выход формирователя одиночных импульсов подключен к входу элемента НЕ, второй выход — к первому выводу накопительного элемента, а третий выход — к втоЗО рому выводу накопительного элемента и первому выводу ограничительного элемента, входы регистра состояния подключены к одним из входов регистра данных, выходы регистра состояния

35 соединены с входами второй группы блока управления, первый управляющий вход регистра состояния подключен к первому входу синхронизации блока управления, первый и второй выходы блока выдачи ответа соединены соот— ветственно с вторым управляющим входом регистра состояния и одним из входов третьей группы блока управления и с вторым управляющим входом ре45 гистра данных, входы блока выдачи ответа подключены к одним из выходов второй группы блока управления, другие выходы второй группы которого соединены соответственно с третьим

50 управляющим входом регистра состояния, с прямым и инверсным входами формирователя одиночных импульсов, другие адресные входы накопителя под—

033 б ключены к другим выходам первой группы блока управления, вход сброса которого соединен с выходом элемента

НЕ, одни из выходов регистра состояния являются другими адресными выходами устройства, установочные входы регистра состояния и другие входы третьей группы блока управления являются управляющими входами устройства, выходы с второго по шестой блока вы— дачи ответа и другие выходы регистра состояния являются управляющими выходами устройства, второй вывод ограничительного элемента и вход стробирования формирователя одиночных импульсов являются входами питания устройства.

2. Устройство по п. 1, о т л и ч а ю щ е е с я тем, что блок выдачи ответа содержит элементы И с первого по пятый, элементы ИЛИ и элементы И-HiE, причем первый вход первого элемента И соединен с первыми входами второго и четвертого элементов И, вторые входы которых подключены соответственно к выходу первого элемента И вЂ” НЕ и к выходу третьего элемента И, первый вход которого соединен с выходом второго элемента И-НЕ, первый вход которого подключен к выходу первого элемента ИЛИ, первый вход кбторого является первым входом блока, вторым входом которого являются йервые входы первого элемента И-НЕ, пятого элемента И и второй вход первого элемента ИЛИ, третьим и четвертым входами блока являются соответственно первый вход первого элемента И и вторые входы элементов И-HE и пятого элемента И, входами с пятого по деся-. тый блока являются соответственно второй вход первого элемента И и первый вход второго элемента ИЛИ, BTO рой вход третьего элемента И, третий вход первого элемента И, второй вход второго элемента ИЛИ, третий вход третьего элемента И и третий вход второго элемента И, выходами блока с первого по шестой являются соответственно второй вход третьего элемента И, выходы первого и четвертого элементов И, выходы второго элемента ИЛИ, второго и пятого элементов И.

1243033

Фиа1

Составитель Т.Зайцева

Te>ÐeÐ М.Моргентал Корректор . Е.Сирохман

Редактор В.Петраш

Подписное

Заказ 3711/52 Т ираж 543

ВНИИПИ Государственного комитета СССР по делам изобретений и открьггий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r.ужго юд, .ул .Проектна ная 4

Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к запоминающим устройствам и может быть использовано в системах авуоматики и вычислительной техники

Изобретение относится к автоматике и вычислительной технике и может быть использовано для организации шагового режима работы в устройствах с динамической памятью.Целью изобретения является повышение надежности устройства

Изобретение относится к вычислительной технике и автоматике и может быть использовано в запоминающих устройствах, в устройствах бесконтактного ввода информации в ЭВМ, в кодирунмцих устройствах и др

Изобретение относится к области вычислительной техники, в частности к запоминающим устройствам, и может быть ислользовано при построении запоминающих устройств малой информационной емкости

Изобретение относится к вычислительной технике и может быть использовано в запоминающих .устройствах на динамических элементах памяти

Изобретение относится к вычислительной технике, в частности к области запоминающих устройств, и может быть использовано при построении микроЭВМ, имеющих в своем составе оперативное и постоянное запоминающее устройство

Изобретение относится к вычислительной технике, в частности к микроэлектронным устройствам памяти на полупроводниковых приборах

Изобретение относится к области автоматйки и вычислительной техники и позволяет расширить область применения элемента памяти за счет обеспечения возможности синхронного переключения

Изобретение относится к области вычислительной техники и может быть использовано при изготовлении запоминающих устройств на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к информатике и вычислительной технике и может быть использовано в магнитооптических запоминающих устройствах внешней памяти электронно-вычислительных машин и бытовых приборах

Изобретение относится к радиоэлектронике и может быть использовано для обработки информации в вычислительных системах
Наверх