Универсальная логическая ячейка с самоконтролем

 

Изобретение относится к автоматике и вычислительной технике. ЦелЬ изобретения - повьшение надежности за счет повышения достоверности функционирования. Логическая ячейка содержит пять настроечных входов, два информационных входа, элемент Й-НЕ, шесть элементов равнозначности, выход ячейки. При определенной комби нации сигналов на настроечных входах ячейка реализует два режима: режим, в котором ячейка реализует функции Q трех переменных, и режим контроля. S 1 ил. . (Л

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (59 4 G 06 F 11/00, 7/00

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ:у i:.

g.,/ vJ

H А BTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 3866079/24-24

„(22) 16.01.85 (46) 15.10.86. Бюл. В 38 (72) С. Н. Изотов, „В. И. Костеневич, В, И. Бенкевич и М. М. Татур (53) 681.3(088.8) (56) Авторское свидетельство СССР

У 275524, кл. G 06 F 7/00, 1969..

Авторское свидетельство СССР

Р 1005029, кл. G 06 F 7/00, 1980.

„„SU„„1264183 А 1 (54) УНИВЕРСАЛЬНАЯ ЛОГИЧЕСКАЯ ЯЧЕЙКА С САМОКОНТРОЛЕМ (57) Изобретение относится к автоматике и вычислительной технике. Цель изобретения — повышение надежности за счет повышения достоверности функционирования. Логическая ячейка содержит пять настроечных входов, два информационных входа, элемент Й-НЕ, шесть элементов равнозначности, выход ячейки. При определенной комби-: нации сигналов на настроечных входах ячейка реализует два режима: режим, в котором ячейка реализует функции трех переменных, и режим контроля. ил.

12п4183 ных сигналов. На информационные входы 2 и 3 ячейки подаются две входные переменные, Причем алфавит настроечных сигналов зависит от того, какие переменные подаются на входы

2 и 3. Если на вход 2 подается переменная х, а на вход 3 — переменная х, то алфавит настроечных сигналов будет 1О,l,õ е,зэк . При этом в со10 ответствии с таблицей с выхода. ячейки 15 снимается соответствующая логическая зависимость.

Таким образом, в данном режиме при соответствующих управляющих сиг15 налах на настроечных входах 4-7 ячейка реализует все булевы функции трех переменных.

B режиме контроля, . если сигнал

U =1 и на информационные и настроечные входы 2-7 соответственно подают сигналы 0,0,0,1,0,1, или 1,1,1,0,1 О, то в этом случае на выходе ячейки 15 наблюдается генерация, т.е. снимают25 ся сигналы то О, то 1 с периодом

II 11 11 11

10 (логический элемент)р где время задержки, вносимое вентилем.

Комбинации сигналов на настроечных входах ячейки

Тип реализуемой функции

Пеяе

4 б j 7

l 0

2 1

3 х

4 х,х

5 х,чх

6 х,х х!

7 хх,чхх, 2 1

8 х х х чх!х х

1 хi хт Х2 х, О О

9 хххчххх хг

1 Ь

1 1 х1х тчх1х2х хт 0 хт хт

Хт

0 хт хт

Изобретение относится к автоматике и вычислительной технике.

Цель изобретения — повьппение надежности за счет повышения достоверности функционирования.

На чертеже представлена функциональная схема ячейки.

Универсальная логическая ячейка с самоконтролем содержит настроечный вход 1, информационные входы 2 и 3, настроечные входы 4-7, элемент И-НЕ 8, элемент 9-14 равнозначности, выход 15 ячейки.

Универсальная логическая ячейка функционирует следующим образом.

В режиме функционирования настроечный сигнал U на входе 1 равен нулю, на выходе элемента И-НЕ 8 сигнал равен единице, На выходе универсальной логической ячейки 15 реализуется любая булева функция трех; переменных в зависимости от сигналов настройки U,,U, U<, U- на входах

4-7.

На настроечные входы 4-7 в соответствии с алгоритмом настройки (см. табл.) подается набор настроеч12 х хтх 4xI X2õ чх х2х

0 0 0

0 1 0 1

0 О О 0

0 хт О 0

О х, 0 х х 1 0 0

О 0 О х

I Х2 О О

1264?83

Продолжение таблицы

Комбинации сигналов

Тип реализуемой функции на настроечных входах ячейки п.п е х, х. О

1 х х>

13 х x vx х чх х

14 xÄxqvxzx

15 X XIv X1x v %1xzx>

16 X Х2хзЧХ1Х2Х ЧХ1Х2ХьЧХ1Х2Х

X XIV XI X V XZX>VX XZ X>

Х X2V X

19 x v XIX>

20 х х ч х, х х2х

X,V Х2ХЗЧХгхз

22 х11 х2чх

0 х х

0 1 Х2

0 1 х2

Х2 х2 О Х2

Х2 О х2 О

Х2 х2 х2 1 Х2

Х2 Х2 Х2 х2 формула изобретения

Универсальная логическая ячейка с самоконтролем, содержащая первый, второй, третий и четвертый элементы равнозначности, причем первый и второй информационные входы ячейки соединены с первыми входами первого и второго элементов равнозначности, первый настроечный вход ячейки соединен с первым входом третьего элемента равнозначности, выход которого соединен с первым входом четвертого элемента равнозначности, выход которого является выходом ячейки, отличающаяся тем, что, с целью повьппения надежности за счет повьппения достоверности функционирования, она содержит пятый и шестой элементы равнозначности и элемент ИНЕ причем второй настроечный. вход ячейки соединен с первым входом элемента И-НЕ, выход которого соединен щ с вторыми входами первого и второго элементов равнозначности и первым входом пятого элемента равнозначности, выход которого соединен с вторым входом третьего элемента равнозначности,.третий настроечный вход ячейки соединен с первым входом шестого элемента равнозначности, выход которого соединен с третьим входом первого элемента равнозначности, выход

40 KQTopoI o соединен c BTopblM BxopoM четвертого элемента равнозначности,. при этом четвертый настроечный вход, ячейки соединен с третьим входом второго элемента равнозначности, вы45 хОд KQTopoI"o сОедннен с. втОрым ВхО дом шестого элемента равнозначности, пятый настроечный вход ячейки соеди.нен с вторым входом пятого элемента равнозначности, третий вход которого соединен с втОрым инфОрмациОнным входом ячейки, а второй вход элемента И-НЕ соединен с выходом ячейки.

1264183

Составитель А. Сиротская

Редактор И. Касарда Техред В. Кадар Корректор А. Зимокосов

Заказ 5563/49 Тираж 671 Подписное

ВНИИПИ Государственного комитета СССР. по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

П оизводственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Универсальная логическая ячейка с самоконтролем Универсальная логическая ячейка с самоконтролем Универсальная логическая ячейка с самоконтролем Универсальная логическая ячейка с самоконтролем 

 

Похожие патенты:

Изобретение относится к автоматике и вь числительной технике

Изобретение относится к вычислительной технике и может быть использовано при построении датчиков случайных чисел, распределенных по закону арксинуса

Изобретение относится к вычислительной технике и может быть ис- , пользовано для получения двоичноL-ричной псевдослучайной последовательности с самоконтролем

Изобретение относится к вычислительной технике и позволяет сократить время вычисления квадратного корня за счет уменьшения числа сумми-

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и устройствах цифровой автоматики

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к автоматике и вычислительной технике и , предназначено для построения плоскостных однородных структур, реализующих системы нормальных скобочных формул в базисе НЕ при равной доступности прямых и инверсных выходов источников информации

Изобретение относится к области автоматики и вычислительной техники и предназначено для реализации путем настройки произвольныхнормальных формул в базисе И, ИЛИ, НЕ из пяти и шести букв при равной доступности пряьих и инверсных выходов источников информации

Изобретение относится к электронной вычислительной технике и может быть использовано в аппаратуре автоматического контроля и диагностики цифровых узлов

Изобретение относится к вычислительной технике, в частности к устройствам автоматического синтеза тестов для контроля работоспособности и диагностики неисправностей цифровых объектов, построенных на основе микропроцессоров

Изобретение относится к автоматизированным системам контроля и может быть применено при контроле больших интегральных схем и других быстродействующих электронных объектов

Изобретение относится к конт рольно-измерительной технике и может быть использовано для контроля электрических параметров и диагностики неисправностей цифровых узлов

Изобретение относится к вычислительной технике и может быть использовано для формирования тестовых воздействий при контроле функционирования и локализации неисправностей цифровых узлов и блоков вычислительных машин

Изобретение относится к автоматике и вычислительной технике и может быть использовано при тестовом контроле логических блоков

Изобретение относится к области автоматики .и

Изобретение относится к автоматике и вычислительной технике и может быть использовано при контроле микросхем

Изобретение относится к области автоматики и вычислительной техники: к устройствам контроля работоспособности и поиска дефектов дискретных узлов и блоков

Изобретение относится к цифровой вычислительной технике, в частности к средствам автоматизации контроля и поиска неисправностей в устройствах с дискретным характером функционирования, и может быть использовано в автоматизированных комплексах отладки и ремонта цифровых устройств
Наверх