Устройство для контроля блоков отображения

 

СВОЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБ ЛИН (51) 4 С 06 Е 11/26

Ф

«

«

Ъ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛИЛ ИЗОБРЕТЕНИИ И ОТНРЫТ111 (21) 3841665/24-24 (22) 09.01.85 (46) 15.10.86. Ьюл. II« 38 (71) Курский завод "Счетмаш" (72) A.Ô, Рыбочкин, М.B. Пасов и A.Ë. Мовчан (53) 681.3(088.8) (56) Авторское свидетельство СССР

Р 928367, кл, С 06 Е 15/46, !979.

Авторское свидетельства СССР

I1 943733, кл. G 06 F 11/26, 1980. (54) УСТРОЙСТВО Д1И КОНТРОЛЯ FJIOK03

ОТОБРАЖЕНИЯ (57) Изобретение относится к вычислительной технике. Цель нзабретеиияповышение достоверности контроля цифровых блоков отабра.кения, имеющих интерфейс, эа счет анализа сигналов состояний v, ответов в момент подачи сигнала "Вызов". Цель достигается тем, что в устройство для контроля блоков отображения введены тактовый генератор 7, дна элемента И 6 и 8, эчеиент И-IIE 5, D -триггер 3, дешиФратор 13, элемент IIF 4, две группы триггеров 10. Контролируемые блоки 15 н 16 отображения принимают команды и инфармацию в момент подачи сигнала "Вызов", поступающего с шины 22 блока 1 управления. В блоке 2 памяти хранится эталонная информация о кодах состояний и ответов, которая поступает в блок 12 сравнения, куда такие поступают ответные реакции состояний и ответов с контролируемых блоков 15 и 16.При несовпадении сигналов блок 12 формирует сигналы аварии, которые эаписы12 ваются в группы триггеров 10. Б ис хаднае состояние устройство переходит па последнему сигналу дешиф" ратора 13. Устройство может быть использована для контроля цифровых блоков отобрал ения, имеющих интер" фейс, при массовом производстве.

Ьав4 .5 ил.

126 ) 187

И inf>ppтение отн<)сится к ны )ислительной теlx)IHKP и может быть исп>1Ь зо>)аи() дпя технического прОГона и контроля цифровых A>II>I«)I> отображе— нпя имеющих ин 1 ер)1)(? Йс ) п1>и м IccoBAM ! серийном производстве.

Цель изобретения — повышение достоверности контроля цифровых б>>оков отображения, имеющих интерФейс, за счет анализа сигналов сос тояний и ответов в момент подачи

tt I) сигнала Вызов

На фиг.! приведена структурная ,схема устройства для контрол)) цифроBblx блоков отображения, на фиг.2— структурная схема блока управления, на фиг.3 — схема формирователя сигнала "Вызов", на фиг.4 — схема блока задания режима, на Фиг.5 — график рабon. сигнала Вызов" °

Устройство (фиг, 1) состоит из блока 1 управления, блока 2 памяти эталонных реакций, триггера 3, элемента НЕ 4, элемента И-НЕ 5, элемента И 6, тактового генератора 7, элемента И 8, счетчика 9, .двух групп триггеров 10 . первой группы триггеров (аварии ответов) 10.1, второй группы триггеров (аварии состояний)

10.2, коммутатора 11, блока 12 срав- З0 нения, дешифратора 13,. блока t4 "индикации (аварий ответов и состояний} контролируемых цифровых блоков отоб.ражения (имеющих интерфейс) 15,16.,1...

16.1Чо Кроме того, .на фиг.1 изображены выходы !7, шина 18 сброса, магистраль 19 информации, магистраль 20 команд, шина 2 1 начальной установки, шина "Вызов" 22, магистрали 23 состояний контролируемых блоков, магист- 40 рали 24 ответов контролируемых блоков, магистраль 25 состояний с выхода блока памяти эталонных реакций, магистраль 26 ответов с выхода блока памяти эталонных реакций, магистрали 4S

27 "Вызов" контролируемых блоков.

Блок управления (фиг. 2) состоит иэ генератора 28 импульсов, формирователя

29 сигнала "Вызов", счетчика 30 адреса, блока 3t задания режима, блока

32 памяти символов, блока 33 памяти воздействий, счетчика 34 символьных строк, дешифратора 3> информации, счетчика 36 тактов, блока 37 памяти направления, блока 38 клавиатуры, дешифратора 39 команд, элемента И 40 шины "Ответ" 41.

IDnpl-IIIpI,) lIa xP JIl он гlu J))а "Вы:) он" состоит из реэист<>ра 42, Р -триггера 43, магистрального элемента К 155

Л 1 44, элемента И 45, четырех резисторов 46-49.

Блок задания режима состоит из элементов И 50-55, двух Р -триггеров 56 и 57, счетчика 58 адреса, резистора 59.

Устройство работает следующим образом.

По нажатии кнопки начальной установки на блоке 38 через элемент И 40 на шину 21 начальной установки поступает сигнал установки в исходное положение триггера 3, счетчика 9, блоков 15, 16.1...16. N, триггеров 10-1, 10 — 2. Как только кнопка начал1, ной установки будет отпущена,на шину

"Вызов" 22 поступает сигнал "Вызов", а на магистрали 19 и 20 — информация и команды.

Контролируемые цифровые блоки 15, 16.1...161Ч отображения принимают команды и информацию в момент подачи сигнала Вызов, поступающего с шины 22 блока 1 управления на входы

"Вызов" 27 контролируемых блоков через элементы НЕ 4, И-HE 5. Сигнал

Вызов" с высокого единичного уровня переходит в низкий нулевой уро-. вень, и на выходе элемента НЕ 4 устанавливается высокий единичный уровень. Вначале триггер 3 был установлен в высокий единичный уровень. При наличии высоких уровней на входах элемента И-HE 5 на выходе последнего устанавливается низкий нулевой уровень. В блоке 2 памяти эталонных реакций хранится информация о кодах состояний и ответов.

Коды команд, поступающие на магистрали 20 команд, являются адресами для блока 2 памяти эталонных реакций. С выходов 25 и 26 магистралей ответов и состояний блока 2 памя ти эталонных реакций поступает информация о состояниях и ответах в блок

12 сравнения. На магистральных выходах 23 состояний и 24 ответов контО

) ролируемых блоков при поступлении сигнала "Вызов возникают ответные реакции состояний и ответов. В Момент появления сигнала "Вызов" на вход элемента И 8 поступает высокий единичный уровень, обеспечивая ра- боту счетчика 9, с III»IxoJIa которого! 264187 тупают двоичные коды. чувих имен на контролируемые бло!си 1 >, 16. 1,...

16. N . По чужим именам на и 1Гистралях 24 ответов контролируемых блоков 15, 16. !.... 16.N нс должны формироваться сигналы "ОтлеT . Если это происходит, схема 12 сравнения выдает сигнал неисправности блока.

Влок 1 управления работает следующим образом.

Генератор 28 импульсов тактирует работу блока 1 управления, определяет скорость выводимых символов и графики на экраны контролируемых блоков отображения и вырабатывает импульсы, которые поступают в формирователь 29, По каждому импульсу фармиранатель 29 на выходе устанавливает низкий нуленой уровень.

В промежутке до следующего им-) пульса, поступающего с генератора

28 импульсон, по шине "Отлет" 4 1 поступает сигнал Ответ, который из высокого единичного уровня переходит в низкий нулевой уровень и че"

Рез Формирователь 29 осуществляет переход сигнала "Быэон" из низкого нулевого уровня н высокий единичный уровень. По следующему импульсу с генератора 28 импульсон процесс повторяется (фиг.7). Если сигнал

"Ответ" по шине 41 не приходит, .это, сигнализирует о неисправности устройства контроля цифровых блоков отображения. Сформиронанные тактирующие импульсы из сигналов "Вызов" и "Ответ" формирователя 29 поступают н блок 31. цифровой код поступает на входи коммутатора 11 и на нходы дешифрато-. ра 13.

Пока имеется сигнал 1Вызов через коммутатор 11 н блок 12 сравнения поступают сигналы ответов и состояний контролируемых блоков 15, 16, 1...16. N При несовпадении сигналов состояний и отнетон с сигналами состояний и ответов, поступаю- !О щими с блока 2 памяти эталонных реакций, блок 12 сравнения формирует сигналы аварии состояний и сигналы аварии отнетон, поступающие на информационные входы групп триггеров !5

10, которые с помощью дешифратора

13 .записывают информацию неисправности на группах триггеров 10 аварий ответон и аварий состояний, С ti-.i-ro выхода дешифратора 13 поступает сиг- И нал на синхронизирующий вход D -триггера 3, на выходе которого появляется низкий нулено" уровень, Сигнал Бы- . зов" на входах 27 контролируемых блоков снимается, переходит из низкого нулевого уровня в высокий единичный.

Через некоторое время, определяемое внутренней задержкой контролируемых блоков, снимаются сигналы От30 вет, т.е. переходят из нулевого уровня н единичный. В исходное сос, тояние схема устройства переходит по последнему 1 -му сигналу дешифратора .13. Этот сигнал поступает по шине "Ответ" 41 и снимает сигнал

"Вызов" с блока 1 управления, который переходит в высокий единичный уровень. Определяемый внутренней частотой блока 1 управления посту- 40 пает очередной сигнал "Вызов" ° но уже с новой информацией и командой.

Частота тактового генератора 7 выбирается исходя иэ количества контролируемых блоков и быстродейстния 4 микросхем для обеспечения опроса всех контролируемых блокоЬ в промежутке следования импульсов внутреннего генератора 28 импульсов блока

1 управления. Нестабильность работы 50 генератора 7 не влияет на качество опроса, если суммарное время опроса меньше длительности импульса "Выtt зов блока 1 управления. Осуществляется контроль ответов блоков

15.16.1...16.N на чужие имена.. . Имя — двоичный код, присвоенный блоку. По магистрали 19 информации посИэ блока 33 памяти поступают коды команд и коды информации параллельно. Сперва поступают коды команд и коды информации чужих имея. При поступлении этих кодов через дешифратор 39 команд и дешифратор 35 вснформации ка командные и информационные входы контролируемых блоков

15, 16. 1, ... 16 .N, на последних на шиках "Ответ" 24 ке должны формироваться низкие нулевые уровни,. т.е. сигнал "Ответ", Если сигнал

11 11

Отн ет появляется или же в какомлибо иэ блоков шина "Ответ " 24 замкнута н а землю, блок 1 2 с ра вн ения выдает сигнал ошибки, которая ., регистрируется - и а группе триггеров

1 О- 1 . Как только проходят к оды

1264187 чужих имен, следует код споего имени, а затем коды начальных условий.

Под действием этих кодов происходит установление связи блока уп5 равления с контролируемыми блоками.

Как только эта кодовая последова тельность проходит, на выходах блока 33 памяти устанавливаются высокие единичные. уровни, а в блоке 31 вырабатывается сигнал, разрешающий ! подачу кодов символьной информации с блока 32 памяти символов. Как только экраны контролируемых блоков отображения полностью заполняются

15 выводимыми символами, а их количество контролируется счетчиком 34 символьиых строк, сигнал с последнего поступает в блок 31 (конец цикла).

ila выходе блока 31 формируется сиг ал об изменении начальных условий.

Включается блок 33 памяти, но уже для проверки интерфейса графического канала . После прохождения всех кодов (принцип действия такой же, как

25 для символьного канала), с выхода блока 31 поступает тактирующий сигнал в счетчик Зб тактов. С выхода блока

37 памяти направления информация поступает через блок 38 клавиатуры

30 на дешифратор 35 информации. (ак только вывод графика =-,"àêàí÷èíàåòñí, сигнал об окончании его с блока 37 памяти направления поступает в блок

31, который опять вырабатывает сиг- нЯг об изменении начальных условий, т.е. возвращает тестовую программу к первоначальному исходному положению. С блока .31 »а входы дешифратора

39 команд и дешифратора 35 информации поступает стробирующий сигнал, синхронный с импульсом "Вызов". С блока 31 поступает установочный импульс на элемент 40 после каждой выдачи как символов, так и графика, приводя в новое исходное состояние как само устройство для контроля бпоков отображения, так и контролируемые блоки, кроме группы триггеров 10, которые устанавливаются от- дельной установочной кнопкои .сброса на блоке 38 клавиатуры. С помощью блока 38 клавиатуры задается режим работы, т.е. можно блокировать ту или иную часть блог1а 33 памяти, включая или одну символьную часть, или же графическую. Можно задать локальную проверку кода символов или графика, где оператором наблюдается

t неисправность, как на экране одного из контрол|груемьгх блоков 15, 16,1...

1б,>, так и на блоке 14 индикации, Формирователь 29 работает следующим образом.

По нажатии кнопки начальной установки на блоке 38 клавиатуры триггер

43 через элемент И 45 устанавливается в единичное состояние, которое поступает на вход M магистрального

11 элемента 44, выполненного на микросхеме. В связи с заданнои коммутацией по адресным входам этой микросхемы на выходе М„ магистрального элемента устанавливается единичный уровень.

Как только кнопка начальной установки клавиатуры 38 будет отжата, первый импульс с выхода генератора 28 импульсов,-который может «ыдавать импульсы 1(QK одиночные так и р опре деленной скоростью, поступивший на синхронизирующий вход D -триггера

43, переводит его в низкий нулевой уровень, который затем через магистральный элемент 44 на выходе М ус13 танавливает н113кии нулевой уровень.

Как только на вход М „ магистрального элемента 44 поступает низкий нулавойг уровень (на этом входе после нажатия начальной установки клавиатуры 38 был высокий единичный уровень), по адресным входам происходит пере-. запись низкого нулевого уровня на выход И магистрального элемента 44.

Далее низкий нулевой уровень через элемент И 45 поступает на установочный -вход 9 -триггера 43, приведя era .в исходное единичное состояние ° На выходе М, магистрального элемента 44 происходит переход из низкого нулевого состояния в единич«ое состояние, Следующий импульс, поступившии с генератора 28 импульсов на С-вход ь -триггера 43, повто" ряет процесс. Из графиков (фиг,5) видно, что левый фронт импульса "Бызов" задается генератором 28 импульсов, а правый фронт ойределяется приходящим сигналом "Ответ".

Если сигнал "Ответ" не приходит, схема вызова и .ответа блокируется. о

На входе М, магистрального элемента 44 не формируются импульсы

"Вызов", устанавливается нулевой уровень. С инверсного выхода D триггера 43 также не поступают импульсы для тактирования блока 31.

Если ьходы "Ответ" 4 1 и "Вызов"

1264187

10!

Зо

40 !

22 блока 1 управления накоротко закоротить, происходит искусственная разблокировка.

Таким образом, если в блок 1 управления на вход 41 не приходит сигнал "Ответ", то разблокировка осуществляется с блока 38 клавиатуры при дальнейшем анализе причин дефекта. Левый и правый фронты импульса Ответ" определяются частотой тактового генератора 7, которая выбирается максимально возмож— ной.

Блок 31 работает следующим образом.

При нажатии кнопки начальной установки блока 38 клавиатуры низкий нулевой уровень устанавливает в исходное единичное состояние )3 триггеры 56 и 57. Счетчик 58 адреса обнуляется. С инверсного выхода

D -триггера 43 формирователя 29 поступают импульсы положительной

ttoJIHpEIoc TII > которые проходят через элемент И 51. В этот момент на другом входе элемента И 5 1 сохраняетсяустановленный на начальной установке высокий единичный уровень. Счетчик

58 адреса начинает считать, выдавая коды для адресных шин блока

33 памяти.

Элементы И 52, 53, 55 в этот момент времени закрыты нулевыми уровня ми, поступающими с 3 -триггеров 56 и 57. Как только будут перебраны все адреса, на выходе счетчика 58 адреса формируется сигнал, который постуггает на счетный вход D -триггера 57, H3 o HT H3 t HHe его состояния. На втором входе элемента

И 51 устанавливается низкий нулевой уровень. Этот же уровень блокирует блок 33 памяти, устанавливая на его входах высокие единичные уровни.

Счетчик 58 адреса перестает считать

Открывается элемент И 52, и через . него импульсы поступают HG счетный вход блока 32 памяти символов. Как только проследуют все символы, па выходе счетчика 34 формируется сигнал, который возвращает в исходное состояние D -триггер 57, обнуляет счетчик 58 адреса, изменяет состояние триггера 56. Происходит включение другой половины блока 33 памяти, отвечающий за графическую часть канала. Общая блокировка блока 33 . снимается. После перебора кодов чужих имен и начальных условий графического канала элемент И 53 открывается. С его выхода импульсы поступают на вход счетчика 36. После вывода графика с выхода блока 37 памяти направлений поступает сигнал через элемент И 54, возвращая блок

31 в исходное состояние, подготавливал его для вывода символов. Элемент И 55 необходим для подачи импульсов .строба в момент вывода кодов символов или кодов направлений движения графика. С выхода элемента

И 54- через элемент И 40 блока 1 управления поступает сигнал установки в исходное состояние контролируемых блоков 15,16.1,...16M.

Дешифратор 39 команд работает сггедук цим образом.

При нажатой кнопке начальной ус тановки (НУ) клавиатуры 38 на разря-. дах 1-4 кбманд магистрали устанавливаются единичные уровни. Как толька кнопка НУ будет отпущена, с блока

25 33 памяти по каждому импульсу "Вызов" поступают первоначально коды команд чужих имен. После окончания поступает код команды своего имени, а затем коды команд начальных условий.

Импульсы "Вызов", коды команд и коды информаций поступают синхронно, т.е. параллельно. В этот момент на стробирующем входе цулевой.уровень блокирует любую ненужную комбинацию кодов по вторым входам. Как только коды команд чужих имен и коды команд начальных условий, поступающие иэ блока

33, проходят блок 33 памяти под действием сигнала общей блокировки блокируется. На выходах блока 33 устанавливаются высокие единичные уровни. На стробирующем входе появляются стробирующие импульсы. Ранее на блоке клавиатуры был набран код команды "Принят байт", например, 9, "..е. включены тумблеры второй и третий, а первый н четвертый тумблеры не включены. При поступлении положительного стробирующего импульса на выходе магистрахги команд формируют коды "Принять байт".

Дешифратор 35 информации работает следующим образом.

При нажатой кнопке НУ блока 38 клавиатуры на выходах разрядов с 1 по 8 магистрали 19 информации устанавливаются высокие еднничньге уров12б4187 ни. Как только кнопка НУ будет отпу. щена, с блока 33 памяти последова11 tl тельно по каждому импульсу Вызов поступают первоначально коды информаций чужих имен. После их окончания поступает код своего имени и другие коды начальных условий, как символьного, так и графического канала, В этот момент на стробирующем входе — нулевой уровень. 10

Поэтому информация с блока 33 памяти поступает беспрепятственно. Как только коды информаций чужих имен и начальных условий проходят, блок

33 под действием сигнала, поступаю- 15 щего с выхода блока 31, блокируются т.е, на выходах блока 33 устанавливаются единичные уровни, На стробирующие входы дешифратора информации поступают положительные,20 стробирующие импульсы с выхода элемента И 55 блока 31. По другим входам через блок клавиатуры поступают коды символов или коды направлений движения графика.

Ьлок 33 памяти состоит из полупроводниковых программируемых микросхем, в которых хранятся коды ко30 манд и коды информаций чужих имен, а также ходы команд и коды информаций начальных условий. Конструктивно

on состоит из двух частей, отвечаюц их за символьную и графическую части, контролируемых цифровым блоком, имеющим интерфейс.Им присваиваются свои конкретные имена, т.е. определенный код, чтобы различить символьную или графическую часть„

После нажатия кнопки НУ блока 38 клавиатуры с выхода элемента И 50 поступает нулевой уровень, .который блокирует блок 33, на выходах которого устанавливаются единичные уровни. Как только НУ снимается, 45 остается заблокированным одна половина, отвечающая за символьную часть. Включается счетчик 58 адреса в блок 31; С выходов блока 33 поступают коды команд и информаций чужих имен. В момент подачи кодов чужих имен, контролируемых блоками отображения, на магистралях 24 ответов не дол вы устанавливаться нулевые уровни. Если это происходит,. на триггерах 10-1 аварий ответов будет зафиксирована авария

"Ответ", которая высвечивается на блоке 14 индикации ° После прохождения всех чужих имен поступает код своевo имени, например, для символьного канала, происходит установление связи с символьным каналом. формулаизсбретения

Устройство для контроля блоков отображения, содержащее блок индикации, блок памяти эталонных реакций, счетчик, блок сравнения, коммутатор, блок управления, первый и второй информационные выходы блока памяти эталонных реакций соединены с первым и вторым информационными входами блока сравнения, третий и четвертый и формационные входы которого соединены с выходами коммутатора, управ- ляющий вход которого соединен с выходом счетчика, первая и вторая группы информационных входов коммутатора подключены соответственно к информационным выходам и выходам состояния контролируемьи блоков, причем блок управления содержит блок клавиатуры, элемент И, счетчик адреса, генератор импульсов, блок памяти воздействия, отличающееся . тем, что, с целью повышения достоверности контроля, оно содержит тактовый генератор два элемента И, элемент И-НЕ, триггер, дешифратор, элемент НЕ и две группы триггеров, выходы которых соединены с соответствующими входами блока индикации, а синхронизирующие входы — с группой выходов дешифратора, информационные входы триггеров первой и второй групп соединены соответственно с первым и вторым выходами блока сравнения, входы дешифратора соединены с выходами счетчика и тактового генератора, выход которого соединен также с первым входом первого элемента И, второй вход и выход которого соединены соответственно с выходом элемента НЕ и счетным входом счетчика, установочный вход которого соединен с выходом второго элемента И, соединенным с ! установочным входом триггера, синхровход и выход которого соединены соответственно с выходом предпоследнего разряда дешифратора и первым входом элемента И-НЕ, второй вход которого соединен с выходом элемента НЕ, а выход — с входами "Вызов" контуолируемых блоков, при этом блок управления содержит формирователь сигнала ".Вызов", счетчик так I 26 i 87

ToB > блок памяти налравления ° блок задания режима, блок памяти символов, счетчик символьн» х < трок, деиифра— тор информации и депп фратор команд, причем выход генератора импульсов соединен с тактовым входом. формирователя сигнала Вызов, выход началь.ной установки соединен с первым

; вхсдом элемента И и установочными входами счет Ц1ка адреса, счетчика символьных строк, блока задания режима, формирователя сиглала ."Вызов и счетчика тактов, счетный вход которого соединен с тактовым выходом блока задания режима, а вы- 15 ход соединен с адресным входом блока памяти направления, первый и второй информационные выходы кото— рого соединены соответственно с первым входом конца цикла блока за- 20 дания режима и первым информационным входом блока клавиатуры, второй информационный вход которого соединен с выходом блока памяти символов, адресный вход которого 25 соединен с информационным выходом счетчика адреса, счетный вход которого соединен с тактовым выходом блока задания режима, выход начальной устанОвки циклa котОрого соедн- ЗО йен с вторым входом элемента И, выход переполнения счетчика адреса соединен со счетным входом счетчика символьных строк, выход которого соединен с вторым входом конца цикла д блока задания режима, стробирующнй

HbIxoII которого соединен со стробирувIIII»vI входами IIelllII@paznpnII информации и команд, первые Il вторые информационные входы котоpblx соединены соответственно с выходами информации и команд блока клавиатуры и блока памяти воздействия, адресный вход которого соединен с адресным выходом блока задания режима, первый, второй и третий блокировочные выходы которого соединены с первым, вторым и третьим входами блокировки блока памяти воздействий, четвертый вход блокировк«-,которого соединен с выходом блокировки блока клавиатуры, инверсный выход формирователя сигнала "Bblзов" соединен с тактовым входом блока задания режима, прямой выход формирователя сигнала "Вызов соединен с входом элемента !!Е, выход сброса блока клавуатуры соединен с входами сброса триггеров первой и второй групп, выходы дешифраторов информации и команд соединены соответственIfo с информационными и командными входами контролируемых блоков, выход дешифратора команд соединен с адресным входом блока памяти эталоин»ol реакций, выход элемента И блока управления соединен с первым входом второго элемента И н установочными входами контролируемых блоков, выход последнего разряда дейиф" ратора соединен с вторым входом второго элемента !!и входом Ответ формирователя сигнала Вызов блока управления.

1264187 иг. 5

Составитель И. Хазова

Редактор И. Ка сарда Техред Я. Ходаиич Корректор 1, рещетцик

Заказ 5564/50 Тираж 671 Подписное

ВНИИПИ Гасударственного комитета СССР по делам изобретений и открытий

113035, Москва, 3-35, Раушская иаб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4

Устройство для контроля блоков отображения Устройство для контроля блоков отображения Устройство для контроля блоков отображения Устройство для контроля блоков отображения Устройство для контроля блоков отображения Устройство для контроля блоков отображения Устройство для контроля блоков отображения Устройство для контроля блоков отображения 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к электронной вычислительной технике и может быть использовано в аппаратуре автоматического контроля и диагностики цифровых узлов

Изобретение относится к вычислительной технике, в частности к устройствам автоматического синтеза тестов для контроля работоспособности и диагностики неисправностей цифровых объектов, построенных на основе микропроцессоров

Изобретение относится к автоматизированным системам контроля и может быть применено при контроле больших интегральных схем и других быстродействующих электронных объектов

Изобретение относится к конт рольно-измерительной технике и может быть использовано для контроля электрических параметров и диагностики неисправностей цифровых узлов

Изобретение относится к вычислительной технике и может быть использовано для формирования тестовых воздействий при контроле функционирования и локализации неисправностей цифровых узлов и блоков вычислительных машин

Изобретение относится к автоматике и вычислительной технике и может быть использовано при тестовом контроле логических блоков

Изобретение относится к области автоматики .и

Изобретение относится к автоматике и вычислительной технике и может быть использовано при контроле микросхем

Изобретение относится к цифровой вычислительной технике, в частности к средствам автоматизации контроля и поиска неисправностей в устройствах с дискретным характером функционирования, и может быть использовано в автоматизированных комплексах отладки и ремонта цифровых устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации

Изобретение относится к системам управления телевидением и радиовещанием

Изобретение относится к цифровой вычислительной технике и может быть использовано в автоматизированных системах для контроля ЭВМ

Изобретение относится к области электрорадиотехники и может быть использовано для проверки функционирования DVD плеера

Изобретение относится к способу и системе отладки многоядерной системы с возможностями синхронной остановки и синхронного возобновления

Изобретение относится к области автоматики и цифровой вычислительной техники

Изобретение относится к испытательной технике и может быть использовано для диагностики функционирования микросхем оперативной памяти во всех отраслях микроэлектроники и радиотехники

Изобретение относится к средствам построения модели состояния технического объекта
Наверх