Способ изготовления матричного накопителя для постоянного запоминающего устройства

 

(19)SU(11)1344119(13)A3(51)  МПК 5    G11C11/40(12) ОПИСАНИЕ ИЗОБРЕТЕНИЯк патентуСтатус: по данным на 17.01.2013 - прекратил действиеПошлина: учтена за 3 год с 02.07.1993 по 01.07.1994

(54) СПОСОБ ИЗГОТОВЛЕНИЯ МАТРИЧНОГО НАКОПИТЕЛЯ ДЛЯ ПОСТОЯННОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА

Изобретение относится к автоматике и вычислительной технике и может быть использовано при изготовлении постоянных запоминающих устройств на основе МДП-транзисторов с плавающими и управляющими затворами, нашедших широкое применение в блоках памяти вычислительных машин, микропроцессорах, устройствах автоматики. Целью изобретения является повышение надежности матричного накопителя. На фиг. 1 показан матричный накопитель (сечение А-А - область считывания, сечение Б-Б - область записи-стирания логической информации ячеек памяти матричного накопителя); на фиг. 2-8 - последовательность его изготовления. Способ изготовления матричного накопителя заключается в следующем. На поверхность полупроводниковой подложки первого типа проводимости 1 (см.фиг. 2) наносят первый маскирующий слой из двуокиси кремния 2 и нитрида кремния 3. В этом маскирующем слое выполняют отверстия, в которые проводят легирование поверхности полупроводниковой подложки примесью первого типа проводимости 4 и формируют первый диэлектрический слой 5 (см.фиг.3). Выращивание первого диэлектрического слоя происходит только в отверстиях первого маскирующего слоя, так как поверхность нитрида кремния препятствует при термическом окислении образованию окисла. После формирования первого диэлектрического слоя первый маскирующий слой удаляют. На поверхности полупроводниковой подложки, первом диэлектрическом слое наносят второй диэлектрический слой 6 (см. фиг. 4), в котором выполняют отверстия. Через эти отверстия проводят легирование частей полупроводниковой подложки примесью второго типа проводимости 7 (см. фиг.4). На поверхности полупроводниковой подложки на легированных областях второго типа проводимости, первом и втором диэлектрических слоях последовательно наносят третий диэлектрический слой 8 толщиной 50-200 и первый слой поликристаллического кремния 9 (см.фиг.5). Из слоя первого поликристаллического кремния формируют области плавающих затворов (см.фиг.6). На поверхность первого слоя поликристаллического кремния (областей плавающих затворов), части поверхности второго диэлектрического слоя, диффузионного слоя второго типа проводимости и первого диэлектрического слоя наносят маскирую- щий слой из фоторезиста 10 (см.фиг.7) с перекрытием областей плавающих затворов, удаляют третий и второй диэлектрические слои, незакрытые маскирующим слоем (см.фиг.7), после чего второй маскирующий слой удаляют. На поверхностях полупроводниковой подложки, первом диэлектрическом слое, областях плавающих затворов последовательно наносят четвертый диэлектрический слой 11, второй слой поликристаллического кремния 12 и маску из фоторезиста 13 (см.фиг.8) и совмещенным травлением второго слоя поликристаллического кремния 12, четвертого диэлектрического слоя 11, областей плавающих затворов из первого слоя поликристаллического кремния 9, третьего 8 и второго 6 диэлектрических слоев (см.фиг.8) формируют плавающие и управляющие затворы. После формирования плавающих и управляющих затворов формируют диффузионные стоковые-истоковые шины путем легирования поверхности полупроводниковой подложки примесью второго типа проводимости. На поверхности полупроводниковой подложки и управляющие затворы наносят защитный диэлектрический слой, состоящий из двуокиси кремния и фосфоросиликатного стекла. В этом защитном диэлектрике выполняют контактные окна к диффузионным шинам, управляющим затворам, затворам МДП-транзисторов. На поверхности защитного диэлектрического слоя в контактных окнах формируют металлические шины. Основным преимуществом предложенного способа изготовления матричного накопителя является низкая вероятность отказов ячеек памяти матричного накопителя при проведении циклов перепрограммирования за счет исключения подтрава третьего диэлектрического слоя под плавающими затворами при снятии третьего и второго диэлектрических слоев с поверхности поупроводниковой подложки. В результате этого повышается качество четвертого диэлектрического слоя в этих местах, не происходит изменения его физических свойств под действием электрического поля в области подтрава и в результате повышается надежность накопителя. Использование второго маскирующего слоя в сочетании с приведенными в отличительной части признакам позволяет снять процент брака этого вида до 15-20%, т.е. обеспечивает новое свойство, приводящее к положительному эффекту.

Формула изобретения

СПОСОБ ИЗГОТОВЛЕНИЯ МАТРИЧНОГО НАКОПИТЕЛЯ ДЛЯ ПОСТОЯННОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА, заключающийся в нанесении на полупроводниковую подложку первого маскирующего слоя из окиси кремния и нитрида кремния с отверстиями, легировании полупроводниковой подложки примесью первого типа проводимости, нанесении первого диэлектрического слоя, удалении первого маскирующего слоя, нанесении второго диэлектрического слоя с отверстиями, легировании полупроводниковой подложки примесью второго типа проводимости, нанесении третьего диэлектричского слоя толщиной 50 - 200 , нанесении областей первого слоя поликристаллического кремния, образующих плавающие затворы, травлении третьего и второго диэлектрических слоев, нанесении четвертого диэлектрического и второго поликристаллического слоев, нанесении участков второго маскирующего слоя с последовательным травлением второго слоя поликристаллического кремния, четвертого диэлектрического слоя, первого слоя поликристаллического кремния,третьего и второго диэлектрических слоев, легировании полупроводниковой подложки примесью второго типа проводимости, нанесении пятого диэлектрического слоя с отверстиями, нанесении металлических шин, отличающийся тем, что, с целью повышения надежности матричного накопителя, после нанесения областей первого слоя поликристаллического кремния наносят участки маскирующего слоя из фоторезиста, полностью перекрывающие области первого слоя поликристаллического кремния, после чего травят третий и второй диэлектрическое слои с последующим удалением третьего маскирующего слоя.

РИСУНКИ

Рисунок 1, Рисунок 2, Рисунок 3, Рисунок 4, Рисунок 5, Рисунок 6, Рисунок 7, Рисунок 8

MM4A Досрочное прекращение действия патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе

Дата прекращения действия патента: 02.07.1994

Номер и год публикации бюллетеня: 36-2002

Извещение опубликовано: 27.12.2002        




 

Похожие патенты:

Изобретение относится к электротехнике и вычислительной технике и предназначено для использования в биполярных запоминающих устройствах

Изобретение относится к электронной технике, в частности к микроэлектронике , и может быть использовано в качестве кольцевых сдвигающих регистров, регистров развертки, генераторов импульсов сканирования

Д-триггер // 1339875
Изобретение относится к импульсной технике и может быть использовано в качестве D-триггера в интегральICF {5 i f f- : TV БКЕ ЛНО - ЕлЛ ных логических цифровых устройствах

Изобретение относится к вычислительной технике и может быть использовано ё программируемых постоянных запоминающих устройствах

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике, в частности к эле1«нтам памяти на КМОП-транзисто- jsax

Изобретение относится к вычислительной технике и может быть использовано для построения оперативных запоминаюш,их устройств

Изобретение относится к вычислительной технике и может быть использовано в репрограммируемых постоянных запоминающих устройствах, построенных на основе структур металл - нитрид кремния - окисел кремния - полупроводник (МНОП-структур)

Изобретение относится к вычислительной технике, в частности к созданию перепрограммируемых запоминающих устройств, способных сохранять информацию после отключения питающего напряжения

Изобретение относится к вычислительной технике и может быть использовано при разработке интегральных схем запоминающих устройств

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх