Устройство для контроля блоков памяти

 

СО103 СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУ БЛИН (191 (11) (51) 4 1 11 С 29/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

H ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

Г10.ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTHA (21) 4236709/24-24 (22) 29.04.87 (46) 15.11.88. Бюл. Ф 42 (72) С.В.Афанасьев, И.Е.Алимов, А.Л.Иванов и Л.Т.Кирьяк (53) 68 1.327.6 (088.8) (56) Авторское свидетельство СССР

Ф 612287, кл. С 11 С 29/00, 1975.

Авторское свидетельство СССР.

Ф 1084901, кл. G 11 С 29/00, 1981. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ -БЛОКОВ

ЛАИЯТИ (57) Изобретение относится к вычислительной технике и может быть использовано для контроля запоминающих устройств. Цель изобретения - повышение достоверности контроля. Устройство содержит генератор 1 тактовых импульсов, делитель 2 частоты, расширитель

3 импульсов, элементы 4, 10,16 задержки, элементы 5,14,15 И, адресный счетчик 6, формирователь 7 импульсов чтения, проверяемый блок 8 памяти, генератор 9 псевдослучайной последова тельности, кольцевой регистр 11 сдвига, чакапливающнй сумматор 14, блок сравнения, триггер 17, элемент 18 индикации. В устройстве обеспечивается автоматическое изменение числа сдвигов, а также повьппается уровень достоверности контроля за счет назначе \ ния числа сдвигов случайным образом..щ

5 ил.

Формула изобретения

14379 борке последнего адреса на выходе адресного счетчика 6 появляются все

"1", элемент И 15 вырабатывает сигнал 27, устанавливая в исходное сос5 тояние генератор 9 псевдослучайной последовательности. Таким образом, последний код (эталонная контрольная сумма) из проверяемого устройства записывается в кольцевой регистр 11 и 1О без сдвига поступает на блок 13 сравнения, где происходит сравнение с накопленной контрольной суммой. При несовпадении контрольных сумм блок 13 сравнения вырабатывает на выходе "1", 15 а при появлении с элемента 16 задержки сигнала 26 элемент И 14 вырабатывает на выходе "1" сигнал 28, переключая триггер 17, который активизирует элемент индикации, сообщающий о не- 2g исправности устройства, а другой выход триггера 17 блокирует работу генератора 1 тактовых импульсов.

Устройство для контроля блоков памяти, содержащее формирователь импульсов чтения, выход которого является соответствующим выходом устройства, вход формирователя импульсов чтения подключен к счетному входу адреснбго счетчика, выходы которого являются адресными выходами устрой35 ства и подключены к входам первого элемента И, выход которого подключен к первому входу второго элемента И, второй вход которого подключен к выходу блока сравнения, первый вход ко- торого подключен к выходу накапливаю25 щего сумматора, выход второго элеyeíòà И подключен к входу установки триггера, прямой выход которого подключен к входу генератора тактовых импульсов, выход которого подключен к входу делителя. частоты, инверсный выход триггера является индикаторным выходом устройства, кольцевой регистр сдвига, информационные входы которого являются соответствующими входами устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, оно содержит три элемента задержки, генератор псевдослучайной последовательности, третий элемент И и расширитель импульсов, выход которого подключен к тактовому входу генератора псевдослучайной последовательности, вход установки и выход которого подключены соответственно к выходу первого элемента И и синхровходу кольцевого регистра сдвига, выход которого подключен к второму входу блока сравнения и информационному входу накапливающего сумматора, вход записи которого подключен к выходу делителя частоты, входу расширителя импульсов и входу второго элемента задержки, выход которого подключен к входу установки кольцевого регистра сдвига и входу третьего элемента задержки, выход которого подключен к третьему входу второго элемента И, выход расширителя импульсов подключен к счетному входу адресного счетчика и первому входу третьего элемента И, второй вход которого подключен к выходу первого элемента задержки, вход которого подключен к выходу генератора тактовых импульсов, 1437925

Фиг, 2

143 7925

Составитель С.Шустенко

Техред М.Ходанич

Корректор Л.Пилипенко

Редактор М.Келемеш

Заказ 5900/52

Тираж 590

Подписное

В11ИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Устройство для контроля блоков памяти Устройство для контроля блоков памяти Устройство для контроля блоков памяти Устройство для контроля блоков памяти Устройство для контроля блоков памяти 

 

Похожие патенты:

Изобретение относится к вычислительнок технике, в частности к запоминающим устройствам, и может быть использовано в устройствах обработки информации для изменения последовательности следования сигналов в алгоритмах преобразования Фурье

Изобретение относится к запоминающим устройствам и может быть использовано в специализированных цифровых вычислительных машинах или системах обработки цифровых данных, для сохранения информации при кратковременных перерывах энергоснабжения

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах , имеющих дефектные элементы памяти

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам

Изобретение относится к вычислительной технике и может быть применено для контроля блоков полупроводниковой памяти

Изобретение относится к вычислительной технике и может быть использовано в качестве устройства памяти повышенной надежности

Изобретение относится к области вычислительной техники и может быть использовано в линиях задержки цифровой информации

Изобретение относится к вычислительной технике и может быть использовано для устранения ошибок, введенных во время записи или воспроизведения информации

Изобретение относится к вычислительной технике.и может быть использовано при.построении запоминающих устройств с повьшенной достоверностью

Изобретение относится к вычислительной технике и может быть использовано для контроля оперативных запоминающих устройств

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх