Одноразрядный сумматор

 

Изобретение относится к вычислительной технике и может быть использовано в интегральных микросхемах на элементах инжекционной логики. Целью изобретения является повышение быстродействия сумматора и сокращение площади, занимаемой сумматором. Поставленная цель достигается введением трех диодов Шотки 1,2,3 на входах сумматора, содержащего четыре п-р-п транзистора 4,5,6,7 и инжектирующего р-п-р транзистора. 1 ил.

СО ОЭ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН ц 4 6 06 F 7/50

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

flQ ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

/ (21 ) 4387207/24 -24 (22) 01.03.88 (46) 15.11.89.Бюл. М 42 (71) Таганрогский электротехнический институт им.В.Д.Калмыкова (72) Ю.И.Рогозов, С.П,Тяжкун, Н.И.Чернов и Т.И,Срывкина (53) 681.325.5 (088.8) (56) Авторское свидетельство СССР

Ф 907543, кл. G 06 F 7/50, 1982.

Шагурин И.И.Проектирование цифровых микросхем на элементах инжекционной логики. M. Радио и связь, 1984, с.138, рис.4,9.а.

Авторское свидетельство СССР

У 1043637, кл. G 06 F 7/50, 1983.

„„Я0„„1522193 А1

2 (54 ) ОДНОРАЗРЯДНЫЙ СУММАТОР (57) Изобретение относится к вычислительной технике и может быть использовано в интегральных микросхемах на элементах инжекционной логики.

Целью изобретения является повышение быстродействия сумматора и сокращение площади, занимаемой сумматором.

Поставленная цель достигается введением трех диодов Шотки 1 — 3, на входах сумматора, содержащего четыре и-р-и-транзистора 4 — 7 и инжектирующего р-п-р-транзистора.1 ил.

1 5221 93

Изобретение относится к вычислительной технике и может быть ис30

При подаче на входы сумматора комбинации входных сигналов, в которой уровень логической единицы присутствует на двух входах (например, А=O;

В"C=l), а базу транзистора 4 через два диода поступает ток 2IO.Èç транпользовано в интегральных микросхемах на элементах инжекционной логи5 ки.

Цель изобретения — повышение быстродействия сумматора и сокращение площади, занимаемой сумматором.

На чертеже приведена принципиальная электрическая схема предлагаемого одноразрядного сумматора.

Одноразрядный сумматор содержит три диода Нотки 1 — 3, четыре и-р-итранзистора 4 — 7, инжектирующий р-п-р-транзистор, который в предлагаемой схеме. представлен стрелками с указанием значений питающих токов, три входа слагаемых А,В,С, выходы суммы Б и переноса Р, 20

Сумматора работает следующим образом, При подаче на входы сумматора низких потенциалов (А=В=C=O) токи инжектируемые н аноды диодов 1 — 3, 25 отбираются входными цепями. Поэтому транзистор 4 закрыт и, следовательно, транзисторы 5 — 7 открыты, При этом на выходах сумматора устанавливаются нулевые потенциалы

S=P=0.

При подаче на входы сумматора комбинации входных сигналов, в которой уровень логической единицы присутст" вует только на одном из входов например, A=8=0;C=l), в базу транзис35 тора 4 "через один иэ диодов поступает ток I< Транзистор 4 включен по схеме токойого повторителя, поэтому иэ баз транзисторов 5 — 7 будет от40 бираться по одному дискрету тока Ь .

Транзистор 5 закрывается, а транзистор 7 открывается. Последнее приводит к запиранию транзистора 6. В результате на выходах сумматора, уста 4 новится следующая комбинация выходных сигналов: Б=l, Р О. зисторов 5 — 7 транзистором 4 отбирается по два дискрета тока I

Транзисторы 5 и 7 закрываются, транзистор 6 открывается. В результате на выходах сумматора установится следующая комбинация выходных сигналов:

Б=О; Р=l .

При подаче на входы сумматора высоких потенциалов (А=В=С=1) в базу транзистора 4 через диоды 1 — 3 постуйает ток ЗХ ° В результате из баз транзисторов 5 — 7 отбирается по три дискрета тока Хр, они закрываются, и на выходах сумматора устанавливабтся высокие потенциалы S =

= Р1 .

Формула изобретения

Одноразрядный сумматор, содержащий четыре п-р-и-транзистора и инжектирующий р-п-р-транзистор, причем база первого и-р-и-транзистора соединена с его первым коллектором, второй коллектор первого и-р-и-транзистора соединен с базой второго и-р-и-транзистора, коллектор которого соединен с выходом суммы сумматора, третий кол" лектор первого п-р-п-транзистора, соединен с базой третьего и-р-и транзистора, первый коллектор которого соединен с выходом переноса сумматора, а второй коллектор. - с базой чет- вертого п-р-п-транзистора, базы второго, третьего и четвертого и-р-итранзисторов соединены с соответствующими коллекторами инжектирующего р-п-р-транзистора, эмиттеры всех и-р-и-транзисторов объединены и подключены к общей шине сумматора, о тл н ч а ю щ н и с я тем, что, с целью новышенйя быстродействия сумматора и сокращения площади, занимаемой сумматором, введены три диода

Шотки, аноды которых соединены с соответствующими входами сумматора и коллекторами р-п-р-транзистора, катоды диодов объединены и подключены к базе первого п-р-п-транзистора, четвертый коллектор которого соединен с базой четвертого п-р-п-транзистора, коллектор которого подключен к выходу суммы сумматора.

Одноразрядный сумматор Одноразрядный сумматор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при реализации арифметических устройств в электронных цифровых вычислительных машинах и цифровых измерительных приборах

Изобретение относится к вычислительной технике и может быть использовано в процессорах ЭВМ

Изобретение относится к вычислительной технике и может быть использовано при построении интегральных схем обработки цифровой информации при многоуровневом представлении информации

Изобретение относится к вычислительной технике и может быть использовано в качестве ячейки базового кристалла для реализации произвольной функции одного трехзначного аргумента

Изобретение относится к области вычислительной техники и может быть использовано в качестве базового узла больших интегральных схем, выполняемых на И<SP POS="POST">2</SP>Л технологии

Изобретение относится к вычислительной технике, а также может быть использовано в генераторах и цифровых синтезаторах частот (,в частности, в дробных синтезаторах частот)

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении операционных блоков цифровых устройств

Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах быстродействующих ЭВМ

Изобретение относится к вычислительной технике и предназначено для построения быстродействующих арифметических устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх