Логический элемент

 

Изобретение относится к импульсной технике и позволяет расширить функциональные возможности логического элемента . Сущность изобретения: логический элемент содержит первый 1, второй 2, третий 3, четвертый 4 и пятый 5 транзисторы, резистор 6, первый 7 и второй 8 источники тока, первую и вторую 10 шины опорного напряжения, первый 11 и второй 12 входы, выход 13, первый 14, второй 15, третий 16, четвертый 17, пятый 18, шестой 19 и седьмой 20 дополнительные транзисторы, дополнительный источник тока 21 и третий вход 22. 1 ил.

(19) (11) СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (s1)s Н 03 К 19/086

ГОСУДАРСТВЕННЫЙ КОМИТЕТ . ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

О (>

1 (21) 4785726/21 (22) 24.01.90 (46) 23.06.92. Бюл. М 23 (71) Ленинградское объединение электронного приборостроения "Светлана" (72) А.П. Голубев и С.Л.Афиногенов (53) 621.374(088,8) (56) Микросхемы интегральные. Кристалл

11520ХМ2. Исходные данные по проектированию заказных матричных БИС на базовом матричном кристалле И60.734.106, 1984 г. стр.43-44, 54.

Алексеенко А.Г., Шагурин И.И. Микросхемотехника — М.: Радио и связь, 1982, с.115-118.

Изобретение относится к импульсной технике, в частности к логическим элементам на переключении тока, и может быть использовано в сверхскоростных интегральных схемах для построения комбинационной части логических схем.

Известные логические элементы, выполненные на двух и более токовых ключах, с двумя уровнями переключения тока, причем максимальная задержка таких схем примерно равна задержке одного токового ключа. Однако в элементе,, построенной данным образом, через резистор, формирующий логический перепад, может одновременно протекать О, 1, 2 и более токов (54) ЛОГИЧЕСКИЙ ЭЛЕМЕНТ (57) Изобретение относится к импульсной технике и позволяет расширить функциональные возможности логического элемента. Сущность изобретения: логический элемент содержит первый 1, второй 2, третий 3, четвертый 4 и пятый 5 транзисторы, резистор 6, первый 7 и второй 8 источники тока, первую и вторую 10 шины опорного напряжения, первый 11 и второй 12 входы, выход 13, первый 14, второй 15, третий 16, четвертый 17, пятый 18, шестой 19 и седьмой 20 дополнительные транзисторы, дополнительный источник тока 21 и третий вход 22. 1 ил. токовых ключей. Для стабилизации уровня логического нуля в элемент введен параллельно этому резистору ограничительный диод, что, однако, не позволяет сохранять достаточно стабильный уровень логического нуля в элементе и приводит к увеличению задержки, Наиболее близкой по технической сущности является логический элемент, реализующий функцию F(X>, Хг) = X) + Xz на двух уровнях переключения тока, т.е. формирует функцию, являющуюся частным случаем требуемой при Хз =1; Недостатком этого элемента является невозможность реализации функции Р(Х1, Хг, Хз) =(X>+ Хг) Хз or

1742990 трех переменных, каждая из которых отлична от coAst.

Цель изобретения — расширение функциональных возможностей логического элемента.

Поставленная цель достигается тем, что в логический элемент на переключении тока, содержащий пять транзисторов, резистор, два источника тока, две шины опорного напряжения, два входа и выход, эмиттеры первого и второго транзисторов подключены к первому источнику тока, коллектор первого транзистора соединен с эмиттерами третьего и четвертого транзисторов, база первого транзистора соединена с эмиттером пятого транзистора и вторым источника тока, база второго транзистора — с первой шиной опорного напряжения, база четвертого транзистора подключена к второй шине опорного напряжения, база пятого транзистора соединена с первым входом, база третьего транзистора соединена с вторым входом, первый вывод резистора подключен к выходу, коллектор пятого транзистора подключен к второму выводу резистора, введены семь дополнительных транзисторов, дополнительный источник тока и третий вход, причем эмиттеры первого и второго дополнительных транзисторов соединены с дополнительным источником тока, база первого дополнительного транзистора соединена с базой первого транзистора, база второго дополнительного транзистора — с первой шиной опорного напряжения, базы третьего и шестого дополнительных транзисторов соединены с третьим входом, база четвертого дополнительного транзистора соединена с вторым входом, а коллектор четвертого дополнительного транзистора с коллекторами седьмого дополнительного транзистора и четвертого транзистора и выходом, коллекторы второго, третьего, пятого и шестого дополнительных транзисторов соединены с коллекторами третьего и пятого транзисторов, базы пятого и седьмого дополнительных транзисторов соединены с второй шиной опорного напряжения, эмиттеры четвертого и пятого дополнительных транзисторов соединены с коллектором первого дополнительного транзистора, эмиттер третьего дополнительного транзистора соединен с эмиттером третьего транзистора, коллектор второго транзистора соединен с эмиттерами шестого и седьмого до пол нител ьн ых транзисторов.

Введение дополнительных элементов позволяет реализовать функцию F(X1, Х2, Хз) =

=(Xl + X2) Х3, причем через резистор проте10

55 кает одновременно не более одного тока первого источника тока или дополнительного источника тока, поэтому не требуется подключения ограничительного диода, а задержка практически равна задержке схемы, реализующей функцию

F(X), Х2) = F1 + хг.

Ни одного известного логического элемента, позволяющего реализовать аналогичную функцию аналогичным образом, нами не обнаружено.

На чертеже представлена электрическая схема логического элемента, реализующего функцию

F(X<, Хг, Хз) =(Х1+Хг) Хз.

Логический элемент, реализующий функцию F(X>, Хг, Хз) = (X1+ Хг) .Хз, содержит пять транзисторов 1 — 5, резистор 6, два источника 7, 8, две шины опорного напряжения 9, 10, два входа 11, 12 и выход 13.

Эмиттеры первого и второго транзисторов

1, 2 подключены к первому источнику тока

7. Коллектор первого транзистора 1 соединен с эмиттерами третьего и четвертого транзисторов 3, 4. База первого транзистора 1 соединена с эмиттером пятого транзистора 5 и вторым источником тока 8. База второго транзистора 2 соединена с первой шиной опорного напряжения 9. База четвертого транзистора 4 подключена к второй шине опорного напряжения 10. База пятого транзистора 5 соединена с первым входом 11. База третьего транзистора 3 соединена с вторым входом

12. Первый вывод резистора 6 подключен к выходу 13. Коллектор пятого транзистора 5 подключен к второму выводу резистора 6.

Согласно изобретению в логический элемент введены семь дополнительных транзисторов 14 — 20, дополнительный источник тока 21 и третий вход 22, причем эмиттеры первого и второго дополнительных транзисторов 14, 15 соединены с дополнительным источником тока 21, база первого дополнительного транзистора 14 соединена с базой первого транзистора 1, база второго дополнительного транзистора 15 — с первой шиной опорного напряжения 9 базы третьего и шестого дополнительных транзисторов 16, 19 соединены с третьим входом 22, база четвертого дополнительного транзистора 17 соединена с вторым входом 12, а коллектор четвертого дополнительного транзистора 17 — с коллекторами седьмого дополнительного транзистора 20 и четвертого транзистора 4 и выходом 13, коллекторы второго и третьего, пятого и шестого дополнитЕльных транзисторов 15 — 19 соединены с коллекторами

1742990

55 третьего и пятого транзисторов 3, 5, база пятого и седьмого дополнительных транзисторов 18, 20 соединены с второй шиной опорного напряжения 10, эмиттеры четвертого и пятого дополнительных транзисторов

17, 18 соединены с коллекторами первого дополнительного транзистора 14, эмиттер третьего дополнительного транзистора 16 соединен с эмиттером третьего транзистора

3, коллектор второго транзистора 2 соединен с эмиттерами шестого и седьмого дополнительных транзисторов 19, 20.

Предложенный логический элемент функционирует следующим образом.

На входы 11, 12, 22 подаются сигналы, соответствующие уровню логического нуля или единицы. В таблице представлены пути протекания токов первого источника тока 7 (I>) и дополнительного источника тока 21 (12) при различных комбинациях входных сигналов (всего комбинаций 2 =8),, а также значение нг выходе 13) в случае, когда один из токов протекает через резистор 6, на выходе 13 формируется уровень логического нуля, в противном случае — уровень логической единицы. Как следует из таблицы, логической элемент реализует функцию

F(X1, Х2, X3) = (X1+ Х2) Хз, причем одновременно через резистор 6 протекает не более одного тока (или!1 или I2), т.е. уровень логического нуля остается постоянным. Таким образом, предложенный логический элемент по сравнению с известным позволяет реализовать функцию от трех переменных, т.е. расширить функциональные возможности, причем задержка остается практически равной задержке логического элемента, реализующего функцию от двух переменных.

Формула изобретения

Логический элемент, содержащий пять транзисторов, резистор, два источника тока, две шины опорного напряжения, два входа и выход, эмиттеры первого и второго транзисторов подключены к первому источнику тока, коллектор первого транзистора

45 соединен с эмиттерами третьего и четвертого транзисторов, база первого транзистора соединена с эмиттером пятого транзистора и вторым источником тока, база второго транзистора — с первой шиной опорного напряжения, база четвертого транзистора подключена к второй шине опорного напряжения, база пятого транзистора соединена с первым входом, база третьего транзистора соединена с вторым входом, первый вывод резистора подключен к выходу, коллектор пятого транзистора подключен к второму выводу резистора, о т л и ч а ю щ ий с я тем, что, с целью расширения функциональных возможностей, в логический элемент введены семь дополнительных транзисторов, дополнительный источник тока и третий вход, причем эмиттеры первого и второго дополнительных транзисторов соединены с дополнительным источником тока, база первого дополнительного транзистора соединена с базой первого транзистора, база второго дополнительного транзистора — с первой шиной опорного напряжения, базы третьего и шестого дополнительных транзисторов соединены с третьим входом, база четвертого дополнительного транзистора соединена с BTopi IM входом, а коллектор четвертого дополнительного транзистора — с коллекторами седьмого дополнительного транзистора и четвертого транзистора и выходом, коллекторы второго, третьего, пятого и шестого дополнительных транзисторов соединены с коллекторами третьего и пятого транзисторов, базы пятого и седьмого дополнительных транзисторов соединены с второй шиной опорного напряжения, эмиттеры четвертого и пятого дополнительных транзисторов соединены с коллектором первого дополнительного транзистора, эмиттер третьего дополнительного транзистора соединен с эмиттером третьего транзистора, коллектор второго транзистора соединен с эмиттерами шестого и седьмого дополнительных транзисторов.

1742990

15

Составитель

Техред М,Моргентал Корректор А.Осауленко

Редактор Т.Шагова

Заказ 2294 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Примечание. Протекание тока по пути коллектор-эмиттер транзисторов с номером! обозначено как Tj, а протекание тока через резистор 8 — как R. Запись /TI+T / означает, что ток протекает параллельно через оба транзистора / после них он вновь складывается/.

Логический элемент Логический элемент Логический элемент Логический элемент 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано при построении быстродействующих устройств

Изобретение относится к импульсной технике, в частности, к логическим элементам на переключении тока и может быть использовано в сверхскоростных интегральных схемах для построения комбинационной части логических схем

Изобретение относится к импульсной технике, в частности к логическим схемам на переключении тока, и может быть использовано в сверхскоростных интегральных схемах для построения комбинационной части логических схем

Изобретение относится к импульсной технике, в частности к логическим элементам на переключении тока, и может быть использовано в сверхскоростных интегральных схемах для построения комбинационной части логических схем

Изобретение относится к импульсной технике и предназначено для использования в погических устройствах ЭСЛ-типа

Изобретение относится к импульсной технике, в частности к логическим элементам на переключении тока, и может быть использовано в сверхскоростных интегральных схемах для построения комбинационной части логических схем

Изобретение относится к импульсной технике и может быть использовано в интегральных схемах для построения комбинационной логической части

Изобретение относится к импульсной технике и может быть использовано при построении микросхем ЭСЛ- типа

Изобретение относится к импульсной технике и может быть использовано при построении микросхем ЭСЛ-типа

Изобретение относится к импульсной технике и позволяет расширить функциональные возможности устройства

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к импульсной технике и позволяет расширить функциональные возможности логического элемента

Изобретение относится к импульсной технике и позволяет расширить функциональные возможности логического элемента

Изобретение относится к импульсной технике и может быть использовано в устройствах для переключения токов разного направления с высокой степенью синхронности Сущность изобретения1 переключатель токов содержит п-р-п 1 и р-п-р 3 транзисторы, диод 2, генераторы вытекающего 4 и втекающего 5 токов

Изобретение относится к импульсной технике, в частности к логическим схемам на переключении тока, и может быть использовано в сверхскоростных интегральных схемах для построения комбинационной части логических схем
Наверх