Патент ссср 240015

 

I .cî,.

5„О П И С А""йЙ- Е

ИЗОБРЕТЕНИЯ

240015

Союз Совстскит

Социалистическил

Рвсптблин

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №вЂ”

Заявлено 03.1.1968 (№ 1208505/18-24) с присоединением заявками ¹

Приоритет

Опубликовано 21.111.1969. Бюллетень ¹ 12

Дата опубликования описания 18Л 111.1969

Кл. 21ат, 36/22

pgj7 Ф

ЧПК H 03k

G 061

УДК 619.319.53:681. .327.67 (088.8) Комитет по делам изобретений и открытий при Совете Министров

СССР

Авторы изобретения К. Г. Борисов, Л. С. Ситников, С. Е. Токовенко и Л. Л. Утяков

Заявитель

ФАЗОИМПУЛЬСНЬ1Й МНОГОУСТОЙЧ И ВЫЙ ЭЛЕМЕНТ

Фазоимпульсные многоустойчивые элементы предназначены для работы в автоматике, вычислительной и цифровой измерительной технике.

Известные фазоимпульсные многоустойчивые элементы, содержащие компараторы и управляемые накопители, неустойчивы в работе, требуют большого напряжения питания, а следовательно, их микроминиатюрное исполнение невозможно.

Предлагаемый фазоимпульсный многоустойчивый элемент отличается ог известных тем, что между выходом цепи самонастройки и управляющим входом накопителя включена цепь отрицательной обратной связи, стабилизирующая уровень опорного напряжения.

Это позволяет снизить питающие напряжения и потребляемую мощность.

На фиг. 1 изображена блок-схема описываемого элемента; на фиг. 2 — его принципиальная схема.

Фазоимпульсный многоустойчивый элемент содержит управляемый накопитель 1, компаратор 2, цепь 8 самонастройки, разрядную цепь 4, а также цепь 5 дополнительной обратной связи. Один из входов накопителя подсоединен к зажиму б входных импульсов, выход компаратора через разрядную цепь соединен с зажимом 7 выходных импульсов и с разрядным входом накопителя.

На вход накопителя 1 поступают синхронизирующие импульсы, обеспечивающие изменение напряжения на накопителе по определенному закону. Как только уровень напря5 жения на накопителе достигнет значения опорного напряжения, задаваемого цепью 8 самонастройки, срабатывает компаратор 2, запускал разрядную цепь 4, которая обеспечивает возврат напряжения на накопителе к

10 его начальному значению. После прихода нескольких синхронизирующих импульсов напряжение на накопителе достигает значения опорного напряжения. Таким образом, элемент работает в режиме делення частоты.

15 Благодаря динамическому равновесию между процессами разряда и заряда среднее значение опорного напряжения остается неизменным. Работа элемента устойчива в том случае, когда значение опорного напряжения

20 удовлетворяет неравенству:

Uy, т(У,„(U„, где U,, Ук т — максимальные значения напряжения на накопитече, соответствующие ко25 эффициентам деления К и К вЂ” 1.

Поскольку влияние различных дестабилизирующих факторов сводится к изменению напряжения на накопителе, а опорное напряжение изменяется соответственно напряженшо

30 на накопителе, работа элемента не нарушает240015 (7 — т —

4 — !О

f Й

Ттн!ограф!!я, пр. Сапунова, 2 ся в широком диапазоне !!sile»e!III» дестабилизирующих факторов. Влагодар» цепи 5 отрицательной обратной связи всякое изменение опорного напряжения пр! вод!!т к изменению напряжения па накопителе Г)ким образом, что опорвое напряжение во: вращастс!1 к своему исходному значеншо. Поэтому воздействие дестабилизпру1ощих факторов пс приводит к значительному изменепшо опорного напряжения, что позволяет снизитI !Ic, I!I и;шд питающих напряжений.

Конденсатор 8 (сх!. фиг. 2) заряжается чсрс3 транзистор 9 исго шика тока и переход база — эмиттер ключа па трапзисторс 10, на второй вход 11 которого поступают с1!нхронизирующие импульсы. Транзистор 10 открыт, поэтому в процессе заря;1а копд !!сатора 8сипхронизирующие импульсы и!уптируются переходом кол le!Top — эм IIT гср. 1(ак Голько напряжение па конденсаторе 8 достиГпег уровня опорного напряжения в точке !2, запоминаемого цепью самонастройки на ко!! денсаторе 18 и резисторе 14, открывается диОд 15 (ко II13p3Top) В резу ILтате чеГО транзистор 10 запирается, Первый жс с!!нхропизпрующий импульс проходит на вход транз!!стора 16, открывая его, при этом конденсатор 8 л разряжается через транзистор 16 и диоды 17

«18. После этого цикл повторяется.

Выходной импульс снимается с зажимов 19

20.

Цепь ооратной связи выполнена в виде эм!Гперного повторителя 21. Выходное напряжение с повторителя, равное опорному, поступает на вход 22 источника тока на транзисторе 9, определяя величину зарядного то1О ка. Всякое увеличеи!е опорного напряжения приводиT к пропорllèональному уменьшению зарядного тока и, соответственно, к уменьшеншо напр» I;el!!I»»IIa накопительном конденсаторе 8. Это, в свою очередь, приводит к

18 уменьшению значении опорного напряжения, вырабатываемого цепью самонастройки, Предмет изобретения

Фазоих!пульсны!! многоустойчивый элемент, 20 содержащий компаратор, управляемый накоп1пель, цепь самонастройки и разрядную цепь, от;гичаюгг:ийся тем, что, с целью снижения питающих напряжений и потребляемой мощности, между выходо1м цепи самонастрой2о ки и управляющим входом накопителя включена цепь отрицательной обратной связи. стабилизирующая уровень опорного напряжения.

Составнтель Д. А. Гречинский

l едактор Б. С. Нанкина Техред Л. К. Малова

Корректор 3. И. Чванкина

:Заказ 1799 5 Тираж 480 Подписное

ПНИИПИ Комитета по делам изобретений и

0TI1)blT!III прн Совете Министров СССР

Москва, Цс!ITp, пр Серова, д 4

Патент ссср 240015 Патент ссср 240015 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями
Наверх