Устройство для усреднения частоты

 

32843I

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сова Соеетскнв

Ссцналистическик

Республик

Зависимое от авт. свидетельства №

Заявлено 25.Х1.1970 (№ 1494929, 18-24) с присоединением заявки ¹

Приоритет

Опубликовано 02 11.1972. Бюллетень № 6

Дата опубликования описания 10.IV.1972

МПК С 05Ь 15/02

G 06(7;38

КотвнтЕт ПО Квпаю иеобретвний и открытий при Совете бкнннстров

СССВ

УДК 681.325.5:681. .325.67 (088.8) Авторы изобретения

Г. Н. Лавров и А. М. Петух

Львовский политехнический институт

Заявитель

УСТРОЙСТВО ДЛЯ УСРЕДНЕНИЯ ЧАСТОТЫ

Изобретение относится к автоматике и вычислительной технике и предназначено для усреднения частоты следования импульсов с представлением результата усреднения в цифровом коде внутри длительного интервала времени и может быть использовано в цифровых системах управления различными объектами и техническими процессами.

Известны устройства для усреднения частоты за фиксированный интервал времени, содержащие реверсивный счетчик, инвертор, I.снератор тактовых импульсов, вентильные схемы переноса и логические схемы совпадения.

Однако известные устройства имеют невысокое быстродействие и пригодны для усреднения частоты в узком интервале времени.

Для повышения быстродействия, расширения диапазона времени усреднения частоты и упрощения устройства оно дополнительно содержит два триггера, мультивибратор, вычитающий счетчик и реверсивный управляемый делитель, первый вход которого соединен с выходами первой и второй схем совпадения, второй вход соединен с первым входом первой схемы совпадения, с суммирующим входом реверсивного счетчика и с единичным выходом первого триггера, третий вход соединен с вычитающим входом реверсивного счетчика, с первыми входами второй, третьей и четвертой схем совпадения и с нулевым выходом первого триггера, четвертый вход соединен с первым входом вентпльной схемы переноса, с выходом пятой схемы совпадения и с нулевыми входами триггеров, а выход соединен со счетным входом реверсивного счетчика, выход которого соединен со вторым входом вентильной схемы переноса. Выход последней соединен с первым входом вычитающего счетчика, второй вход которого соединен с выхо-!

О дами третьей и четвертой схем совпадения, и выход через шестую схему совпадения соединен с единичным входом первого триггера и с входом инвертора. Выход пнвертора соединен с первым входом пятой схемы

15 совпадения, второй вход которой соединен с выходом генератора тактовых импульсов и единичным входом второго триггера, единичный выход которого соединен со вторымп входами второй и третьей схем совпадения, тре2() тий вход второй схемы совпадения соединен с выходом мультивибратора и со вторым входом четвертой схемы совпадения, а третий вход третьей схемы совпадения соединен со вторым входом первой схемы совпадения и

25 со входом устройства усреднения, причем реверспвный управляемый делитель содержит счетчик коэффициента деления, логическую схему совпадения, схему сравнения кодов, вентильную схему переноса и реверсивный

30 счетчик, счетный, суммирующий и вычитаю328431

>n — +n y

"хи — Хп+1 и+1

50

65 щий входы которого соединены соответственно с первым, вторым и третьим входами реверсивного управляемого делителя; при этом выход соединен с первыми входами схемы совпадения и вентильной схемы переноса, выход которой соединен со входом переноса реверсивного счетчика, и второй вход соединен с первым выходом счетчика коэффициента деления, вход которого соединен с четвертым входом реверсивного управляемого делителя, а второй выход соединен через схему сравнения кодов со вторым выходом реверсивного счетчика, а выход соединен со входом сброса реверсивного счетчика и со вторым входом схемы сравнения, выход которой соединен с выходом реверсивного управляемого делителя.

На чертеже представлена блок-схема устройства.

Она содержит реверсивный счетчик (РС) 1, вентильную схему переноса 2, вычитающий счетчик 8, логические схемы совпадения 4, 6, 6, 7, 8, 9, мультивибратор 10, триггеры 11, 12, инвертор И, генератор тактовых импульсов

14 и реверсивный управляемый делитель 15, содержащий счетчик коэффициента деления (СКД) 16, логическую схему совпадения 17, вентильную схему переноса 18, схему сравнения кодов 19 и реверсивный счетчик (PC) 20.

Устройство работает следующим образом.

На вход устройства поступают импульсы с частотой, пропорциональной усредняемому параметру. Весь интервал времени усреднения разбивают на целое число подинтервалов, которому должна соответствовать емкость

СКД. Например, если надо усреднять какойто параметр в течение часа и достаточно иметь информацию о среднем через каждую секунду, емкость СКД должна соответствовать числу Зб00, для чего необходимо иметь

12-разрядный двоичный счетчик.

Генератор тактовых импульсов должен генерировать в этом случае последовательность импульсов с частотой следования 1 га.

Обозначим через х„ — среднее значение усердняемого параметра после и-ного тактового импульса, записанное в РС 1, х„ — среднее значение после n+ 1 тактового импульса, а„+ — среднее значение входной частоты за время п+1 подинтервала, равного длительности периода между тактовыми импульсами.

Пусть на п+1 также а )х„. Передним фронтом п+1 тактового импульса состояние

PC 1 посредством вентильной схемы 2 переносится в вычитающий счетчик 8, содержимое

СКД увеличивается на «единицу», а триггеры устанавливаются в «нулевое» состояние, разрешая прохождение входным импульсам на счетный вход вычитающего счетчика 8 через логическую схему 6. Как только вычитающий счетчик 8 установится в «нулевое» состояние на выходе логической схемы 4 появится импульс, устанавливающий триггер 11 в «единичное» состояние. При этом входные импульсы начнут поступать через логическую

4 схему 7 на счетный вход РС 20, осуществляющий деление на п+1 в режиме сложения.

Г1усть, например, начальное состояние РС

20 — «нулевое». РС 20 подсчитывает импульсы, поступающие на его вход, и, когда состояние PC представит число п+1, соответствующее состоянию СКД, схема сравнения кодов

19 сформирует импульс сброса PC 20 в «нулевое» состояние. В режиме сложения импульсы выхода PC 20, переходя через схему 17, поступают на счетный вход РС 1.

Таким образом, после окончания вычисления к началу следующего тактового импульса в РС 1 будет состояние, соответствующее ! -+ .."и

xn+,: хл+1

n+1

Когда а„ а,,х„входные импульсы, считывая предыдущее среднее значение в вычитающем счетчике 8, не успевают полностью за это же время нейтрализовать этот счетчик.

Следующий п+2 тактовый импульс не пройдет на выход логической схемы 9, вследствие того, что она будет закрыта по входу от инвертора И, а триггер 12 будет переведен в

«единичное» состоние. 11ри этом импульсы с выхода мультивибратора, частота следования которых выбирается значительно выше максимальной измеряемой частоты, поступают на счетные входы вычитающего счетчика д через логическую схему 6 и PC 20 через логическую схему 8 до тех пор, пока вычитающий счетчик не установится в «нулевое» состояние. Вычисление в данном случае происходит в режиме вычитания, Импульс с выхода PC 20 поступает на вентильную схему 18, переносит состояние СКД 16 в РС 20, а так же, через логическую схему 17, поступает на счетный вход

РС 1, работающего в этом случае в режиме вычитания.

Таким образом после окончания вычисления в PC 1 возникнет состояние, соответствующее

Как только вычитающий счетчик 8 станет в

«нулевое» состояние, срабатывает логическая схема 4, инвертор 18 и на выходе схемы 9 появится импульс, начинающий п+2 такт вычисления.

После и-го шага усреднения состояние PC

20 представляет остаток R„, который должен

Rn гт восприниматься как величина — ° При с си дующем шаге усреднения остаток воспринимается как величина . Ввиду этого доRn и+1 пускается ошибка, равная д R Rn Rn п и+1 и(и+ 1) С другой стороны, при каждом шаге усреднения предыдущее среднее значение х„учи328431

an+1 Хп тывается в выражении без остатка Я„ и+1 и при этом допускается ошибка d,R„=— и

n(n+ 1)

Ввиду того, что на каждом шаге усреднения допускаемые ошибки ЛЯ и 4Я„равны и противоположны по знаку, предлагаемое усредняющее устройство не вносит дополнительной погрешности.

Предмет изобретения

1. Устройство для усреднения частоты, содержащее реверсивный счетчик, инвертор, генератор тактовых импульсов, вентильные схемы переноса и логические схемы совпадения, отличающееся тем, что, с целью повышения быстродействия и расширения функциональных возможностей, оно дополнительно содержит два триггера, мультивибратор, вычитающий счетчик и реверсивный управляемый делитель, первый вход которого соединен с выходом первой и второй схем совпадения, второй вход соединен с первым входом первой схемы совпадения, с суммирующим входом реверсивного счетчика и с единичным выходом первого триггера, третий вход соединен с вычитающим входом реверсивного счетчика, с первыми входами второй, третьей и четвертой схем совпадения и с нулевым выходом первого триггера, четвертый вход соединен с первым входом вентильной схемы переноса, с выходом пятой схемы совпадения и с нулевыми входами триггеров, а выход соединен со счетным входом реверсивного счетчика, выход которого соединен со вторым входом вентильной схемы переноса, выход которой соединен с первым входом вычитающего счетчика, второй вход которого соединен с выходами

15 го г5 зо

35 третьей и четвертой схем совпадения, а выход через шестую схему совпадения соединен с единичным входом первого триггера и с входом инвертора, выход которого соединен с первым входом пятой схемы совпадения, второй вход которой соединен с выходом генератора тактовых импульсов и единичным входом второго триггера, единичный выход которого соединен со вторыми входами второй и третьей схем совпадения, третий вход второй схемы совпадения соединен с выходом мультивибратора и со вторым входом четвертой схемы совпадения, а третий вход третьей схемы совпадения соединен со вторым входом первой схемы совпадения и со входом устройства усреднения.

2. Устройство по п. 1, отличающееся тем, что реверсивный управляемый делитель содержит счетчик коэффициента деления, логическую схему совпадения, схему сравнения кодов, вентильную схему переноса и реверсивный счетчик, счетный, суммирующий и вычитающий входы которого соединены соответственно с первым, вторым и третьим входами реверсивного управляемого делителя, первый выход соединен с первыми входами схемы совпадения и вентильной схемы переноса, выход которой соединен со входом переноса реверсивного счетчика, а второй вход соединен с первым выходом счетчика коэффициента деления, вход которого соединен с четвертым входом реверсивного управляемого делителя, а второй выход соединен через схему сравнения кодов со вторым выходом реверсивного счетчика, а выход соединен со входом сброса реверсивного счетчика и со вторым входом схемы сравнения, выход которой соединен с выходом реверсивного управляемого делителя.

328431

Составитель В. Лукашин

Текред 3. Тараненко

Редактор Е. Гончар

Корректор О. Тюрина

Типография, пр. Сапунова, 2

Заказ 712/15 Изд. № 183 Тираж 448 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Устройство для усреднения частоты Устройство для усреднения частоты Устройство для усреднения частоты Устройство для усреднения частоты 

 

Похожие патенты:
Наверх