Патент ссср 408458

 

6 г еолиоте,, 3...

О П И С А Н И Е 408458

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зав|исимое от авт. свидетельства №вЂ”

Заявлено 17.1.1972 (№ 1738752/26-9) М. Кл. Н 03k 13/243 с:присоединением заявки №вЂ”

Приоритет—

Опубликовано 10.XII. 1973. Бюллетень № 47 УДК 621.397.335(088.8)

Дата опубликования описания 18Х1.! 974.

Государственный комитат

Совата Министров СССР по двлам нвоорвтвний и отирытий

Автор изобретения

Б. Л. Шарыгин

Заявитель

ОБНАРУЖИТЕЛЬ ПЕРИОДИЧЕСКОГО СИГНАЛА В ВИДЕ

КВАЗИПЕРИОДИЧЕСКОЙ ПАЧКИ ИМПУЛЬСОВ

Изобретение относится к импульсной технике, в частности к обнаружителям периодичского сигнала в виде квазипериодической па;ки им пульсов, и может быть использовано в радиоприемной аппаратуре многоканальных систем передачи информации ic временным разделением |каналов, использующих сигнал тактовой синхронизации в виде,квазипериодической пачки импульсов.

Известный обнару>китель периодического сигнала в виде квазипериодической пачки им пульсов, содержащий узел временной задерж. ки с к отводами, схему фиксации к импульсоз под ряд .и каскад временной самоселекции, и первому входу которого, подсоединен выход источника селекти рующего сигнала, а выход каскада временной самоселекции является выходом обнаружителя .периодического сигнала, характеризуется дополнительными потеря.ми в помехоустойчивости из-за постоянства порога фиксации, при изменении режима ра.боты обнаружителя.

Цель изобретения — повышение помехоустойчивости с помощью автоматического переключения порога фиксации сигнала:при изменении режима.

Это достигается тем, что схема фиксации и импульсов подряд содержит первую логическую схему «И», включенную между .первьгми ,(k — m) выводами узла временной задержки и первым входом третьей логической схемы «И, .выход которой подсоединен ко второму входу каскада временной самоселекции, и вторую логическую схему «И», включенную между

5 последующими m выводами узла временной задержки, от (k — m+1) до k-ro, и первым входом логической схемы «ИЛИ», ко:второму входу которой подсоединен выход источника ,селе ктирующего сигнала, а выход логической

10,схемы «ИЛИ» подключен ко второму вход третьей логической схемы «И».

На чертеже приведена функциональная схема предлагаемого обнаружителя.

Узел 1 временной задержки обнаружителя имеет k отводов. Временная задержка каждого последующего отвода на квазипериод ia:пач.ке больше временной задержки предыдущего отвода. Первые (k — m) отводов подключаются к входам первой логической схемы «И» 2, оп а последующие пг отводо в — к входам второй логической схемы «И» 3. Схема «И» 2 выполняет функцию схемы фиксации (k — m) им,пульсов подряд, а схема «И» > — пг импульсов подряд. Выходные сигналы схем «И» 2 и 8 по25 ступают на два входа третьей логической сх»мы «И» 4, пер вый непосредственно, а второй— ,через логическую схему «ИЛИ» 5. Выходной сигнал схемы «И» 4 подается на каскад б временной самоселекции. На вторые входы схемы

30,«ИЛИ» 5 и каскада б временной самоселекции

408458

15,поступает селектирующий сигнал.

Оонаружитель работает следующим образом.

Врежиме поиска,,когда временное положние полезного сигнала неизвестно, селектир„.ющий сигнал отсутствует. Поэтому схема фиксации работает с порогом, равным k u ,являющимся оптимальным для режима поиска ,по выбранному критерию помехоустойчивости (по экстремуму средней функции риска).

При поступлении на вход обнаружителя k импульсов подряд на выходе схемы «И» 2 образуется последовательность из (т+1) импульсов подряд, первый из которых совпадает по времени ic (k — т)-тым, а по следний — с к-тым импульсами на входе. На выходе схемы «И» 8 также образуется последовательность из (/г — m — 1);импульсов подряд, но первый из них совпадает по .времени с k-тым ,импульсом на входе. При воздействии этих двух импульсных последовательностей,fa сх:му «И» 4 (первая непосредственно, а вторап через схему «ИЛИ» 5) на выходе образуетс 1 им пульс, со впадающий .по времени с k-тым .импульсом на.входе. Таким образом, в режим, поиска обнаружитель срабатывает по k импульсам подряд, т. е. порог фиксации сигнала ,равен Й.

После первичного обнаружения полезного сигнала обнаружитель переходит в режим синхронизации. В режиме синхронизации через схему «ИЛИ» 5 поступает селектирующий сигнал на схему «И» 4. 3а счет этого в пред-. лах длительности селектирующего сигнала для срабатывания схемы «И» 4 достаточно выход.ного сигнала схемы «И» 2. Последний появляется при поступлении (k — m) импульс>: подряд. Следовательно, в режиме синхронизации устройство реализует порог фиксации си нала (k — m) импульсов подряд.

Группа импульсов помех может привести к ложному срабатыванию оонаружителя только в том случае, если в ней содержится не менее k импульсов подряд (в режиме синхронизации достаточно k — m им пульсов), а ьрменной интервал между ними примерно рав.н

45 квазипериоду в сигнальной пачке. Увелпчени» порога фиксации с (k — m) в режиме синхронизации до k импульсов, подряд в режим. поиска предназначено именно для уменьшения числа ложных тревог при поиске сигнала.

При изменении режима работы обнаружителя точечная вероятность ложной тревоги и вероятность пропуска сигнала практически н -:. изменяются при постоянном пороге фиксации, но вероятность ложной тревоги за время цикла существенно изменяется.

Для получения экстремума средней функции риска в обоих режимах работы необходимо устанавливать вполне определенные порог:f фиксации сигнала (k:или k — m), что автоматически выполняется в предлагаемом обнару,жителе.

Предмет изобретения

Обнаружитель периодического сигнала в виде квазипериодической пачки импульсов, содер>кащий узел временной задержки с k огводами, схему фиксации k импульсе в подряz и каскад временной самос»лекции, к первом входу которого подсоединен выход источника селектирующего сигнала, а выход каскада временной самоселекции является выходом .обна ружителя периодического сигнала, отличаюи1ийся тем, что, с целью повышения пом"хоустойчивости с помощью автоматического переключения порога фиксации сигнала прч изменении режима, схема фиксации k импульсов подряд содержит первую логическую схему «И», включенную между перовыми (k — m1 .выводами узла временной задержки и первым входом третьей логической схемы «И», выхо1 которой подсоединен ко .второму входу каскада временной самоселекции, и вторую логич=скую схему «И», включенную между последу= ющими m выводами узла временной задерж,ки, от (k — т+1) до k-го и первым Bxopом логической схемы «ИЛИ», IKO второму входу которой подсоединен выход источника селектирующего си гнала, а выход логической схемы

«ИЛИ» подключен ко:второму входу третьИ логической схемы «И».

408458

Сел югмируюы, Gi7 cL иод

Составитель Н. Герасимова

Техред Т. Ускова

Корректор А. Дзесова

Редактор А. Батыгин

Типография № 24 Союзполиграфпрома, Москва, 121019, ул. Маркса — Энгельса, 14

Заказ 179 Изд. № 320 Тираж 768 Подписное . ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Патент ссср 408458 Патент ссср 408458 Патент ссср 408458 

 

Похожие патенты:

Изобретение относится к технике связи и вычислительной технике
Наверх