Устройство декодирования пространственно-временного кода

 

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свил-ву (22)Заявлено 11.03.81 (2l) 3259810/18-21 (51) М.. Кл.

Н 03 К 13/258 с присоединением заявки .% (23) Приоритет

Гоаударотекнный комитет

СССР ио делам изобретений и открытий (53) УДК 681.32 (088.8) Опубликовано 15. 10.82. Бюллетень Рй 38

Дата опубликования описания 15

О. Б. Юминов, И. 3. Климов, Н. П. Парфен и А. М. Чувашов (72) Авторы изобретения (7I) Заявитель

Ижевскйй механический институт (54) УСТРОЙСТВО ДЕКОДИРОВАЙИЯ ПРОСТРАНСТВЕННОВРЕМЕННОГО КОДА

:Изобретение относится к области автоматики.

Известно устройство декодирования

:пространственно-временного кода, содержащее элемент ИЛИ, формирователь тактовых импульсов, синхронизаторы метки и цикла, сдвиговые регистры, дешифраторы и блок максимума j l ).

Недостаток известного устройстванизкая помехоустойчивость. 10

Наиболее близко по техническому решению к предложенному устройству декодирования пространственно-временного кода, содержащее элемент ИЛИ, входы которого соединены с входными шинами, а выход — с входом формирователя тактовых импульсов, выход которого подключен к информационному входу синхронизатора цикла и тактовым входам первых сдвиговых регистров, выходы 20 каждого из которых соединены с входами соответствующего дешифратора группы, выходы которого подключены к одноименной группе входов синхронизатора метки и блока максимума, каждый из выходов которого соединен с информационным входом соответствующего второго сдвигового регистра, выходы которого подключены к одноименной группе входов общего дешифратора, выходы которого соединены с выходными шинами, при этом выход синхронизатора метки соединен с входом запуска синхронизатора цикла, выход которого подключен к тактовым входам вторых сдвиговых регистров(2).

Недостаток известного устройстванизкая помехоустойчивость.

Целью изобретения является повышение помехоустойчивости устройства декодирования пространственно-временного кода.

Указанная цель достигается тем, что в устройство декодирования пространственно-временного кода,.содержащее элемент ИЛИ, входы которого соединены

966895 с входными шинами, а выход - с входом формирователя тактовых импульсов, выход которого подключен к информационному входу синхронизатора цикла и тактовым входам первых сдвиговых регистров, выходы каждого из которых соединены с входами соответствующего дешифратора группы, выходы которого подключены к одноименной группе входов синхронизатора метки и блока максимума, 10 каждый из выходов которого соединен с информационным входом соответствующего второго сдвигового регистра, выходы которого подключены к одноименной группе входов общего дешифратора, 15 выходы которого соединены с выходными шинами, при этом выход синхронизатора метки соединен с входом .запуска синхронизатора цикла, выход которого подключен к тактовым входам вторых сдви- 2О говых регистров, введены ключи, эле" менты И и дополнительные сдвиговые регистры, сдвиговый вход каждого из ко-, торых соединен с соответствующей входной шиной, вход установки — с, выходом 25 синхронизатора цикла, а первый и второй выходы подключены к первому пряI мому и второму инверсному входам соответствующего элемента И, выход которого соединен с управляющим входом одноименного ключа, информационный вход которого соединен с соответствующей входной шиной, а выход - с информационным входом одноименного второго сдвигового регистра, при этом третьи прямые входы элементов И соединены с

35 выходом синхронизатора цикла.

На чертеже представлена функциональная схема устройства декодирования пространственно-временного .кода.

Устроиство декодирования простран о ственно-временного кода содержит элемент ИЛИ 1, входы которого соединены с входными шинами 2, а выход — с вхоL дом формирователя 3 тактовых импуль- . сов, выход которого подключен к инфор. мационному входу синхронизатора 4 цикла и тактовым входам сдвиговых .регистров 5, выходы каждого из которых соединены со входами соответствующего дешифратора 6 группы, выходы которого 5О подключены к одноименной группе входов синхронизатора 7 метки и блока 8 максимума, каждый из выходов которого соединен с информационным входом соответствующего сдвигового регистра 9, 55 выходы которого подключены к одноименной группе входов общего дешифратора

10, выходы которого соединены с выходныии шинами 11, выход синхронизатора 7 метки соединен с входом запуска синхронизатора 4 цикла, выход которого подключен к тактовым входам сдвиговых регистров 9, сдвиговые регистры 12, сдвиговый вход каждого из которых соединен с соответствующей входной шиной 2, вход установки - с выходом синхронизатора 4 цикла, а первый и второй выходы подключены к первому прямому и второму инверсному входам соответствующего элемента И 13, вход которого соединен с управляющим входом одноименного ключа 14, информациойный вход которого соединен с соответствующей входной шиной 2, а выход - с информационным входом одноименного сдвигового регистра 5, третьи прямые входы элементов И 13 co"" единены с выходдм синхронизатора 4 цикла.

Устройство декодирования пространственно-временного кода работает следующим образом.

На входные шины 2 поступает двоичная последовательность, разнесенная по времени и по разрядам. Эта последовательность поступает на сдвиговые входы сдвиговых регистров 12, каждая единица входной последовательности сдвигает единицу в старший разряд и записывает в младший. Нуль входной последовательности не изменяет состояние сдвиговых регистров 12, т. е. в сдвиговых регистрах 12 число разрядов, заполненных единицами, соответствует числу единиц соответственно в каждой из разнесенных по времени входных последовательностях за первой, определяемой синхронизатором 4.цикла. По сигналу о конце цикла с выхода синх" ронизатора 4 цикла устанавливаются в нулевое состояние сдвиговые регистры l2, и подсчет начинается снова. Исправному каналу соответствует единица на первом выходе сдвигового регистра 12 и нуль на втором выходе, Эта комбинация выявляется элементом И 13 при опросе синхронизатора 4 цикла, на выходе которого присутствует сигнал, открывающий ключ 14 на время следующего цикла. Если. сигнала нет, т. е. комбинация на выходах сдвигового регистра 12 другая, то входная шина 2 отключается от сдвигового регистра 5.

Для остальных входных шин 2 сдвиговые регистры 12, элементы И 13, ключи 14 работают аналогично. Кроме того, входная разнесенная последовательность че-.

966895 рез элемент ИЛИ 1 поступает на вход

I формирователя 3 тактовых импульсов, который вырабатывает тактовые импульсы с фазой, соответствующей фазе информационных символов. Тактовые импульсы поступают на тактовые входы сдвиговых регистров 5 и производят запись информации. Состояние простран" ственно-временной матрицы, записанной в сдвиговых регистрах 5, непрерывно 10 декодируется дешифраторами 6 групп> причем декодирование производится по всем возможным признакам..Результат декодирования групп поступает на входы синхронизатора 7 метки и на входы 15 блока 8 максимума, входы которого соответствуют номеру групп. Если в данный момент времени и-ая группа продекодировалась по большему количеству признаков, чем остальные, то сигнал о появляется на и-ом выходе блока 8 максимума. Одновременно синхронизатор 7 метки вырабатывает сигнал, который определяет начальную фазу следования групп. Синхронизатор 7 метки запуска- 2s ет синхронизатор 4 цикла, вырабатывающий синхроимпульсы групп, которые, поступая на тактовые входы сдвиговых регистров,9, производят запись в них информации, поступающей с выходов блока 8 максимума. В результате в сдвиговых регистрах 9 записывается пространственно-временная матрица. Далее комбинации декодируются дешифратором

10. Декодированная информация. поступает на выходные шины 11.

3S

Таким образом, введение сдвигающих регистров, ключей и элементов И позволяет повысить помехоустойчивость устройства декодирования пространст46 венно-временного кода по сравнению с прототипом, так как исключено декодирование пораженной помехой двоичной последовательности и декодирование при перерыве в сеансе связи.

Формула изобретения

Устройство декодирования про»странственно-временного кода, содержащее элемент ИЛИ, входы которого соединены с входными шинами, а выход - с входом формирователя тактовых импульсов, выход которого подключен к информационному входу синхронизатора цикла и так" товым входам первых сдвиговых регистров, выходы каждого из которых соединены с входами соответствующего дешифратора группы, выходы которого подключены к одноименной группе входов синхронизатора метки и блока максимума, каждый из выходов которого соединен с информационным входом соответствующего второго сдвигового регистра, выходы которого. подключены к одноименной группе. входов общего дешифратора, выходы которого соединены с выходными шинами, .при этом выход синхронизатора метки соединен с входом запуска синхронизатора цикла, выход которого подключен к тактовым входам вторых сдвиговых регистров, о т л и ч а ю щ е ес я тем, что, с целью повышения.помехоустойчивости, введены ключи, элементы И и дополнительные сдвиговые регистры, сдвиговый вход каждого из которых соединен с соответствующей входной шиной, вход установки - с выходом синхронизатора цикла, а первый и второй выходы подключены к первому прямому и второму инверсному входам соответствующего элемента И, выход ко" торого соединен с управляющим входом одноименного ключа, информационный вход которого соединен с соответствующей входной шиной, а выход - с информационным входом одноименного второго сдвигового регистра; при этом третьи прямые входы элементов И соединены с выходом синхронизатора цикла.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

И 450348, кл. Н 03 К 13/258, 11. 10.71.

2. Авторское свидетельство СССР

N 726665, кл. H 03 К 13/258» 18. 12 ° 78 (прототип).

Устройство декодирования пространственно-временного кода Устройство декодирования пространственно-временного кода Устройство декодирования пространственно-временного кода Устройство декодирования пространственно-временного кода 

 

Похожие патенты:

Изобретение относится к технике связи и вычислительной технике

Изобретение относится к вычислительной технике. Технический результат заключается в устранении возможности ложной цикловой синхронизации. Способ цикловой синхронизации турбокодов, в котором поиск длины кодового слова производят среди степеней двойки N: Nmin=28=256, Nmax=214=16384 и выделяют фрагменты дискретной последовательности длины N. В качестве признака синхронного состояния приемника используют ненулевой наибольший общий делитель выделенных фрагментов (НОД1) длины не меньше порога 17. После выявления данного признака дополнительно производят проверку установления синхронного состояния по наличию признака истинности синхронного состояния. В качестве признака истинности синхронного состояния используют нулевые остатки от деления фрагментов на НОД2=(xl+1). После установления истинности синхронного состояния проверяют истинность фазирования и синхронизируют по двухмерному блоковому турбокоду (ТКБ). В зависимости от найденных параметров синхронизации Nсинх, φсинх, корректируют параметры способа и осуществляют поиск синхронного состояния для трехмерного ТКБ. 5 ил.
Наверх