Запоминающее устройство

 

Союз Советских

Социапистииесюа

Республик (11) 428454 (61) Зависимое от авт. свндетельства-— (22) Заявлено 09 . 4 и . 72 (21) 1845145/18-24 (51) M. Кл ц И с 81О8I с присоединением заявкиГосударственный квинтет

Саввтв Министров СССР аа делом изобретений и открытий (32) ПриоритетОпубликовано 5. G5,"f R.Бюллетень № 18

{63) УД1< 68l 327 (088,8) Дата опубликования описания 11,42., 7Ч. (72) Авторы изобретения Г. П. Липовецкий, A. Д. Хоменко,B. П. Чекалкин В. В. Проценко и B. И„Осипенко (71) Заявитель (54) ЗАПОМИ НАЮЩЕЕ УСТРОЙСТВО

Известно запоминающее устройство (ЗУ), содержащее регистры сдвига„одни входы которых подключены к соответствующим полусумматорам, а выходы -- к логической схеме.:

Целью изобретения является повышение надежности устройства в работе. Это достигается тем. что в него введены дополнительный регистр, входы которого подключены к управляющим шинам устройства, триггер, вхо-, ды которого подсоединены к первой управляющей шине и к выходу дополнительного регистра, а выход — к одному из входов введенной в устройство схемы «и», другой вход которой, подключен ко второй управляющей шине, а выход — к другим входам регистров сдвига;

На чертеже изображена блок-схема описы- ваемого устройства.

Оно содержит регистры сдвига 1, полусум- маторы 2, логическую схему 3, дополнительный регистр 4, триггер 5 и схему «И» 6. Полусумматоры могут быть вообще исключены из., ЗУ; при этом выход каждого предыдущего регистра соединяется со входом последующего., Одни входы регистров f подключены к полу-. сумматорам 2, а выходы — — к схеме 3. К первой управляющей шине 7 подсоединены входы регистра 4 и один из входов триггера 5, другой вход которого соединен с выходом регистра 4.

Ка второй управляющей шипе 8 подключены вход регистра 4 и один из входов схемы «И»

6, другой вход которой подсоединен к выходу триггера 5, а выход --- к другим входам регистров l. Устройство содержит также входнуK) 9 и выходную 1О шины:, На первую управляющую шин 7 поступают управляющие импульсы, онределя)ощне мо мент времени, когда начинает происходить процесс записи и сдвига информации в регищ страх 1. На входную шину 9 поступает входная информация. на вторую управлякнцук) шину 8 -- импульсы сдвига информации в регистрах 1. В исходном состоянии триггер, 5 запрещает прохождение через схему «И» 6 импульсов сдвига информации на регистры I. (. приходом управляющего импульса грнггер 5: устанавливается в единичное состоя ше, разрешая прохождение через схему «И» 6 пмпуль- сов сдвига. При этом цо каждому им ульсу

-I происходит поразрядный сдвиг ннф;)рманни в! регистрах 1, а в первые разряды регистров за-, писывается информация. выраба гываемая на ! выходах соответствующих нолусумматорон 2. Одновременно с поступлением унравляюще;« импульса устанавливается в единичное состоя йие первыи разряд регистра 4 и по импульсам !

25 гсдвига, поступающим на его другой вход, происходит последовательная установка в единичное состояние последующих разрядов регист. ра 4, Предыдущий разряд регистра при этом возвращается в нулевое состояние. Прн установке в единичное состояние последнего разряда регистра 4 на его выходе вырабатывается сигнал, возвращающий триггер 5 в исходное (нулевое ) состояние, Потенциал с триггера зщ ещает прохождение через схему «Иъ 6 импульсов сдвига, и до прихода следующего управляющего импульса по первой управляющей шине 7 сдвига информации в регистрах

«е производится.Количество разрядов в регистре 4 равно ко-j личеству разрядов в каждом из регистров 1, Поэтому количество импульсов сдвига, прохо-, дящих через схему «И» 6 на регистры 1 по каждому управляющему сигналу, всегда строго постоянно, равно. количеству разрядов в каждом из регистров и не зявисит от периода повторения. управляющих импульсов при усло- вин, что период их повторения больше време-; ни прохождения импульсов через регистр 4,, Таким образом, в определенных одноимен- ных ячейках регистров 1 всегда хранится нн формация, задержанная на определенную по-, стоянную величину относительно управляю-. щих импульсов, поступающих по первой унра-, .вляющей шине 7, независимо от их периода повторения. Это позволяет использовать опи. сываемое ЗУ для накопления н обнаружения на фоне помех сигналов, синхронных с управ, ляк>щими импульсами при нестабильной частоте их следования.

Предмет изобретения

10 Запоминающее устройство, содержащее ре, гистры сдвига, одни входы которых подклю-,, чены к соответствующим полусумматорам, а, выходы — к логической схеме, о т л и ч а ю- щ е ес я тем, что, с целью повышения надеж-,. ности устройства в работе, оно содержит до-, полнительный регистр, входы которого под-, ключены к управляющим шинам устройства, триггер, входы которого подсоединены к пер-: вой; управляющей шине и к выходу дополнительного регистра, а выход — к одному из axn-,;

gp дов введенной в устройство схемы «И», дру ой ; вход которой подключен ко второй управляю- щей шипе а выход — - к другим входам регистров сдвига. 1 Ч.„41Р РУв

В,Рудаков 1 е х р е д Т. Курилко К, рр. т.р Р.КИОЕЛВ Щ

1нрагк gP / Подиисиое

3sw: / )г игл. м. / g p

11Н111111И 1 осударственного коыитеfd Совета Мииистрон СССР

IIv делаеи изобретеиий н открытий

МоеKod, 1 13035, Р 1ушская ивб., 4

Пр вириигие «11атеит>, Мс екав, Г 59, Бережковская иаб, 24

Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Регистр // 424321

Резервированный сдвиговый регистр1изобретение относится к логическим устройствам, применяемым в вычислительной технике и автоматике, в частности к сдвиговым регистрам, имеющим повышенную надежность.известны резервированные сдвиговые регистры, состоящие из трех идентичных каналов, содержащих элементарные ячейки, число которых в каждом канале равно разрядности регистра, связанные между собой на уровне отдельных разрядов по известному принципу связи «всех со всеми».однако в таких регистрах исправление ошибок проводится на уровне отдельных разрядов регистра и оказывается недостаточно эффективным.с целью увеличения быстродействия и надежности устройства в предложенном регистре в качестве элементарных ячеек использованы элементы, совмещающие функции исправления входных одиночных ощибок любого типа, запоминания и задержки. каждая ячейка содержит трехпороговый и однопороговый логические элементы, имеющие общий входной диодно-резисторный линейный сумматор, выходы которых объединены, через схему «и» соединены с двумя управляющими входами ячейки и подключены к двум входам линейного сумматора.на фиг. 1 дана структурная схема резервированного сдвигового регистра; на фиг. 2 — принципиальная схема элементарной ячейки.резервированный сдвиговый регистр содержит три канала. первый канал включает ячейки 1 и 2, второй — ячейки 3 и 4, третий — ячейки 5 и 6. первый, второй и третий каналы 5 содержат по три управляющие щины 7—9, 10—12 и 13—15 соответственно. на шины первого, второго и третьего каналов соответственно подаются управляющие сигналы л№, 5 // 423175
Изобретение относится к логическим устройствам, применяемым в вычислительной технике и автоматике, в частности к сдвиговым регистрам, имеющим повышенную надежность.Известны резервированные сдвиговые регистры, состоящие из трех идентичных каналов, содержащих элементарные ячейки, число которых в каждом канале равно разрядности регистра, связанные между собой на уровне отдельных разрядов по известному принципу связи «всех со всеми».Однако в таких регистрах исправление ошибок проводится на уровне отдельных разрядов регистра и оказывается недостаточно эффективным.С целью увеличения быстродействия и надежности устройства в предложенном регистре в качестве элементарных ячеек использованы элементы, совмещающие функции исправления входных одиночных ощибок любого типа, запоминания и задержки

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх