Накопитель импульсных сигналов

 

Q Il И С-А" - -й -"-Й--1:

ИЗОБРЕТЕНИЯ пц 436393

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 20.03.72 (21) 1761603 18-24 с присоединением заявки № (32) Приоритет

Опубликовано 15,07.74. Бюллетень № 26

Дата опубликования описания 18.12.74 (51) М. Кл. G 11с 19, 00

Государственный комитет

Совета Министров СССР оо делам изобретений н открытий (53) УДК 628.376.3 (088.8) (72) Авторы изобретения С. А. Даниэлян, M. Н. Колтунов, Г, В. Коновалов и А. А. Мацков (71) Заявитель (54) НАКОПИТЕЛЬ ИМПУЛЬСНЫХ СИГНАЛОВ

Изобретение относится к технике обработки импульсных сигналов в системах обмена информацией, Известные накопители импульсных сигналов содержат регистры сдвига, число разрядов в каждом из которых равно числу позиций в одном цикле накопления, генератор тактовых импульсов, решающий блок и квантователь входного сигнала по амплитуде.

Цель изобретения — повышение помехоустойчивости устройства без существенного увеличения регистров сдвига.

Указанная цель достигается тем, что в накопитель введены дешифраторы максимального положительного и максимального отр1тцательного числа, две схемы «ИЛИ», две схемы «И», инвертор, блок установки и п-разрядный реверсивный счетчик, выходы которого соединены с соответствующими входами регистров сдвига и дешифраторами. Выходы дешифраторов подключены соответственно ко входам схем «ИЛИ», другие входы которых соединены с выходами схем «И». Одна из этих схем подключена к выходу квантователя непосредственно, а другая — через инвертор.

Входы схем «И» подключены к генератору тактовых иметульсов. Выходы схем «ИЛИ» подключены соответственно ко входам сложения и вычитания реверсивного счетчика, входы установки которого через блок установки соединены с соответствующими выходами регистров сдвига.

Блок-схема накопителя импульсных сигналов приведена на чертеже.

5 Накопитель содержит подключенный ко входу 1 квантователь 2 входного сигнала по амплитуде, который преобразует входной сигнал в вид, удобный для накопления; п-разрядный реверсивный счетчик 3, с помощью

10 которого производится установка уровня накопления по результатам анализа входного сигнала и данных запоминания; генератор 4 тактовых импульсов, управляющий работой накопителя; п регистров сдвига 5, которые

15 обеспечивают запоминание накопительного уровня сигнала на всех тактовых позициях цикла в виде п-разрядного кодового слова; решающий блок 6, подключенный к выходу 7 накопителя, блок установки 8, служащий для

20 передачи уровня сигнала в п-разрядном регистре сдвига 5 на п-разрядный реверсивный счетчик 3, схему-инвертор «НЕ» 9, схемы «И»

10 и 11 и схемы «ИЛИ» 12 и 13, с помощью которых данные об уровне входного сигнала

25 переносятся с квантователя 2 на реверсивным счетчик 3; дешифраторы 14 и 15 максимального и минимального числа, служащие для ограничения уровня накопления и защиты от перехода с одного крайнего накопленного

30 уровня накопления на другой.

436ф93

Входной сигнал, подлежащий выделению, поступает на вход 1 накопителя импульсных сигналов. С помощью квантователя 2 входного сигнала, этот сигнал приобретает вид последовательности двоичных импульсов, которые стробируются каждый тактовый интервал в схемах «И» (10 — 11), куда подается с генератора 4 тактовых импульсов последовательность тактовых импульсов. С помощью инвертора 9 обеспечивается наличие сигнала для стробирования во всех случаях на входе лишь одной схемы «И» 10 и 11, благодаря чему каждый такт поступают на вход сложения или вычитания и-разрядного реверсивного счетчика 3 импульсы. Импульсы со схем «И»

10 и 11 поступают на входы реверсивного счетчика 3 через схемы «ИЛИ» 12 и 13 лишь в том случае, если на соответствующих дешифраторах 14 или 15 не выделено максимального положигельного или максимального отрицательного числа. На выходе и-разрядного регистра сдвига 5 в каждом тактовом интервале списывается число в двоичном коде, которое через блок установки 8 подается на вход установки реверсивного счетчика 3. Блок 8 задает заданный алгоритм накопления импульсных сигналов. Если число, устанавливаемое в реверсивном счетчике

3, меньше максимального положительного числа и больше максимального отрицательного числа, то дешифраторы 14 и 15 не препятствуют поступлению сигнала с выходов схем «И» 10 и 11 через схемы «ИЛИ» 12 и 13 на входы сложения и вычитания и-разрядного реверсивного счетчика 3, который в зависимости от того, на какой из его входов поступает сигнал, увеличивает или уменьшает записанное в него число. Измененное таким образом число с выхода реверсивного счетчика поступает на вход и-разрядного регистра сдвига 5 и запоминается в нем на цикл за счет продвигающих тактовых импульсов, поступающих с генератора 4 тактовых импульсов. В результате в,каждом цикле происходит изменение состояний первого разряда в каждом из регистров сдвига 5>, 52, 5 и обеспечивается накопление импульсных сигналов с заданным алгоритмом накопления. Результаты накопления анализируются решающим блоком 6, а максимальное накопление фиксируется дешифраторами 14 и 15, за прещаю10 щими пропускание сигналов через соответствующие схемы «ИЛИ» 12 и 13. Таким образом, уровень накопления каждый цикл обновляется, но ни на одной из позиций цикла не может превысить максимального.

Предмет изобретения

Накопитель импульсных сигналов, содержащий и регистров сдвига, выходы которых подключены к соответствующим входам решающего блока, а входы соединены с генератором тактовых импульсов, и квантователь входного сигнала irio амплитуде, о т л и ч а ющийся тем, что, с целью повышения помехоустойчивости устройства, в него введены дешифраторы, максимального положительного и максимального отрицательного числа, две схемы «ИЛИ», две схемы «И», инвертор, блок установки и и-разрядный реверсивный счетчик, выходы которого соединены с соответствующими входами регистров сдвига и дешифраторами, выходы которых подключены соответственно ко входам схем «ИЛИ», другие входы которых соединены с выходами схем «И», одна из которых подключена к выходу квантователя непосредственно, а другая — через инвертор, входы схем «И» подключены к генератору тактовых импульсов, выходы схем «ИЛИ» подключены соответственно ко входам сложения и вычитания

4о счетчика, входы установки которого через блок установки соединены с соответствующими выходами регистров сдвига.

436393

Составитель М. Колтунов

Техред 3. Тараненко

Редактор Б, Нанкина

Корректор Т. Гревцова

Типография, пр. Сапунова, 2

Заказ 3320/11 Изд. № 1818 Тираж 591 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, )К-35, Раушская наб., д. 4/5

Накопитель импульсных сигналов Накопитель импульсных сигналов Накопитель импульсных сигналов 

 

Похожие патенты:

Регистр // 424321

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх