Устройство для контроля постоянных запоминающих устройств

 

нц 622175

ОПИСАНИЕ

ИЗОЫ Ет ЕН И Я

К АВТОРСКОМУ СВИДЕТЕЙЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву 563697 (22) Заявлено 30.12.76 (21) 2435938/18-24 с присоединением заявки М (23) Приоритет (51) М, Кл.з G 11С

29/00

Государственный комитет

Совета Министров СССР по делам изобретений н открытий (43) Опубликовано 30.08.78. Бюллетень № 32 (53) УДК 628.327.6 (088,8) (45) Дата опубликования описания 31.07.78 (72) Авторы изобретения А. И. Бабаев, А, Д. Бакакин, В. А. Толчинский и В. В. Фомин (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСТОЯННЫХ

ЗАПОМИНАЮЩИХ УСТРОЙСТВ

Изобретение относится к области контроля запоминающих устройств и может быть использовано для контроля постоянных запоминающих устройств (ПЗУ) и кодовых жгутов в процессе их производства и эксплуатации.

Известно устройство для контроля постоянных запоминающих устройств по основному авт. св. ¹ 563697 (1), содержащее последовательно соединенные дешифратор 10 адреса и коммутатор, подключенный к блоку анализа ошибок, основному адресному счетчику, генератору синхроимпульсов по входу и выходу устройства, блок считывания, соединенный с адресным счетчиком и 15 блоком управления, выходы которого подключены к генератору синхроимпульсов и блоку анализа ошибок, дополнительный адресный счетчик, соединенный с основным адресным счетчиком, блоком управления и 20 блоком выборки адресов приоритета, вход которого подсоединен к блоку управления, выходы блока управления подключены к входам дешифратора опроса приоритета, распределителя и блоку ключей, выход ко- 25 торого соединен с регистром определения приоритета, соединенным с блоком считывания и блоком анализа ошибок, выход распределителя подключен к входу блока ключей. 30

Недостатком устройства является то, что информация на контрольной перфокарте должна размещаться строго в определенном порядке, т. е. каждая строка перфокарты должна соответствовать определенной ячейке памяти.

Цель изобретения — расширение области применения устройства путем использования перфокарты с переменной разрядностью слова, с расположением на нескольких строках перфокарты.

Поставленная цель достигается тем, что в устройство введен регистр сдвига, входы которого соединены соответственно с блоком считы"àíèÿ инфор,мации и блоко,м задания режимов проверки, а выход регистра сдвига подключен к второму входу адресного блока.

Введение регистра сдвига и указанных связей дало возможность упростить методику контроля, сократить разрядность регистров в схеме сравнения чисел и, следовательно, уменьшить затраты при изготовлении оборудования для контроля постоянных запоминающих устройств и кодовых жгутов с большой разрядностью числа.

На чертеже представлена функциональная схема предлагаемого устройства.

Оно состоит из блока 1 считывания информации, регистра 2 сдвига, блока 3 оче622175

Составитель Л. Амусьева

Техред О. Тюрина

Редактор И. Грузова

Корректор О. Тюрина

Заказ 1463/15 Изд. М 569 Тираж 692

НПО Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, К-35, Раушская наб., д. 4/5

Подписное

Типогра рия, пр. Сапунова, 2 считывания информации и блоком задания режимов проверки, а выход регистра сдвига подключен к второму входу адресного блока.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство CCCI № 563697, кл. G 11С 29/00, 1976.

Устройство для контроля постоянных запоминающих устройств Устройство для контроля постоянных запоминающих устройств Устройство для контроля постоянных запоминающих устройств 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх