Суммирующе-вычитающее устройство

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских, Социанистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 010877 (23) 2513555/18-24 с присоединением заявки Йо(23) ПриоритетОпубликовано 15.0679. Бюллетень ЙЯ22

Дата опубликования описания 1506.79

Государственный комитет

СССР по делам изобретений и открытий (72) Авторы изобретения

В. Д. Козюминский и В. A. Мищенко (7.1 ) Заявитель (54) СУММИРУЮЩЕ-ВЫЧИТАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области вычислительной техники и может быть, использовано для построения арифметических устройств ЭВМ.

Известны комбинационные двоичные сумматоры-вычитатели, каждый разряд которых содержит два элемента неравнозначности (1). Недостатком таких устройств является невозможность" реализации сложения или вычитания "ин -10 версных кодов двоичных чисел.

Наиболее близким к данному изобретению является суммирующе-вычитающее устройство, каждый разряд которо-( го содержит два элемента равнозначности, входы первого нз которых подключены к входам соответствующих разрядов операндов устройства, а выход - к первому входу второго эле- 20 мента равнозначности, выход которо-. го является выходом суммы данного разряда устройства (2).

Недостатком этого устройства являеъся то, что оно не реализует сло- 2з жение или вычитание инверсий входных кодов двоичных чисел.

Целью изобретения является расши рение Функциональных возможностей, заключающихся в обеспечении сложения 30 и вычитания как прямых, так и инверс-. ных кодов операндов.

Для достижения поставленной цели каждый разряд устройства дополнительно содержит третий и четвертый элементы равнозначности и элемент И, причем второй вход второго элемента равнозначности соединен с первой управляющей шиной устройства, первый вход элемента И соединен с выходом первого элемента равнозначности, а второй вход - с выходом третьего элемента равнозначности, входы которого подключены к входу переноса (заема) из предыдущего разряда устройства и второй управляющей шине устройства, выход элемента И соединен с первым входом четвертого элемента равнозначности, второй вход которого подключен к третьей управляющей шине устройства, а выходк выходу переноса (заема) из данного разряда устройства.

На чертеже представлена схема суммирующе-вычитающего устройства, которое содержит четыре элемента равнозначности 1-4 и элемент И 5.

Элемент равнозначности 1 имеет два информационных входа 6 и 7, на кото. рые подаются одноименные разряды

667967 операндов, выход элемента равнозначности 1 соединен с первым входом элемента И 5 и с первым входом элемента равнозначности 3, имеющего управляющий вход 8 и выход 9, являющийся выходом сигнала суммы или разности устройства. Элемент равнозначности 2 имеет информационный вход 10, на который подается сигнал переноса или заема из предыдущего разряда устройства„ и управляющий вход 11.

Выход элемента равнозначности 2 Сбединен со вторым входом элемента

И 5, который выхОдом связан с первым входом элемента равнозначности 4, имеющего управляющий вход 12 и выход 13, который является выходом сигнала переноса или заема в следующий разряд устройства.

Устройство работает следующим образом.

На входе 6 и 7 устройства подают- 20 ся сигналы в виде двоичных кодов

А; и В„ одноименных разрядов операндов, с выхода элемента равнозначности 1 входные сигналы А; и В; поступают на вход элемента равнозначности

3, второй вход которого служит управляющим входом.и на него подается управляющий сигнал 1J С выхода элемента равнозначнос"ги 3 снимается сигнал. суммы или разности, определяе- M мый логическим выражением з, =(лд д,a;) u (вв; л,в,)и, На элемент равнозначности 2 по входу 10 устройства подается сигнал переноса или замена P из предыду)-с щего разряда, а на вход 11 подается двоичный сигнал управления U . С выхода элемента равнозначности 2 сигнал равнозначности Р,и U подает- 40 ся на второй вход элемента Й 5, с выхода которого сигнал логического произведения .входных сигналов поступает на первый вход элемента равнозначности 4, на второй вход которого подается двоичный управляющий сигнал

С выхода 13 элемента равнозначности 4 снимается двоичный сигнал переноса или заема, определяемый логическим выражением .50 (А-,Ь; К,Ь,)(Р,,и 7,.,ц )v»

Функциональные возможности сумми" роще-вычитающего устройства приведены в таблице и определяются двоичными сигналами управлений(),,Д и 1 з .

Арифметическая опе ия

+ Р„., + Р

+ Р

+ Р

Р, Р1 — Р-1

Р,„

В, 5

В;

В, В;

В

В;

А;+

А; +

А;+

А; +

1

A . i

Ai—

А, А;

А;

А;

А;

А1

Ai

А;

Р

А

В;

p (В1

Р,, Р,.1

А;

Р1, 1-1

РИ

Р.

Р1-1

1- f

Р;, Р,, Таким образом, предлагаемое полное суммирующе-вычитающее устройство имеет несложную схему и позволяет реализовать .арифметические операции сложения и вычитания как над прямыми, так и над инверсными кодами двоичных чисел.

Формула изобретения

Сумирующе-вычитающее устройство,, каждый разряд которого содержит два элемента равнозначности, входы первого из которых подключены к входам соответствующих разрядов операндов устройства, а выход - к первому входу второго элемента равнозначности, выход которого является выходом суммы данного разряда устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей, заключающихся в обеспечении сложения и вычитания как прямых, так и инверсных кодов операн дов, каждый разряд устройства дополнительно содержит третий и четвертый элементы равнозначности и элемент И, причем второй вход второго элемента равнозначности соединен с первой управляющей шиной устройства, первый вход. элемента И соединен с выходом первого элемента равнозначности, а второй вход — с выходом третьего элемента равнозначности, входы которого подключены к входу переноса (заема) из предыдущего разряда устройства и второй управляющей шине устройства, выход элемента

И соединен с первым входом четвертого элемента равнозначности, второй вход которого подключен к третьей управляющей шине устройства, а выход - к выходу переноса (заема) из данного разряда устройства.

Источники информации, гфинятые во внимание при экспертизе

1. Авторское свидетельство СССР

Ю 174438, кл. g 06 Р 7/50, 1964.

2. Патент. Японии 9 50-13068, кл. 97(7) Е 312.1, 1975.

667967

Составитель В. Березкин

Р акто Н. Каменская Тех ед М, Келемеш Корректор В. Синицкая

Заказ 3469/44 Тираж 779

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035 Москва N-35 Ра скан наб.

Подписное

Филиал ПНП Патент, r. Ужгород, ул. Проектная, 4

Суммирующе-вычитающее устройство Суммирующе-вычитающее устройство Суммирующе-вычитающее устройство 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх