Усилитель считывания на полевых транзисторах с барьерным переходом

 

УСИЛИТЕЛЬ СЧИТЫВАНИЯ НА ПОЛЕВЫХ ТРАНЗИСТОРАХ С БАРЬЕРНЫМ ПЕРЕХОДОМ, содержащий триггер , первый и второй выводы питания которого подключены к шине питания и общей шине соответственно, отличающийся тем, что, с целью повышения быстродействия усилителя, в него введены первый и второй инверторы, первый и второй выводы питания которых подключены к шине питания и обшей шине соответственно, а входы - к прямому и инверсному выходам триггера соответственно , а также первый и второй нагрузочные элементы, выводы питания которых .подключены к шине питания, входы - к выходам соответствующих инверторов, а выходы - соответственно к первой и второй разрядны.м шинам, которые подключены соответственно к входам установки нуля и единицы триггера.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

ОПИСАНИЕ ИЭОБРЕТЕНИ

М ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3554381/24-24 (22) 22.02.83 (46) 30.12.85. Бюл. № 48 (71) Московский институт электронной техники (72) А. В. Артеменков, В. А. Братов, В. И. Старосельский и В. И. Суэтинов (53) 681.327.6 (088.8) (56) IEEE trans, ч. МТТ, ED-26, № 6.

IEEE trans, v. МТТ-30, № 7, 1982. (54) (57) УСИЛИТЕЛЬ СЧИТЫВАНИЯ

НА ПОЛЕВЫХ ТРАНЗИСТОРАХ С БАРЬЕРНЫМ ПЕРЕХОДОМ, содержащий триггер, первый и второй выводы питания которого подключены к шине питания и общей

„„SU„„1201874 А (59 4 G 11 С 7 00. шине соответственно, отличающий ся тем, что, с целью повышения быстродействия усилителя, в него введены первый и второй инверторы, первый и второй выводы питания которых подключены к шине питания и общей шине соответственно, а входы — к прямому и инверсному выходам триггера соответственно, а также первый и второй нагрузочные элементы, выводы питания которых подключены к шине питания, входы — к выходам соответствующих инверторов, а выходы — соответственно к первой и второй разрядным шинам, которые подключены соответственно к входам установки нуля и единицы триггера.! 201874

Составитель В. Гордонова

Техред И. Верес Корректор Г. Решетннк

Тираж 583 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород. ул. Проектная, 4

Редактор Е. Копча

Заказ 8093/51

Изобретение относится к микроэлектронике и может быть использовано в интегральных схемах запоминающих устройств.

Цель изобретения — повышение быстродействия усилителя.

На чертеже изображена структурная схема усилителя.

Усилитель содержит триггер 1, первый 2 и второй 3 выводы питания которого подключены к шине 4 питания и:общей шине 5 соответственно, входы установки нуля 6 и единицы 7 — к первой 8 и второй 9 разрядным шинам (РШ) соответственно, а прямой 10 и инверсный 1 выходы — к входам 12 первого 13 и второго 14 инверторов, у которых первый 15 и второй 16 выводы питания подключены к шинам 4 и 5 соответственно, а входы 17 — к входам 18 соответственно первого 19 и второго 20 нагрузочных эле-. ментов, выводы 21 питания которых подключены к шине 4 питания, а выходы 22 — к шинам 8 и 9 соответственно.

Усилитель работает. следующим образом.

В режиме хранения на РШ 8 и 9 и на входах 6 и 7 поддерживаются высокие потенциалы. При этом триггер 1 находится в состоянии, соответствующем предыдущему считыванию.

Пусть, например, на выходе 10 потенциал высокий, а на выходе II — низкий. Тогда инвертор 13 включен, и нагрузочный элемент 19 выключен, а инвертор 14 выключен, и нагрузочный элемент 20 включен и дает ток в шину 9. Такое состояние триггера соответствует низкому потенциалу на шине 9 при предыдущем считывании. Противоположный случай рассматривается аналогично.

Если при очередном считывании должен понизиться потенциал шины 9, то этому препятствует нагрузочный элемент 20, но триггер 1 уже находится в нужном состоянии, и понижать потенциал не требуется. Потенциал шины 8 понижается беспрепятственно, так как нагрузочный элемент 19 выключен.

В результате этого триггер 1 переключается, инвертор 14 включается, нагрузочный элемент 20 выключается, инвертор 13 выключается, и нагрузочный элемент 19 включается. 3а счет тока нагрузочного элемента 19 повышается потенциал шины 8, и усилитель готов к следующему считыванию.

Таким образом, повышение потенциала производится при помощи нагрузочных элементов 19 или 20, ток которых не ограничен, так как понижение потенциала шины происходит в тот момент, когда эти транзисторы закрыты, и, следовательно, не препятствуют понижению потенциала.

Усилитель считывания на полевых транзисторах с барьерным переходом Усилитель считывания на полевых транзисторах с барьерным переходом 

 

Похожие патенты:

Изобретение относится к устройству считывания заряда и к энергонезависимому запоминающему устройству с пассивной матричной адресацией

Изобретение относится к области электронных устройств и может быть использовано в системах считывания информации с банковских карт с магнитной полосой с ручным и автоматическим транспортированием карт, а также карт с магнитной полосой другого назначения и детекторов валют, содержащих магнитные нити

Изобретение относится к устройствам для записи или считывания информации в цифровых запоминающих устройствах, а именно к усилителям считывания с одним входом и двумя выходами

Изобретение относится к области вычислительной техники, в частности к запоминаюпщм устройствам, и может быть использовано в запоминающих устройствах на цилиндрических магнитных доменах

Изобретение относится к вычислите,,1ьной технике и .может быть использовано в запоминающих устройствах для усиления сигналов считывания информации

Изобретение относится к вычислительной технике и может быть использовано в запоминакщих устройствах на 1даЦП-транзисторах

Изобретение относится к вычислительной технике и может быть использовано в ЗУ на КМДП транзисторах для считывания информации

Изобретение относится к области вычислительной техники и может быть использовано при создании интегральных полупроводниковых схем памяти
Наверх