Регистр сдвига с самоконтролем

 

Изобретение относится к вычислительной технике и может быть использовано для контроля узлов ЭВМ. Цель изобретения - повышение достоверности контроля за счет возможности обнаружения искажения информации в двух соседних разрядах регистра сдвига. Устройство содержит сдвиговый регистр 1, дешифратор 2, сумматор 3 и схему сравнения 4. Введение дешифратора и схемы сравнения обеспечивает обнаружение искажения информации в двух соседних разрядах сдвигового регистра, что приводит к увеличению достоверности контроля работы регистра. 1 ил., 2 табл.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5. G ) ) C 19/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

К А ВТ0РСНОМУ СВИДЕТЕЛЬСТВУ (21) 43) ) 942/24-24, (22) 02.10.87 (46) 30.03.90. Бюл. - 12 (72) А.Г. Сысков (53) 681.327.66(088.8) (56) Авторское свидетельство СССР

В 809118, кл. С 06 F 11/08, 1979.

Авторское свидетельство СССР

))» 679984, кл. G 06 F )1/02, 1978. (54) РЕГИСТР СДВИГА С САМОКОНТРОЛЕМ (57) Изобретение относится к вычисли-, тельной технике и может быть использовано для контроля узлов ЭВИ. Uem

„„SU„„1554028 А 1

2 изобретения — повышение дос товерности контроля эа счет воэможности обнаружения искажения информации в двух соседних разрядах регистра сдвига.

Устройство содерж т сдвиговый регистр

)» дешифратор 2, сумматор 3 и схему сравнения 4. Введение дешифратора и схемы сравнения обеспечивает обнаружение искажения информации в двух соседних разрядах сдвигового регистра, что приводит к увеличению достоверности контроля работы регистра, 1 ил. 2 табл.

1554028

Таблица 1.

ыход дешифратора 2

1 разряд

0

2 разряд

0 0

1 0

0 0

1 1

0 0

0 1 0

1 0 0

0 0 0

Таблица 2

Выходы сумматора 3 и

И71

Входы

Первый

Второй

Инверсный 1

Выход ИЛИ 8 0"

И7<

И7 И74 И7 И76 И7 И7а

1 1 1. 1 1 1

1 1 1 1 1 1! 1 1 1 1 информация достоверна

Изобретение относится к вычислительной технике и может быть использовано для контроля узлов ЭВМ.

Цель изобретения — повышение до5 стоверности контроля за счет возможности обнаружения искажения информации в двух соседних разрядах регистра сдвига с самоконтролем.

На чертеже изображена структур- 1р ная схема регистра сдвига с самоконтролем.

Регистр . сдвига с самоконтролем содержит сдвиговый регистр 1, дешифратор 2, сумматор 3 и дешиФратор 4.

Входы синхронизации сдвигового ре гистра 1, дешифратора 2 и схемы 4 . сравнения являются соответственно входом 5„ синхронизации регистра сдвига с самоконтролем. Информацион- 20 ный вход сдвигового регистра 1 является информационным входом 6 регистра сдвига с самоконтролем.

Схема 4 сравнения для случая, если контрольный код содержит четыре 25 контрольных разряда состоит из восьми трехвходовых элементов И 7, один из входов которых инверсный, а выходы соединены со входами элемента ИЛИ 8, выход 9 которого является выхоДом схемы 4 сравнения. Первые прямые входы элементов И 7, соединены со входом 5 синхронизации регистра сдвига с самоконтролем. Каждый контрольный вход схемы 4 сравнения

Г соединен со вторым прямым входом соответствующего ему элемента И 7 с нечетным порядковым номером и с инверсным входом следующего за ним по порядку элемента И 7 с четным порядко 40 вым.номером. Каждый информационный вход схемы 4 сравнения соединен с ин-! версным входом элемента И 7 с нечетным порядковым номером и со вторым прямым входом следующего за ним по 45 порядку элементом И 7 с четным порядковым,номером.

Регистр сдвига с самоконтролем работает следующим образом.

По импульсам синхронизации в разряды сдвигового регистра 1 записывается информация со входа 6 регист-, ра сдвига с самоконтролем . При этом информация с- первых двух разрядов поступает на соответствующие входы дешифратора 2, Табл. 1 — таблица истинности описывает работу дешифратора 2.

В соответствии с изменением выходов дешифратора 2 по импульсу синхронизации изменяется состояние сумматора 3. После того, как в сдвиговый регистр 1 запишется вся входная информация, на информационных входах схемы 4 сравнения устанавливается результирующая информация с выходов сумматора 3. Одновременно на контрольных входах схемы 4 сравнения устанавливается содержимое контрольных разрядов сдвигового регистра 1. По * импульсу синхронизации вся информация поступает на соответствующие входы элементов И 7, Табл. 2 — таблица истинности поясняет работу схемы 4 сравнения и приведена для комбинации логических значений контрольных разрядов сдвигового регистра .(например, "1 1 1 ") .

Таким образом, за счет введения дешифратора и схемы сравнения обеспечивается обнаружение искажения информации в двух соседних разрядах сдвигового регистра, что приводит к уве- личению достоверности контроля работы предлагаемого регистра.

1554028

Продолжение табл.2

Выход сумматора 3 " 1 1 О I"

И7 И7 И7 И7 И7 И76 И7 И7

I 1 1 1 1 I 1 1

1 1 1 i I О 1 1

Вхоцы

Первый

Второй

Инверсный

Выход ИЛИ

1 1 1 О I 1 1

8 "! — ошибка

Выходы сумматора 3 "1 1 О О"

Входы

Первый

Второй

Инверсный

Выход ИЛИ

И7, И7 И7 И7 И7 И7 И7. И7

I 1 I 1 1 1

1 1 1 1 1 О 0

1 I 1 1 0 1 0 1

8 "1" — ошибка

Формула изобретения

Составитель А. Яковлев

Техред М.Ходанич

Корректор Э.Лончакова

Редактор А..Ревин

Тираж 482

Подписное

Заказ 4бО

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101

Регистр сдвига с самоконтролем, со-yg держащий сумматор и регистр сдвига, вход синхронизации которого и информационный вход являются соответственно входом синхронизации и информационным входом регистра сдвига, о т л и ч аю шийся тем, что, с целью повышения достоверности контроля за счет возможности обнаружения искажения информации в двух соседних разрядах, в него введены дешифратор, схема срав1 пения, причем выходы первых двух разрядов регистра сдвига соединены с входами дешифратора, выходы которого соединены с соответствующими входами сумматора, выходы которого и выходы контрольных разрядов сдвигового регистра соединены соответственно с инФормационными входами и контрольными входами схемы сравнения, выход которой является выходом ошибки регистра сдвига, входы синхронизации дешифратора и схемы сравнения являются входами синхронизации регистра сдвига.

Регистр сдвига с самоконтролем Регистр сдвига с самоконтролем Регистр сдвига с самоконтролем 

 

Похожие патенты:

Изобретение относится к вычислительной технике, предназначено для использования в составе стендов проверки блоков постоянной памяти и является усовершенствованием устройства по авт

Изобретение относится к вычислительной технике и может быть использовано при создании систем памяти с повышенной надежностью и ограниченным энергопотреблением

Изобретение относится к вычислительной технике и может быть использовано для контроля при производстве перепрограммируемых постоянных запоминающих устройств

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля правильности функционирования оперативной памяти на интегральных схемах

Изобретение относится к вычислительной технике и может быть использовано для коррекции информации в блоках постоянной памяти

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано при изготовлении и испытании блоков памяти

Изобретение относится к вычислительной технике, а именно к устройствам коррекции ошибок в запоминающих устройствах (ЗУ) с последовательным доступом

Изобретение относится к вычислительной технике, точнее к устройствам памяти цифровых вычислительных машин

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах помехоустойчивого хранения информации

Изобретение относится к вычислительной технике и может быть использовано при проектировании запоминающих устройств, к которым предъявляется требование исправления ошибок в процессе работы

Изобретение относится к вычислительной и информационной технике и может быть использовано в системах обработки и визуализации изображений

Изобретение относится к вычислительной технике и может быть использовано в системах приема дискретной информации

Изобретение относится к вычислительной технике и может использоваться в вычислительных системах, устройствах цифровой обработки сигналов, цифровых звуковоспроизводящих устройствах, в качестве линии задержки с перестраиваемой задержкой и позволит эффективно использовать объем памяти, а также расширить функциональные возможности

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах коммутации

Изобретение относится к вычислительной технике и может быть использовано в регистрах сдвига на основе приборов с переносом

Изобретение относится к вычислительной технике и может быть использовано при построении регистров сдвига

Изобретение относится к вычислительной технике и может быть использовано для построения цифровых вычислительных машин

Изобретение относится к вычислительной технике и может быть использовано в цифровой, измерительной, импульсной технике в измерителях интервалов времени

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных узлов цифровых вычислительных машин

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах отображения информации

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех
Наверх