Ячейка памяти

 

<»»631986

Союз Советских

Социалистических в Е

К. АВТОРСКОМУ СВИДИТИЗЬСТВУ (61) Дополнительное к авт. свил.ву (22) Заявлено 03.06,74 (2l) 2028732/18-24

2 (51) М. Кл.

С 13 С 11/34 с присоединением заявки № (23) Приоритет (43) 0публиковаио05„11.78.Бюллетень М. 41 (45} Дата опубликования описания05.11.78

Гесударств«нн«| «oww

6«Вета И«««строе СССР н« данаи нзобрвтеннй

v «т«рытнй (53) УДК 681.327..66 (088.8) (72) Автор изобретения

В, Н. Иванков (71) Заявитель (54) ЯЧЕЙКА ПАМЯТИ

Изобретение относится к области вычислительной техники и может быть использовано в качестве элемента памяти в ЦВМ и в устройствах автоматики и телемеханики.

Известен интегральнь и тиристорный элемент памяти, соцержащий тиристор с продольной структурой, транзисторы и резисторы 1)

Однако такой элемент сложен в управлении.

Наиболее близким техническим решением к изобретению является ячейка па-, мяти, содержащая транзисторы, тиристор катод: которого через первый резистор соецинен с шиной питания, второй резистор, шину записи — считывания, разрядн ю шину и шину нулевого потенциала 12)

Однако эта ячейка памяти имеет три раздельные входные шины с последовательностью управления, требующей сложной логической схемы подачи импульсов записи и считывания.

Цель изобретения — упрощение ячейки памяти.

Поставленная цель цостигается тем, что в предложенной ячейке управляющий электрод тиристора соединен через. второй резистор с коллектором первого транзистора> база которого соединена с шиной записи-считывания. Эмиттер первого транзистора соединен с базой второго транзистора, эмиттер .которого соединен с разрядной шиной, а коллектор -e катодом тиристора, анод которого соединен с шиной нулевого потенциала.

На чертеже прецставлена электрическая схема предложенной ячейки памяти.

Она содержит тиристор 1, транзисторь>.

2, 3, резисторы 4, 5, шину 6 записисчитывания, разрядную шину 7, выходную клемму S и шину 9 питания.

В выключенном состоянии тиристора на клемме 8 напряжение близко к напряжению источника питания, что соответствует "0 информации..На управляющем электроде тиристора и коллекторе транзистора 2 присутствует напряжение, 631986

Составитель А. Воронин

Редактор,Л, Утехина Техред О. Андрейко Корректор Д. Мельниченко

Заказ 6359/52 Тираж 675 Подписное

UHHHHH Государственного комитета Совета Министров СССР по делам изобретений н открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП Патент, r. Ужгород, ул. Проектная, 4 полярность и величина которого такая же, что и на клемме 8.

В такт записи и считывания разрядная шина 7 коммутируется с шинОй нулеВого потенциала 3

При записи 1 на шину 6 подается импульс отрицательной полярности, При етом открывшийся транзистор 2 через транзистор 3 включает тиристор 1.

При повторной подаче импульса от- 16 рицательной полярности на шину 6, что соответствует записи О, тнрнстор вьвключается ра счет тока протекающего через коллекторно-эмнттерный переход транзистора 3. Этот ток снижает ток 33 тиристора до Величины, меньшей; чем ток Выключения, и тиристОр Выключает ся, Третий импульс включает тнристор и т4 дэ ЗФ

Выходные импульсы 1" и О снимаются с клеммы 8.

Наличие двух связанных транзисторов пепи ущ)авления тиристора пОЭВОлилО создать простую схему включения и вы- И ключения тиристОра импульсами Одной ПО лярнос м, подаваемыми на один вход.

Такое техническое решение снижает аппаратурные затраты на управление ячейяами памяти, В которых применяются тиристоры, Формула изобретения

Ячейка памяти, содержащая транзисторы, тиристор, катод которого через первый резистор соединен с шиной питания, второй резистор, шину записисчитывания, разрядную шину и шину нулевого потенциала, о т л и ч а ю щ а яс s тем, что, с целью упрощения ячейки памяти, в ней управляющий электрод тнристора соединен через второй резистор с коллектором первого транзистора, база которого соединена с шиной записи-считывания; эмнттер первого транзистора соединен с базой второго транзистора, эмиттер которого соединен с разрядной шиной, а коллектор - с катодом ти,ристора, анод которого соединен с шиной нулевого потенциала. источникй информации, принятые во

Внимание при экспертизе:

1. Авторское свидетельство СССР

% 343299; кл. С, 11 С 11/00, 07.10.71.

2. Авторское свидетельство СССР

¹ 354471, кл.С, 11 С 11/40, 31.05.71.

Ячейка памяти Ячейка памяти 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах (ЗУ) ЭВМ и устройств цифровой автоматики
Изобретение относится к вычислительной технике и автоматике и может быть использовано при изготовлении запоминающих устройств

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к запоминающему устройству и к ведущему устройству, использующему это запоминающее устройство

Изобретение относится к вычислительной технике и автоматике и может быть использовано в запоминающих устройствах, выполненных на блоках памяти большой разрядности

Изобретение относится к микроэлектронике, а именно к запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано в приборах, работающих от автономного источника питания и предполагающих его замену без нарушения предварительно введенной в прибор информации
Наверх