Элемент памяти

 

!

1!! 595792

ОПИСАНИ6

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Са1оз CoileTcliIIx

Ссц!вел!!СТ11ческих р

s I li I I!!I !I! (61) Дополнительное к авт, свид-ву (22) Заявлено 09.11.76 (21) 2417769 18-24 (51) 1Ч. КЛ. - G 11С 11/34 с присоединением заявки ¹â€” (23) Приоритет (43) Опубликовано 28.02.78. Бюллетень ¹ 8 (45) Дата опубликования описания 02.03.78

Госуда стсев!1ьй кос!1!Тет

Совета (1: 11; строс ССС по делеы !!Зсс .ете.. Й ч стк„-:;;т!!й (53) УДК 681.327.66 (088.8) (72) Аьторы изобретения (71) Заявитель

В. А. Ермолов, А. Д. Игнатенко и О. В. Лобачевский

Научно-исследовательский и опытно-конструкторский институт автоматизации черной металлургии (54) ЭЛЕМЕНТ ПАМЯТИ

Изобретение относится к автоматике и вычислительной тс»;пикс.

Известны элементы памяти, содержащие тиристоры, резисторы, диоды (11.

Наиболее близким те»;нически!! решением » к изобретению является элемент памяти, содержащий первый и второй тиристоры, резисторы и диоды (2J

Такис элементы памяти работают только 10 па активную нагрузку трехфазной сети переменного напряжения.

Цель изобретения — упрощение элемента памяти.

Это достш.астся тем, что в пем анод пер- 15 вого тиристора сос.!инеи с положительной шиной питания, а катод в с анодом первого диода, с катодом второго диода и через первый резистор — с шиной нулевого потенциала, катод перво!о диода подключен к аноду второго тиристора и через третий диод — к шине

IIcpexIeIII!o1o напряжения, катод второго тиристора связан с анодом второго диода и через Второй резистор — с шиной нулевого пот ей Ци ал 2, У !.1) 2 и 2 BIo III ис электРОДы TI IP IlcTQ

poI3 соответственно соединены через цепочки после iol 2тсль!10 соедппепт1ых диодОВ и резисторов с шинами записи и сброса.

На чертеже прсдставлена с»;ема элемента памяти. 30

Она содержит шш!у 1 положительного питания и шину 2 переменного напряжения, резисторы 3 и 4, тиристоры записи 5 и сброса

6, диоды 7, 8, 9, цепочки 10 и 11 из последовательно соединенньп диодов и резисторов соответственно 12 и 13 и 14 и 15 и шины записи 16 и сброса 17.

Устройство работает следующим образом.

Постоянное напряжение подают на шину 1, а переменное — на шину 2. В катоде тиристора 5 записи установлена нагрузка — резистор 3. На аноде тпристора 6 сброса через диоды 7 и 8 логически суммируются напряжения, поступающие от шин 1 и 2. В катоде тиристора 6 сброса установлен резистор 4, напря «cíèñ с которого через диод 9 подают на катод тиристора 5 записи.

В пс»;одном состоянии ни один пз тиристоров пс включен, напряжение на нагрузке— резисторе 3 равно нулю. При поступлении импульса записи иа в од тиристора 5 через цепочку 10 из резистора 13 и диода 12 тиристор записи открыьастся и остается включенным.

1, Л Я С 1! Я Т И Я П 2 П Р Я Ж C 11! I Я С Н 2 Г Р У 3 и И П О Д 2 10 Т пмпу Ibc сброса II;! В»од TllplicTopa 6 через цс;!очку 11 из резистора 15 и диода 14, Рсзпстор 4 обеспечивает Включение тиристора сброса, а диод 7 — возможность включения тиристора сброса от асин»;ровного в»:одного кОР От ко го и»! и» л ьсного el!I II2л 2, поскОЛ ы » на изобретения с1> ор . ул а

Сост«внтсль Л. Мартьянов

Texp<.Il Л. Камышннкова

Коррскторь<: Л. Орлова

А. Степанова

Редактор И. Грузо в а

32!;ав 1!)1 14 I lза..>>" .>12 Тпра>к 734

I ll i0 Г осу,:«1!ствснного коiн<тст«Со п т.:: Мп; петров Cl СР,>о < и ii II il< i!Ill!I << откр<><т<<11

1 13035, <10<:Irt!в, )I<, 35, << . . < I!II!I . 2!II.,;>. 4 о

Пол ii!!clio<.

T I I Il <) lI 2

Когда потенциал па катоде тпрпстора 6 сороса становится более положительным, чсi

5 записи закрыв2ется, так как папря>кc11llе па катоде тиристора записи становится более поло>кительным, чем па его апо;!с. 11ослс выключения тпристора записи и спадания напря>кения на шине 2 до нуля вык.почается и тирпстор сброса. Схема возвращается в исходное состояние.

В случае активно-индуктивной нагрузки выключение тиристора записи происходит также

Ilp H ПОЛО>КИТелЫ!Ой Пол "lroarrt . Iralrp II>140IIIISI па шипе 2, а выкл1очепие тиристора сброса наступает при отрицательной полувол! с переменного напряжения, поданного на шипу 2, когда мгновенное значение этого напряжения достигает такой величины, что ток, гротекающий через тиристор, оказывается боль lre тока нагрузки. В этом случае диод 9 замыкает цепь спадающсго тока нагрузки.

Элемент памяти работает как па активпуlo, так и активно-индуктивную нагрузку, управляется от асинхронных поте1щиальпых и импульсных сигналов, при этом пе потребляя мощности в режиме ожидания.

3 rcilIcrгг I:амя". и, содсржащп:I первый и второй тпристоры, резисторы и диоды, отли". с! ю шийся тем, !то, с целью упрощения элспс1гга памяти, в псм анод первого тиристора сосдипсп о положительной шиной питаш!я, а ка;од — -с анодом первого диода, с ка1 Одом втОРОГО;(иода. и чсРсз IIOPI3hlrr РсзистОР—

10 с шиной пулевого поте:шпала> катод первого, trio, 12 иодкл10 чсн к 21roд> II rorpol o тир ист011 2 и через третий диод — — к шине переменного напря 14errrrsr, катод второго тиристора связан с аподсо! второго диода и через второй резис15 rop — с шиной нулевого потенциала, управля:ощпс электроды тир псторов соответственно сос;1ппспы срез цепочки из последовательно сосдинеппы. ;!подов и резисторов с шинами записи и сброса.

Источник: r 11 ôoð >laöèè, Irp»rl>lr2le 2о rrIII; l2IrIIc при экспертизе

1. Авторское свидетельство СССР J¹ 521604>

25 кл. G 11С, 11,< 34, 1974.

2. 1вторскос свидетельство СССР ¹443409, кл. Ci 11С 11

Элемент памяти Элемент памяти 

 

Похожие патенты:
Изобретение относится к вычислительной технике и автоматике и может быть использовано при изготовлении запоминающих устройств
Наверх